CN108054912A - Pmic开机时序电路及pmic开机时序确定方法 - Google Patents

Pmic开机时序电路及pmic开机时序确定方法 Download PDF

Info

Publication number
CN108054912A
CN108054912A CN201711466548.5A CN201711466548A CN108054912A CN 108054912 A CN108054912 A CN 108054912A CN 201711466548 A CN201711466548 A CN 201711466548A CN 108054912 A CN108054912 A CN 108054912A
Authority
CN
China
Prior art keywords
voltage
pmic
capacitance
reduction module
voltage reduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711466548.5A
Other languages
English (en)
Other versions
CN108054912B (zh
Inventor
张先明
曹丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201711466548.5A priority Critical patent/CN108054912B/zh
Priority to PCT/CN2018/074018 priority patent/WO2019127789A1/zh
Publication of CN108054912A publication Critical patent/CN108054912A/zh
Priority to US16/006,630 priority patent/US10340792B1/en
Application granted granted Critical
Publication of CN108054912B publication Critical patent/CN108054912B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Power Conversion In General (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明提供一种PMIC开机时序电路及PMIC开机时序确定方法,该电路包括PMIC、第一电容、第二电容以及三极管,所述PMIC包括第一降压模块、第二降压模块、第三降压模块以及直流电流源,所述第一电容一端与所述直流电流源连接,另一端接地,所述第二电容一端与所述直流电流源的一端连接,另一端接三极管的漏极,所述三极管的源极接地,栅极接所述PMIC。与相关技术相比,本发明提供的PMIC开机时序电路及PMIC开机时序确定方法能够实现不同时序的产生以及正常的开机时序。

Description

PMIC开机时序电路及PMIC开机时序确定方法
技术领域
本发明涉及PMIC开机技术领域,尤其涉及一种PMIC开机时序电路及PMIC开机时序确定方法。
背景技术
目前PMIC(Power Management IC,电源管理集成电路)越来越精简化,使用的PMIC已经将内部的非易失性存储设备省略,在这种情况下,PMIC内部没有内部编码,在开机的时候会先建立起时序控制电路(TCON)所需要的三个电压,然后再由时序控制电路从非易失性存储设备(NVM)中读取PMIC所需的内部编码,通过数据传输写入PMIC,PMIC才会输出后续面板驱动所需电压,以控制整个驱动面板。
但是对于不同的时序控制电路,其所需要的电压大小以及时序是不一样的,那么这种控制方式就很难实现。
因此,有必要提供一种新型的PMIC开机时序电路及PMIC开机时序确定方法,以克服上述缺陷。
发明内容
本发明的目的在于提供一种新型的PMIC开机时序电路及PMIC开机时序确定方法,其可以实现不同时序的产生以及正常的开机时序。
为了达到上述目的,本发明提供一种PMIC开机时序电路,该电路包括PMIC、第一电容、第二电容以及三极管,所述PMIC包括第一降压模块、第二降压模块、第三降压模块以及直流电流源,所述第一电容一端与所述直流电流源连接,另一端接地,所述第二电容一端与所述直流电流源的一端连接,另一端接三极管的漏极,所述三极管的源极接地,栅极接所述PMIC。
优选的,所述三极管用于控制所述第一电容和所述第二电容并联设置。
优选的,所述第一降压模块产生第一电压;所述直流电流源给所述第一电容充电到第一电压阈值,所述第二降压模块产生第二电压;所述第二电压控制所述三极管导通,所述直流电流源给所述第一电容和所述第二电容充电到第二电压阈值,所述第三降压模块产生第三电压。
优选的,所述三极管为场效应管。
本发明还提供一种基于权利要求1所述PMIC开机时序电路的PMIC开机时序确定方法,该方法包括如下步骤:
步骤1、设定降压模块,将PMIC内部的第一降压模块、第二降压模块和第三降压模块采用相同设置;
步骤2、产生第一电压,开机后,所述第一降压模块产生第一电压,所述直流电流源给所述第一电容充电;
步骤3、产生第二电压,当所述直流电流源给所述第一电容充电至第一电压阈值,所述第二降压模块产生第二电压,所述第二电压控制所述三极管导通,使所述第一电容和所述第二电容并联设置;
步骤4、产生第三电压,所述直流电流源给所述第一电容和所述第二电容充电至第二电压阈值,所述第三降压模块产生第三电压。
优选的,所述三极管为场效应管。
与相关技术相比较,本发明提供的PMIC开机时序电路及PMIC开机时序确定方法,将PMIC中产生三个电压的第一降压模块、第二降压模块以及第三降压模块采用相同设置,通过三极管导通控制第一电容和第二电容并联状态以及调整直流电流源给第一电容和/或第二电容充电到达的电压阈值来产生不同的电压和产生的时间,从而实现了时序控制电路所需的不同时序的产生以及正常的开机时序,保证各个电压的产生以及时序能够符合时序控制电路的需求,且使整个面板驱动能够正常运行,减少了PMIC中的非易失性存储设备模块。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
图1为本发明PMIC开机时序电路的电路图;
图2为本发明PMIC开机时序电路的时序图;
图3为本发明PMIC开机时序确定方法的流程图。
具体实施方式
下面将对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1,图1为本发明PMIC开机时序电路的电路图,本发明提供一种PMIC开机时序电路100,所述PMIC开机时序电路100包括PMIC1、第一电容2、第二电容3以及三极管4。
所述PMIC 1包括第一降压模块11、第二降压模块12、第三降压模块13以及直流电流源14。所述第一降压模块11、所述第二降压模块12以及所述第三降压模块13用于产生驱动时序控制电路所需的三个电压,再由时序控制电路读取所述PMIC 1所需要的内部编码,通过数据传输方式输入到所述PMIC 1,以便于所述PMIC 1产生后续面板驱动所需的各种电压。
所述直流电流源14设置于所述PMIC 1内,用于给所述第一电容2和所述第二电容3充电,所述第一电容2一端与所述直流电流源14连接,另一端接地,所述第二电容3一端与所述直流电流源14的一端连接,另一端接三极管的漏极,所述三极管4的源极接地,栅极接所述PMIC 1。所述三极管4为NMOS管,通过所述三极管4的栅极与所述PMIC 1连接,控制所述三极管4的导通,使所述第一电容2和所述第二电容3并联增加电容值。
请参阅图2,图2为本发明PMIC开机时序电路的时序图,将三种电压产生的所述第一降压模块11、所述第二降压模块12以及所述第三降压模块13作为相同设置,使用所述PMIC 1的一个Pin做时序的判断,开机后所述第一降压模块11产生第一电压DVDD,所述直流电流源14给所述第一电容2充电到第一电压阈值,所述第二降压模块12开始产生第二电压Vcore1,所述第二电压Vcore1产生后控制所述三极管4导通,所述直流电流源14给所述第一电容2和所述第二电压3充到第二电压阈值,第三降压模块13开始产生第三电压Vcore2。其充到第一电压阈值受所述第一电容2控制,充到第二电压阈值会受到所述三极管4导通后所述第一电容2和所述第二电容3并联设置的控制,这样就可以实现不同时序的产生以及正常的开机时序。本发明图2中所示Vdly为电容充电电压变化。
请参阅图3,图3为本发明PMIC开机时序确定方法的流程图,所述PMIC开机时序电路确定方法,包括:
S1、设定降压模块,将PMIC 1内部的所述第一降压模块11、所述第二降压模块12和所述第三降压模块13采用相同设置;
设定所述第一降压模块11产生第一电压,所述第二降压模块12产生第二电压,所述第三降压模块13产生第三电压,产生的次序可以按照不同的需求自由设定,所述PMIC 1的其中一个PIN脚用作时序的判断,所述第一电压、所述第二电压以及所述第三电压均用于驱动不同时序电路。
S2、产生第一电压,开机后,所述第一降压模块产生第一电压,所述直流电流源给所述第一电容充电;
所述第一降压模块11产生第一电压DVDD,所述第一电压DVDD产生后,所述直流电流源14给所述第一电容2进行充电。
S3、产生第二电压,当所述直流电流源给所述第一电容充电至第一电压阈值,所述第二降压模块产生第二电压,所述第二电压控制所述三极管导通,使所述第一电容和所述第二电容并联设置并增加电容值;
所述直流电流源4给所述第一电容2充电,当所述第二降压模块12检测所述第一电容2电压达到第一电压阈值,所述第二降压模块12开始产生第二电压Vcore1,所述第二电压Vcore1产生后控制所述三极管4导通,使所述第一电容2和所述第二电容3并联并增加电容值。
S4、产生第三电压,所述直流电流源给所述第一电容和所述第二电容充电至第二电压阈值,所述第三降压模块产生第三电压;
所述第一电容2和所述第二电容3并联后充电电压能够到达第二电压阈值,此时所述直流电流源4给所述第一电容2和所述第二电容3充电,当所述第三降压模块13检测到所述第一电容2和所述第二电容3的电压达到第二电压阈值,所述第三降压模块13开始产生第三电压Vcore2。
本发明中所述第一电容2接地一端还可以采用通过电阻接地的方法,使三个电压同时建立,也可以采用通过调整所述第一电压和所述第二电压控制电容的变化,使所述第二电压和所述第三电压之间产生的时间发生改变。
与相关技术相比较,本发明提供的PMIC开机时序电路及PMIC开机时序确定方法,将PMIC中产生三个电压的第一降压模块、第二降压模块以及第三降压模块采用相同设置,通过三极管导通控制第一电容和第二电容并联状态以及调整直流电流源给第一电容和/或第二电容充电到达的电压阈值来产生不同的电压和产生时间,从而实现了时序控制电路所需的不同时序的产生以及正常的开机时序,保证各个电压的产生以及时序能够符合时序控制电路的需求,且使整个面板驱动能够正常运行,减少了PMIC中的非易失性存储设备模块。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (6)

1.一种PMIC开机时序电路,其特征在于:该电路包括PMIC、第一电容、第二电容以及三极管,所述PMIC包括第一降压模块、第二降压模块、第三降压模块以及直流电流源,所述第一电容一端与所述直流电流源连接,另一端接地,所述第二电容一端与所述直流电流源的一端连接,另一端接所述三极管的漏极,所述三极管的源极接地,栅极接所述PMIC。
2.根据权利要求1所述的PMIC开机时序电路,其特征在于:所述三极管用于控制所述第一电容和所述第二电容并联设置。
3.根据权利要求1所述的PMIC开机时序电路,其特征在于:所述第一降压模块产生第一电压;所述直流电流源给所述第一电容充电到第一电压阈值,所述第二降压模块产生第二电压;所述第二电压控制所述三极管导通,所述直流电流源给所述第一电容和所述第二电容充电到第二电压阈值,所述第三降压模块产生第三电压。
4.根据权利要求1所述的PMIC开机时序电路,其特征在于:所述三极管为场效应管。
5.一种基于权利要求1所述PMIC开机时序电路的PMIC开机时序确定方法,其特征在于,该方法包括如下步骤:
步骤1、设定降压模块,将PMIC内部的第一降压模块、第二降压模块和第三降压模块采用相同设置;
步骤2、产生第一电压,开机后,所述第一降压模块产生第一电压,所述直流电流源给所述第一电容充电;
步骤3、产生第二电压,当所述直流电流源给所述第一电容充电至第一电压阈值,所述第二降压模块产生第二电压,所述第二电压控制所述三极管导通,使所述第一电容和所述第二电容并联设置;
步骤4、产生第三电压,所述直流电流源给所述第一电容和所述第二电容充电至第二电压阈值,所述第三降压模块产生第三电压。
6.根据权利要求3所述的PMIC开机时序电路,其特征在于:所述三极管为场效应管。
CN201711466548.5A 2017-12-28 2017-12-28 Pmic开机时序电路及pmic开机时序确定方法 Active CN108054912B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201711466548.5A CN108054912B (zh) 2017-12-28 2017-12-28 Pmic开机时序电路及pmic开机时序确定方法
PCT/CN2018/074018 WO2019127789A1 (zh) 2017-12-28 2018-01-24 Pmic开机时序电路及pmic开机时序确定方法
US16/006,630 US10340792B1 (en) 2017-12-28 2018-06-12 PMIC boot timing circuit and PMIC boot timing determination method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711466548.5A CN108054912B (zh) 2017-12-28 2017-12-28 Pmic开机时序电路及pmic开机时序确定方法

Publications (2)

Publication Number Publication Date
CN108054912A true CN108054912A (zh) 2018-05-18
CN108054912B CN108054912B (zh) 2020-01-17

Family

ID=62128933

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711466548.5A Active CN108054912B (zh) 2017-12-28 2017-12-28 Pmic开机时序电路及pmic开机时序确定方法

Country Status (2)

Country Link
CN (1) CN108054912B (zh)
WO (1) WO2019127789A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0255168A1 (en) * 1986-07-30 1988-02-03 Koninklijke Philips Electronics N.V. CMOST input buffer for TTL level input signals
CN101751102A (zh) * 2008-12-22 2010-06-23 环隆电气股份有限公司 开机信号产生装置
CN101996143A (zh) * 2009-08-26 2011-03-30 金宝电子工业股份有限公司 电子装置的重置电路与其重置方法
CN202110569U (zh) * 2011-06-29 2012-01-11 电子科技大学 嵌入移动通信终端的超高频rfid读写器
CN202142841U (zh) * 2011-06-24 2012-02-08 广州市君盘实业有限公司 一种开关电源输出短路保护电路
CN202421996U (zh) * 2011-12-28 2012-09-05 比亚迪股份有限公司 一种供电控制电路
CN103905756A (zh) * 2014-03-26 2014-07-02 深圳创维-Rgb电子有限公司 一种电视机故障处理装置及电视机
CN204906360U (zh) * 2015-09-15 2015-12-23 深圳市博巨兴实业发展有限公司 一种高电源电压稳定性的环形时钟发生电路
CN105206214A (zh) * 2015-09-18 2015-12-30 京东方科技集团股份有限公司 显示电压供应装置、上电时序调节系统、方法和显示装置
CN206686087U (zh) * 2017-04-28 2017-11-28 江苏兆能电子有限公司 一种开关电源中控制同步整流管开机时序的线路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105892371B (zh) * 2014-07-25 2018-05-15 山东中鸿新能源科技有限公司 一种可实现智能化控制的云终端用电源管理模块
US10020048B2 (en) * 2015-12-30 2018-07-10 Samsung Electronics Co., Ltd. Integrated circuit including embedded memory device for performing dual-transient word line assist using triple power source and device having the same
CN106374569A (zh) * 2016-09-29 2017-02-01 深圳天珑无线科技有限公司 一种充电电路、电子设备和充电方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0255168A1 (en) * 1986-07-30 1988-02-03 Koninklijke Philips Electronics N.V. CMOST input buffer for TTL level input signals
CN101751102A (zh) * 2008-12-22 2010-06-23 环隆电气股份有限公司 开机信号产生装置
CN101996143A (zh) * 2009-08-26 2011-03-30 金宝电子工业股份有限公司 电子装置的重置电路与其重置方法
CN202142841U (zh) * 2011-06-24 2012-02-08 广州市君盘实业有限公司 一种开关电源输出短路保护电路
CN202110569U (zh) * 2011-06-29 2012-01-11 电子科技大学 嵌入移动通信终端的超高频rfid读写器
CN202421996U (zh) * 2011-12-28 2012-09-05 比亚迪股份有限公司 一种供电控制电路
CN103905756A (zh) * 2014-03-26 2014-07-02 深圳创维-Rgb电子有限公司 一种电视机故障处理装置及电视机
CN204906360U (zh) * 2015-09-15 2015-12-23 深圳市博巨兴实业发展有限公司 一种高电源电压稳定性的环形时钟发生电路
CN105206214A (zh) * 2015-09-18 2015-12-30 京东方科技集团股份有限公司 显示电压供应装置、上电时序调节系统、方法和显示装置
CN206686087U (zh) * 2017-04-28 2017-11-28 江苏兆能电子有限公司 一种开关电源中控制同步整流管开机时序的线路

Also Published As

Publication number Publication date
WO2019127789A1 (zh) 2019-07-04
CN108054912B (zh) 2020-01-17

Similar Documents

Publication Publication Date Title
CN102945650B (zh) 一种移位寄存器及阵列基板栅极驱动装置
CN107403602A (zh) 移位寄存器单元、移位寄存器电路和显示装置
CN103163802B (zh) 输出控制电路、方法、及其应用设备
CN101860188A (zh) 开关电源电路
CN110264971A (zh) 防闪屏电路及方法、驱动电路、显示装置
CN104615183A (zh) 操作电压的控制电路及其控制方法、存储器
CN206672033U (zh) 一种复位电路
CN114221643A (zh) 电源管理电路和显示装置
CN101459389A (zh) 主机板电压调节电路
CN206020961U (zh) 控制电路和电子设备
CN104122967A (zh) 一种上电掉电复位控制电路及计算机
CN108054912A (zh) Pmic开机时序电路及pmic开机时序确定方法
CN104993816B (zh) 倍压电路
CN107294386A (zh) 直流电源控制电路
CN107453741A (zh) Mos管驱动电路
CN102931826B (zh) 一种延时供电电路、供电延时的方法及升压系统
CN110112916A (zh) 一种电压倍增电路及系统
CN112133238B (zh) 驱动电路与电子设备
CN203708211U (zh) 一种低压差线性稳压器的上电延迟电路
CN103107577A (zh) 电池管理电路及终端
CN206575387U (zh) 转换速率可控的半导体电源保护开关
CN104253594B (zh) 充电模块、驱动电路及驱动电路的操作方法
CN207475520U (zh) 一种连接在输入源极电压和输出负载之间的开关电路
CN106200852B (zh) 唤醒开关电路及终端
CN205336113U (zh) 一种液晶显示模组测试用的电压转换电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant