CN108052464A - 用于分散与降低非易失性储存装置峰值电流与功耗的方法 - Google Patents
用于分散与降低非易失性储存装置峰值电流与功耗的方法 Download PDFInfo
- Publication number
- CN108052464A CN108052464A CN201810030671.0A CN201810030671A CN108052464A CN 108052464 A CN108052464 A CN 108052464A CN 201810030671 A CN201810030671 A CN 201810030671A CN 108052464 A CN108052464 A CN 108052464A
- Authority
- CN
- China
- Prior art keywords
- chip
- nonvolatile memory
- peak point
- point current
- power consumption
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0625—Power saving in storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Read Only Memory (AREA)
- Memory System (AREA)
Abstract
本发明公开了一种用于分散与降低非易失性储存装置峰值电流与功耗的方法,包括控制器芯片、存储介质和多个闪存芯片,存储介质中存储程序代码,存储介质连接控制器芯片,控制器芯片分别连接多个闪存芯片,本发明通过随时间分布非易失性存储器芯片的操作,特别是在不同时间点向每个非易失性存储器芯片发送命令,降低了整个系统的峰值电流。
Description
技术领域
本发明涉及储存装置技术领域,具体为用于分散与降低非易失性储存装置峰值电流与功耗的方法。
背景技术
对于诸如闪存的非易失性存储器已经发现了越来越多的应用。例如,普遍使用手机,数码相机,个人数字助理,便携式驱动器中的闪存。目前,记忆卡是闪存的最流行的产品之一,其中,控制器芯片用于控制从诸如读卡器的主机接收数据的写入和数据写入闪存。然而,存储卡设计有更多或更多的存储容量,并增加存储卡的存储容量,通常采用两种方案,即提高了单闪存芯片的存储容量,另一个是增加存储卡中的闪存芯片的数量对于后一种情况,在存储卡中的闪存器的操作期间的功耗成为一个明显的问题。
传统上,该峰值电流问题的解决方案是针对存储器系统本身的硬件设计的改进,以在不同的时间点对不同组件的功率进行源化,本发明的技术方案是在传统上同时提供电力。例如,美国专利 No.7885189,7224617和7200062是这样的技术。在美国专利 No.708189闪存装置组成分为四组用于数据存储,其中三个存储器库中添加有延迟电路,使得四个存储体在擦除指令时在不同的时间点被擦除,以减小四个存储体待擦除时的峰值电流。美国专利 No.722617提供了一种用于闪存系统的高速操作模式和低电流消耗模式,高速运行模式,如果所述峰值电流使所述闪存系统和所述主机连接不稳定,系统将切换到低电流消耗模式。美国专利 No.7200062当系统刷新DRAM芯片时,对不同的DRAM芯片设置不同的时间延迟,从而使刷新操作产生的峰值电流去集中
然而,在现有技术中,所有焦点都集中于改进型态的硬件设计存储器系统,用于对峰值电流的强度和发生时间进行离散化,需要改变硬件设计,灵活性较小。因此,我们极需要一种对于非易失性存储器系统不需要改变硬件设计的方法来对其峰值电流进行离心化。
发明内容
本发明的目的在于提供用于分散与降低非易失性储存装置峰值电流与功耗的方法,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:用于分散与降低非易失性储存装置峰值电流与功耗的方法,包括控制器芯片、存储介质和多个闪存芯片,所述存储介质中存储程序代码,所述存储介质连接控制器芯片,所述控制器芯片分别连接多个闪存芯片;多个闪存芯片包括第一闪存芯片和第二闪存芯片。
优选的,包括以下步骤:
A、存储介质存储程序代码,控制器芯片根据程序代码对操作进行解集中程序代码,程序代码在指令时操作非易失性存储器芯片;
B、在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,并且在向非易失性存储器芯片中的第二个发送第二命令之前等待一段时间;
C、或者在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,以及在从第一非易失性存储器芯片接收到响应信号之后,向非易失性存储器芯片中的第二个发送第二命令。
优选的,所述闪存芯片有1024个块,每个块有256个页,每个页有32个扇形组合而成。
与现有技术相比,本发明的有益效果是:本发明通过随时间分布非易失性存储器芯片的操作,特别是在不同时间点向每个非易失性存储器芯片发送命令,降低了整个系统的峰值电流。
附图说明
图1为本发明结构示意图;
图2为本发明控制器芯片控制流程图;
图3为本发明闪存芯片被擦除时的工作电流的波形图;
图4为本发明中两个闪存芯片同时擦除时的工作电流的波形图;
图5为常规非易失性存储器系统中的指令执行和运行电流之间的时序对应关系图;
图6为本发明中非易失性存储器系统中的指令执行和操作电流之间的时序对应关系图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1-6,本发明提供一种技术方案:用于分散与降低非易失性储存装置峰值电流与功耗的方法,包括控制器芯片1、存储介质2和多个闪存芯片,所述存储介质2中存储程序代码,所述存储介质2连接控制器芯片1,所述控制器芯片1分别连接多个闪存芯片;多个闪存芯片包括第一闪存芯片3和第二闪存芯片4;其中,闪存芯片有1024个块,每个块有256个页,每个页有32个扇形组合而成。
本发明中,控制器芯片控制方法包括以下步骤:
A、存储介质存储程序代码,控制器芯片根据程序代码对操作进行解集中程序代码,程序代码在指令时操作非易失性存储器芯片;
B、在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,并且在向非易失性存储器芯片中的第二个发送第二命令之前等待一段时间;
C、或者在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,以及在从第一非易失性存储器芯片接收到响应信号之后,向非易失性存储器芯片中的第二个发送第二命令。
因此,由控制器芯片在指令上操作的非易失性存储器芯片将不会同时操作。
本发明通过随时间分布非易失性存储器芯片的操作,特别是在不同时间点向每个非易失性存储器芯片发送命令,降低了整个系统的峰值电流。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。
Claims (3)
1.用于分散与降低非易失性储存装置峰值电流与功耗的方法,包括控制器芯片(1)、存储介质(2)和多个闪存芯片,其特征在于:所述存储介质(2)中存储程序代码,所述存储介质(2)连接控制器芯片(1),所述控制器芯片(1)分别连接多个闪存芯片;多个闪存芯片包括第一闪存芯片(3)和第二闪存芯片(4)。
2.根据权利要求1所述的用于分散与降低非易失性储存装置峰值电流与功耗的方法,其特征在于:包括以下步骤:
A、存储介质存储程序代码,控制器芯片根据程序代码对操作进行解集中程序代码,程序代码在指令时操作非易失性存储器芯片;
B、在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,并且在向非易失性存储器芯片中的第二个发送第二命令之前等待一段时间;
C、或者在非易失性存储器芯片在指令上的操作中,控制器芯片将向非易失性存储器芯片中的第一个发送第一命令,以及在从第一非易失性存储器芯片接收到响应信号之后,向非易失性存储器芯片中的第二个发送第二命令。
3.根据权利要求1所述的用于分散与降低非易失性储存装置峰值电流与功耗的方法,其特征在于:所述闪存芯片有1024个块,每个块有256个页,每个页有32个扇形组合而成。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810030671.0A CN108052464A (zh) | 2018-01-12 | 2018-01-12 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
PCT/CN2018/099765 WO2019136986A1 (zh) | 2018-01-12 | 2018-08-09 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810030671.0A CN108052464A (zh) | 2018-01-12 | 2018-01-12 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108052464A true CN108052464A (zh) | 2018-05-18 |
Family
ID=62127176
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810030671.0A Pending CN108052464A (zh) | 2018-01-12 | 2018-01-12 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN108052464A (zh) |
WO (1) | WO2019136986A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019136986A1 (zh) * | 2018-01-12 | 2019-07-18 | 江苏华存电子科技有限公司 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
CN112951300A (zh) * | 2019-12-10 | 2021-06-11 | 北京兆易创新科技股份有限公司 | 一种存储设备及其控制方法和控制装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101354907A (zh) * | 2007-07-23 | 2009-01-28 | 三星电子株式会社 | 减小上电峰值电流的多芯片封装 |
US20090138649A1 (en) * | 2007-11-23 | 2009-05-28 | Chung-Chiang Chew | Nonvolatile memory system and method of decentralizing the peak current in a nonvolatile memory system |
US20100302869A1 (en) * | 2006-10-20 | 2010-12-02 | Samsung Electronics Co., Ltd. | Flash memory device operating at multiple speeds |
CN102347078A (zh) * | 2010-07-26 | 2012-02-08 | 苹果公司 | 用于动态控制非易失性存储器中的操作的方法和系统 |
CN103531223A (zh) * | 2012-07-04 | 2014-01-22 | 爱思开海力士有限公司 | 存储系统和存储系统中包括的存储器件的操作方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9443600B2 (en) * | 2013-03-28 | 2016-09-13 | Intel Corporation | Auto-suspend and auto-resume operations for a multi-die NAND memory device to reduce peak power consumption |
US9093160B1 (en) * | 2014-05-30 | 2015-07-28 | Sandisk Technologies Inc. | Methods and systems for staggered memory operations |
KR102312399B1 (ko) * | 2015-09-07 | 2021-10-15 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 이의 동작 방법 |
CN108052464A (zh) * | 2018-01-12 | 2018-05-18 | 江苏华存电子科技有限公司 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
-
2018
- 2018-01-12 CN CN201810030671.0A patent/CN108052464A/zh active Pending
- 2018-08-09 WO PCT/CN2018/099765 patent/WO2019136986A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100302869A1 (en) * | 2006-10-20 | 2010-12-02 | Samsung Electronics Co., Ltd. | Flash memory device operating at multiple speeds |
CN101354907A (zh) * | 2007-07-23 | 2009-01-28 | 三星电子株式会社 | 减小上电峰值电流的多芯片封装 |
US20090138649A1 (en) * | 2007-11-23 | 2009-05-28 | Chung-Chiang Chew | Nonvolatile memory system and method of decentralizing the peak current in a nonvolatile memory system |
CN102347078A (zh) * | 2010-07-26 | 2012-02-08 | 苹果公司 | 用于动态控制非易失性存储器中的操作的方法和系统 |
CN103531223A (zh) * | 2012-07-04 | 2014-01-22 | 爱思开海力士有限公司 | 存储系统和存储系统中包括的存储器件的操作方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019136986A1 (zh) * | 2018-01-12 | 2019-07-18 | 江苏华存电子科技有限公司 | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 |
CN112951300A (zh) * | 2019-12-10 | 2021-06-11 | 北京兆易创新科技股份有限公司 | 一种存储设备及其控制方法和控制装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2019136986A1 (zh) | 2019-07-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7831794B2 (en) | Memory card and host device thereof | |
CN102999452A (zh) | 存储器设备 | |
US20080215801A1 (en) | Portable Data Storage Using Slc and Mlc Flash Memory | |
CN101958152B (zh) | 一种nand flash控制器及其应用 | |
US20080052448A1 (en) | Flash memory interface device | |
CN101498994A (zh) | 一种固态硬盘控制器 | |
CN102201262A (zh) | 存储装置 | |
CN103019970A (zh) | 存储装置及其控制方法 | |
CN102819496A (zh) | 闪存ftl的地址转换方法 | |
CN104991737B (zh) | 一种基于存储卡阵列架构的硬盘实现方法 | |
CN108052464A (zh) | 用于分散与降低非易失性储存装置峰值电流与功耗的方法 | |
CN102981783A (zh) | 一种基于Nand Flash的Cache加速方法 | |
US20170236566A1 (en) | Data transfer for multi-loaded source synchrous signal groups | |
CN106802870A (zh) | 一种高效的嵌入式系统芯片Nor‑Flash控制器及控制方法 | |
US20090138649A1 (en) | Nonvolatile memory system and method of decentralizing the peak current in a nonvolatile memory system | |
CN103412848B (zh) | 一种四核处理器系统共享单一程序存储器的方法 | |
JPH0457295A (ja) | 電気的書込消去可能メモリ回路 | |
TWI520152B (zh) | 資料儲存裝置與快閃記憶體控制方法 | |
CN101667458B (zh) | 一种固态硬盘全盘擦除的方法和相应的设备 | |
JPH08221312A (ja) | メモリカード装置 | |
CN104077080A (zh) | 存储器存取方法、存储器存取控制方法、spi闪存装置及其控制器 | |
CN1279451C (zh) | 驱动能力设定方法、及驱动电路 | |
CN101813971B (zh) | 处理器及其内置存储器 | |
CN210295085U (zh) | 一种基于otg数据线的pc机硬盘交互系统 | |
CN102110065B (zh) | 一种减少数据传输的缓存系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180518 |