CN107977290A - 一种mipi回路的测试方法及测试系统 - Google Patents
一种mipi回路的测试方法及测试系统 Download PDFInfo
- Publication number
- CN107977290A CN107977290A CN201610920767.5A CN201610920767A CN107977290A CN 107977290 A CN107977290 A CN 107977290A CN 201610920767 A CN201610920767 A CN 201610920767A CN 107977290 A CN107977290 A CN 107977290A
- Authority
- CN
- China
- Prior art keywords
- mipi
- test
- data
- passages
- selection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本发明公开了一种MIPI回路的测试方法及测试系统,用于降低测试成本、提高测试效率。该方法为:第一测试端通过预留的配置端口,基于数据类型信息和第二协议信息,将预设测试数据配置成测试数据包,并通过预选MIPI通道信息对应的MIPI通道,按照预选测试速率,将测试数据包发送至第二测试端;指示端基于测试数据包的接收情况、解析情况和匹配情况,判断MIPI回路是否存在异常。这样,实现了第一测试端和第二测试端的对接测试,无需外接转换芯片,节省了MIPI回路测试成本,提高了MIPI回路测试准确度。
Description
技术领域
本发明涉及多媒体芯片技术领域,尤其涉及一种MIPI回路的测试方法及测试系统。
背景技术
目前,大多数便携式多媒体芯片系统(System on a Chip,SOC)中,均包含显示串行接口(Display Serial Interface,DSI)传输端和/或相机串行接口(Camera SerialInterface-2,CSI-2)接收端。其中,MIPI DSI传输端用于驱动DSI显示屏,MIPI CSI-2接收端用于连接相机Camera。虽然,MIPI DSI传输端采用的DSI协议和MIPI CSI-2接收端采用的CSI-2协议均属于移动产业处理器接口(Mobile Industry Processor Interface,MIPI)协议,且MIPI DSI传输端和MIPI CSI-2接收端采用的物理层(Physical Layer,D-PHY)标准相同,但是,由于MIPI DSI传输端采用的DSI协议和MIPI CSI-2接收端采用的CSI-2协议存在一定的区别,MIPI CSI-2接收端无法接收MIPI DSI传输端发送的高速数据,所以,在对SOC进行测试时,MIPI DSI传输端和MIPI CSI-2接收端不能直接进行对接测试,只能对MIPIDSI传输端和MIPI CSI-2接收端进行分别测试。
现有技术中,通常利用外接转换芯片,分别对MIPI DSI传输端和MIPI CSI-2接收端进行测试。即在对MIPI DSI传输端进行测试时,通常采用的方法是:先通过外接转换芯片,将MIPI DSI传输端输出的信号转换成RGB信号等,再通过现场可编程逻辑门阵列(FieldProgrammable Gate Array,FPGA)等进行接收,最后,再通过比对发送数据和接收数据的方式,来判断MIPI DSI传输端中的传输通道是否存在正常;在对MIPI CSI-2接收端进行测试时,通常采用的方法是:先通过外接转换芯片,将高速数据转换成CSI-2信号,再经过MIPICSI-2接收端进行接收,最后,再通过比对发送数据和接收数据的方式,来判断MIPI CSI-2接收端中的传输通道是否存在正常。
基于上述分析,目前的SOC数据通道测试方案均需要采用外接转换芯片才能实现测试,不仅测试成本较高,而且,由于每条数据通道的传输速率在80Mbps到1Gbps,D-PHY V1.1版本的传输速率已将其提升到1.5Gbps,所以,上述利用外接转换芯片进行测试的测试方案会由于外接转换芯片和FPGA性能的限制,导致测试效果较差,比如:当外接转换芯片和FPGA的性能较低时,可能测试不到最大工作场合。除此之外,由于数据通道一般有1到N条(N一般为4),且存在多种数据的传输格式,所以,利用外接转换芯片进行测试时,并不能灵活的测试不同的应用场景。也就是说,现有技术中的SOC测试方法存在测试成本高、测试效果差、灵活性差的问题。
发明内容
本发明实施例提供了一种MIPI回路的测试方法及测试系统,用以解决现有技术中的MIPI回路测试方法存在测试成本高、测试效果差和灵活性差的问题。
本发明实施例提供的具体技术方案如下:
一种MIPI回路的测试方法,用于在不外接转换芯片的情况下,对支持第一协议的第一测试端和支持第二协议的第二测试端进行MIPI回路测试,其中,上述第一协议和上述第二协议是具有相同物理层协议的不同协议,上述测试方法包括:
第一测试端接收以测试指令形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率;
第一测试端通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包,并通过上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述第二测试端;
指示端基于上述测试数据包的接收情况、解析情况和匹配情况,判断上述MIPI回路是否存在异常。
一种MIPI回路的测试系统,包括:支持第一协议的发送模块,支持第二协议的接收模块,以及指示模块,其中,上述第一协议和上述第二协议是具有相同物理层协议的不同协议;上述测试系统用于在不外接转换芯片的情况下,对上述发送模块和上述接收模块进行MIPI回路测试,其中,
上述发送模块,用于接收以测试指令的形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率;通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包,并通过上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述接收模块;
上述指示模块,用于基于上述测试数据包的接收情况、解析情况和匹配情况,判断上述MIPI回路是否存在异常。
本发明实施例的有益效果如下:
本发明实施例中,无论预先选取的是何种数据格式,第一测试端都可以在不外接转换芯片的情况下,基于该预先选取的数据格式,将预设测试数据配置成相应的测试数据包,使得第二测试端可以接收该测试数据包,并根据该测试数据包的接收情况和解析情况,确定MIPI回路是否存在异常,从而实现第一测试端与第二测试端的对接测试。而且,无需外接转换芯片即可实现对MIPI回路的测试,不仅节省了测试成本,测试结果也不会受转换芯片性能的影响,准确度较高。除此之外,还可以灵活选取测试速率,方便测试MIPI回路支持的最大工作速率,为划分SOC等级提供了有利条件,而且,还可以灵活选取MIPI通道信息,方便测试不同MIPI通道信息对应的MIPI通道,为测试不同条数的MIPI通道提供了有效保证。
附图说明
图1为本发明实施例中同时包括MIPI DSI传输端和MIPI CSI-2接收端的SOC的MIPI回路测试结构示意图;
图2为本发明实施例中MIPI回路测试方法的概况示意图;
图3A和图3B为本发明实施例中MIPI回路测试方法的具体流程示意图;
图4为本发明实施例中MIPI回路测试系统的功能结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,并不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为了降低MIPI回路测试的测试成本,提高测试结果的准确度和MIPI回路测试的灵活性,本发明实施例中,第一测试端通过预留的配置端口,就可以基于预选数据格式,将预设测试数据配置成测试数据包,使得第二测试端可以接收该测试数据包,从而使得指示端(可以是但不限于:测试软件)可以根据该测试数据包的接收情况、解析情况和匹配情况,判断MIPI回路是否存在异常,进而,在不外接转换芯片的情况下,实现了第一测试端与第二测试端的对接测试,避免了由于转换芯片性能较差,导致测试结果不准确、灵活性差的问题。
本发明实施例中,SOC中至少包括:MIPI DSI传输端和/或MIPI CSI-2接收端,存储模块,等等。其中,SOC中还可能包括:图像信号处理(Image Signal Processing,ISP)模块。参阅图1所示,为本发明实施例中包括MIPI DSI传输端、MIPI CSI-2接收端、存储模块和ISP模块的SOC的MIPI回路测试结构示意图,其中,MIPI DSI传输端有一个预留的配置端口(即Loop—Test Setting),该预留的配置端口Loop—Test Setting,可以通过硬件上开放寄存器的方式实现。MIPI DSI传输端通过该配置端口Loop—Test Setting,即可按照预选数据格式,将预设测试数据打包成测试数据包。
下面通过具体实施例对本发明方案进行详细描述,当然,本发明并不限于以下实施例。
本发明实施例提供了一种MIPI回路的测试方法,该测试方法可以在不外接转换芯片的情况下,实现对支持第一协议的第一测试端和支持第二协议的第二测试端进行MIPI回路测试,其中,上述第一协议和上述第二协议是具有相同物理层协议的不同协议;支持第一协议的第一测试端和支持第二协议的第二测试端可以位于同一个SOC中,也可以位于不同的SOC中。可选地,上述第一测试端可以是但不限于:MIPI DSI传输端,上述第二测试端可以是但不限于:MIPI CSI-2接收端。具体地,参阅图2所示,MIPI回路测试方法的流程如下:
步骤200:第一测试端接收以测试指令形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率。
在具体实施时,在对上述MIPI DSI传输端和上述MIPI CSI-2接收端进行MIPI回路测试之前,至少需要完成以下操作:
操作1:确定预选数据格式。具体地,可以采用但不限于以下方式:
从预先设计给上述MIPI CSI-2接收端的所有数据格式中选取一个数据格式,并将选取的数据格式作为上述预选数据格式。
至此,完成了数据格式的选取。
例如:假设预先设计给MIPI CSI-2接收端的所有数据格式有3种(即数据格式1、数据格式2和数据格式3)。从上述3个数据格式中,任意选取一个数据格式作为预选数据格式。比如:选取数据格式1作为预选数据格式。
操作2:对上述MIPI CSI-2接收端进行配置。具体地,可以采用但不限于以下两种方式:
第一种方式:将上述预选数据格式对应的数据类型信息配置在上述MIPI CSI-2接收端中,触发上述MIPI CSI-2接收端基于上述预选数据格式接收测试数据包。其中,上述预选数据格式对应的数据类型信息可以是但不限于是:预选数据格式对应的长包数据类型。
值得说的是,在传输图像数据的应用中,数据格式至少包括:长包数据类型、短包数据类型和长短包组合方式。其中,短包数据类型和长短包组合方式由MIPI CSI-2接收端支持的第二协议决定。也就是说,预先设计给上述MIPI CSI-2接收端的所有数据格式中,短包数据类型和长短包组合方式是确定的,长包数据类型是不同的。基于此,在采用上述第一种方式对MIPI CSI-2接收端进行配置时,只需要配置上述预选数据格式对应的长包数据类型即可。
第二种方式:直接将上述MIPI CSI-2接收端配置为自适应接收模式,触发上述MIPI CSI-2接收端自适应接收测试数据包。
至此,完成了对上述MIPI CSI-2接收端的配置。
例如:假设预选数据格式是数据格式1。将数据格式1对应的长包数据类型配置在MIPI CSI-2接收端中,以便MIPI CSI-2接收端可以采用数据格式1接收和解析MIPI DSI传输端发送的测试数据包。
当然,也可以直接将MIPI CSI-2接收端配置为自适应接收模式,触发MIPI CSI-2接收端自适应接收测试数据包。
操作3:在不外接转换芯片的情况下,建立MIPI回路。具体地,可以采用但不限于以下方式:
将上述MIPI DSI传输端的MIPI时钟通道和每一条MIPI数据通道分别连接至上述MIPI CSI-2接收端的MIPI时钟通道和相应的MIPI数据通道,完成上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道的连接。
较佳的,在连接上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道时,可以采用但不限于以下方式:若上述MIPI DSI传输端和上述MIPI CSI-2接收端位于同一个SOC中,则可以采用印制电路板(Printed Circuit Board,PCB)进行连接;若上述MIPI DSI传输端和上述MIPI CSI-2接收端位于不同的SOC中,可以采用数据排线进行连接。
进一步地,完成上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道的连接后,从上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道中,确定一组组合MIPI通道以及该组合MIPI通道对应的预选MIPI通道信息,并基于上述MIPI DSI传输端,上述组合MIPI通道,以及上述MIPI CSI-2接收端,建立与上述预选MIPI通道信息对应的MIPI回路。其中,可以采用但不限于下述操作4的确定方式确定出一组组合MIPI通道。
至此,完成了MIPI回路的建立。
例如:假设MIPI DSI传输端与MIPI CSI-2接收端之间有1条MIPI时钟通道(即CLOCK1)和3条MIPI数据通道(即Date 0—Date 2);MIPI CSI-2接收端有1条MIPI时钟通道(即CLOCK1′)和3条MIPI数据通道(即Date0′—Date 2′)。
通过PCB板(或者数据排线),将MIPI DSI传输端中的CLOCK1和Date0—Date 2分别与MIPI CSI-2接收端中的CLOCK1′和Date 0′—Date 2′相连接,即CLOCK1和CLOCK1′连接,形成MIPI通道0′;Date 0和Date 0′连接,形成MIPI通道0;Date 1和Date 1′连接,形成MIPI通道1;Date 2和Date 2′连接,形成MIPI通道2。至此,完成了MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道的连接。
从MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2中,确定一组组合MIPI通道以及该组合MIPI通道对应的预选MIPI通道信息(比如:MIPI通道0′和MIPI通道0),并基于MIPIDSI传输端,组合MIPI通道(比如:MIPI通道0′和MIPI通道0),以及MIPI CSI-2接收端,建立上述预选MIPI通道信息对应的MIPI回路。
操作4:确定一组组合MIPI通道。具体地,可以采用但不限于以下方式:
基于预设的迭代叠加方式,针对上述MIPI DSI传输端和上述MIPI CSI-2接收端之间的所有MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道,其中,任意一组上述组合MIPI通道最少包含一条由上述第一测试端和上述第二测试端的MIPI时钟通道组成的MIPI通道,以及一条由上述第一测试端和上述第二测试端的MIPI数据通道组成的MIPI通道,最多包含一条由上述第一测试端和上述第二测试端的MIPI时钟通道组成的MIPI通道,以及所有由上述第一测试端和上述第二测试端的MIPI数据通道组成的MIPI通道。
较佳的,基于预设的迭代叠加方式,针对上述MIPI DSI传输端和上述MIPI CSI-2接收端之间的所有MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道时,可以采用但不限于以下方式:
从上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道中,选取出由上述MIPI DSI传输端和上述MIPI CSI-2接收端的MIPI时钟通道组成的MIPI通道和一条由上述MIPI DSI传输端和上述MIPI CSI-2接收端的MIPI数据通道组成的MIPI通道,并以选取的MIPI通道为起始,从剩余的每一条MIPI通道中依次选取一条MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道。
进一步地,获取在迭代叠加过程中生成的每组组合MIPI通道后,从所有的组合MIPI通道中,确定一组组合MIPI通道。
至此,完成了组合MIPI通道的确定。
例如:假设MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道有4条,即MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2。其中,MIPI通道0′是由MIPI DSI传输端的CLOCK1和MIPI CSI-2接收端的CLOCK1′组成的;MIPI通道0是由MIPI DSI传输端的Date 0和MIPI CSI-2接收端的Date 0′组成的;MIPI通道1是由MIPI DSI传输端的Date 1和MIPICSI-2接收端的Date 1′组成的;MIPI通道0是由MIPI DSI传输端的Date 2和MIPI CSI-2接收端的Date 2′组成的。
从MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2中,选取MIPI通道0′和MIPI通道0,并以MIPI通道0′和MIPI通道0为起始,从MIPI通道1和MIPI通道2中,依次选取一条MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的3组组合MIPI通道。即组合MIPI通道0包括:MIPI通道0′和MIPI通道0;组合MIPI通道1包括:MIPI通道0′、MIPI通道0和MIPI通道1;组合MIPI通道2包括:MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2。
从组合MIPI通道0—组合MIPI通道2中,任意选取一组组合MIPI通道,比如:选取组合MIPI通道0(其中,MIPI通道信息是MIPI通道0′和MIPI通道0。
操作5:选取测试速率。具体地,测试速率的选择可以根据不同的应用场景和不同的测试需求进行灵活设定。
例如:首次对MIPI回路进行测试时,可以选择一个较小的测试速率作为初选的测试速率,以保证上述MIPI回路可以支持上述初选的测试速率,后续在对上述MIPI回路支持的最大工作速率进行测试时,还可以对上述初选的测试速率进行相应调整,后续会对该部分内容进行详细说明,在此不再赘述。
操作6:发送测试指令。具体地,可以采用的但不限于以下方式:
指示端(可以是但不限于:测试软件)将上述预选数据格式对应的数据类型信息(即长包数据类型)、上述第二协议对应的第二协议信息(用于确定上述预选数据格式对应的短包数据类型和长短包组合方式)、预选MIPI通道信息和预选测试速率,以测试指令的形式发送至上述MIPI DSI传输端。
例如:MIPI CSI-2接收端将数据格式1对应的长包数据类型,协议信息2(即第二协议信息),MIPI通道信息:MIPI通道0′和MIPI通道0,以及测试速率V,以测试指令1的形式发送至MIPI DSI传输端。
值得说的是,本发明实施例中,上述操作1-操作6的执行顺序可以根据不同的应用场景和不同的测试需求进行灵活设置,在此,不作具体限定。
步骤201:第一测试端通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包,并通过上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述第二测试端。
具体地,在执行步骤201时,可以采用但不限于以下方式:
首先,MIPI DSI传输端接收到测试指令后,从预设的存储区域中,获取上述预设测试数据。
然后,MIPI DSI传输端通过上述配置端口Loop—Test Setting,基于上述数据类型信息对应的长包数据类型以及上述第二协议信息对应的短包数据类型和长短包组合方式,将上述预设测试数据配置成测试数据包。
最后,MIPI DSI传输端通过DSI Tx D-PHY层以及上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述MIPI CSI-2接收端。
例如:继续沿用上例,MIPI DSI传输端接收到测试指令1后,从存储区域中,获取预设测试数据1,并通过配置端口Loop—Test Setting,基于数据格式1对应的长包数据类型以及协议信息2对应的短包数据类型和长短包组合方式,将预设测试数据1配置成测试数据包1,以及通过MIPI通道信息对应的MIPI通道0′和MIPI通道0,按照测试速率V,将测试数据包1发送至MIPI CSI-2接收端。
步骤202:指示端基于上述测试数据包的接收情况、解析情况和匹配情况,判断上述MIPI回路是否存在异常。
上述指示端在执行步骤202时,可以采用但不限于以下方式:
步骤1A:上述MIPI CSI-2接收端通过CSI-2Rx D-PHY层,接收上述测试数据包,并判断上述测试数据包是否接收成功;若是,则执行步骤1C;否则,执行步骤1B。
步骤1B:上述指示端判定上述MIPI回路存在异常。
步骤1C:上述MIPI CSI-2接收端通过CSI-2Rx Protocol层,对上述测试数据包进行解析,获取解析测试数据。
可选地,若由上述指示端执行匹配过程,则执行步骤1D—1E;若由上述MIPI CSI-2接收端执行匹配过程,则行步骤1F—1G。
步骤1D:上述MIPI CSI-2接收端将上述解析测试数据输出至上述ISP模块,上述ISP模块对上述解析测试数据进行调整后,将调整后的解析测试数据存储至上述存储区域。其中,上述ISP模块对上述解析测试数据进行调整的方法可以与现有技术中的调整方法相同,在此不再赘述。
步骤1E:上述指示端从上述存储区域获取上述预设测试数据以及上述调整后的解析测试数据,并将上述预设测试数据与上述调整后的解析测试数据进行匹配,生成相应的匹配结果,继续执行步骤1H。
步骤1F:上述MIPI CSI-2接收端将上述预设测试数据与上述解析测试数据进行匹配,生成相应的匹配结果,并将匹配结果存储至上述存储区域。
值得说的是,为了保证上述MIPI CSI-2接收端可以获取上述预设测试数据,需要为上述MIPI CSI-2接收端配置数据读取接口,以便上述MIPI CSI-2接收端获取上述预设测试数据。当然,在通过测试软件执行上述判断过程时,可以不为上述MIPI CSI-2接收端配置数据读取接口,节省了MIPI回路测试成本。
步骤1G:上述指示端从上述存储区域获取上述匹配结果,继续执行步骤1H。
步骤1H:上述指示端基于上述匹配结果,判断上述预选MIPI通道信息对应的MIPI回路中是否存在异常。
具体地,上述指示端基于上述匹配结果,判断上述预选MIPI通道信息对应的MIPI回路中是否存在异常时,可能存在但不限于以下两种情况:
第一种情况:匹配成功。在此情况下,上述指示端可以判定上述预选MIPI通道信息对应的MIPI回路在当前测试条件下不存在异常。
第二种情况:匹配失败。在此情况下,上述指示端可以判定上述MIPI回路中存在异常。
值得说的是,上述MIPI回路存在异常,可能是上述预选MIPI通道信息对应的MIPI通道存在异常,也可能是上述MIPI DSI传输端配置存在异常和/或上述MIPI CSI-2接收端对上述测试数据包进行解析时存在异常,还可能是上述预选测试速率不合理,导致上述MIPI回路不支持上述预选测试速率而出现异常。具体地,可以采用现有技术中的确定方法来确定,在此不再赘述。
例如:继续沿用上例,下面仅以由测试软件执行上述匹配过程为例进行说明,其中,为了降低测试速率对判断结果造成的影响,可以将预选测试速率设为上述MIPI回路理论上能够支持的工作速率。
步骤1:MIPI CSI-2接收端通过CSI-2Rx D-PHY层接收测试数据包1,并判断是否接收成功;若是,则执行步骤2;否则,执行步骤7。
步骤2:MIPI CSI-2接收端通过CSI-2Rx Protocol层,对测试数据包1进行解析,获取解析测试数据1,并将解析测试数据1输出至ISP模块。
步骤3:ISP模块对解析测试数据1进行调整,得到解析测试数据1′,并将解析测试数据1′保存至存储区域。
步骤4:测试软件从存储区域获取预设测试数据1和解析测试数据1′,并将预设测试数据1与解析测试数据1′进行匹配,生成匹配结果1。
步骤5:测试软件基于匹配结果1,判断是否匹配成功;若是,则执行步骤6;否则,执行步骤7。
步骤6:测试软件判定MIPI通道信息对应的MIPI回路在当前测试条件下不存在异常。
步骤7:测试软件判定MIPI通道信息对应的MIPI回路在当前测试条件下存在异常,并退出MIPI回路测试流程。
值得说的是,上述MIPI回路存在异常,可能是MIPI通道0′和/或MIPI通道0存在异常,也可能是MIPI DSI传输端的配置和/或MIPI CSI-2接收端在对测试数据包1进行解析时存在异常。具体地,可以采用现有技术中的确定方法来确定,在此不再赘述。
本发明实施例提供的上述MIPI回路测试方法,不仅可以实现对上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道的测试,还可以实现对上述MIPI回路支持的最大工作速率的测试,以及实现对设计给上述MIPI CSI-2接收端的所有数据格式的测试。具体如下:
(1)在不外接转换芯片的情况下,调整上述预选MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,并在确定上述MIPI回路支持上述预选数据格式和上述预选测试速率时,对上述MIPI回路进行测试,直至完成对上述第一测试端与上述第二测试端之间的所有MIPI通道的测试。
在具体实施时,在调整上述预选MIPI通道信息后,建立与调整后的MIPI通道信息对应的MIPI回路,为了保证MIPI通道测试的准确性,避免由于测试速率和数据格式选取不合理,影响判断结果,需要在确定上述MIPI回路支持(上述”支持”为:理论上可以支持)上述预选数据格式和上述预选测试速率后,例如:预选一个较低的测试速率,预选一个基础的数据格式,对上述MIPI回路进行测试,直至完成对上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道的测试。
例如:调整MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,选取上述MIPI回路理论上支持的数据格式1和测试速率V后,采用上述MIPI回路测试方式,对MIPI回路进行测试,直至完成对MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道(即MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2)的测试。
(2)在不外接转换芯片的情况下,确定上述MIPI回路支持上述预选数据格式且上述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整上述预选测试速率,对上述MIPI回路进行测试,直至完成对上述MIPI回路支持的最大工作速率的测试。
在具体实施时,为了保证最大工作速率测试的准确性,需要在确定上述MIPI回路支持上述预选数据格式且上述预选MIPI通道信息对应的MIPI通道中不存在异常通道后(上述”支持”为:理论上可以支持,或者,实际上支持),再调整上述预选测试速率,对上述MIPI回路进行测试,直至完成对上述MIPI回路支持的最大工作速率的测试。
可选地,在对上述MIPI回路支持的最大工作速率进行测试时,还可以在确定上述MIPI回路支持上述预选数据格式且上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道中不存在异常通道后,再对上述MIPI回路支持的最大工作速率进行测试。
例如:确定上述MIPI回路支持数据格式1,且确定MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道(即MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2)中不存在异常通道后,调整测试速率V,并采用上述MIPI回路测试方式,对MIPI回路进行测试,直至完成对MIPI回路支持的最大工作速率的测试。
(3)在不外接转换芯片的情况下,确定上述MIPI回路支持上述预选测试速率且上述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整上述预选数据格式,对上述MIPI回路进行测试,直至完成对预先设计给上述第二测试端的所有数据格式的测试。
在具体实施时,为了保证对数据格式测试的准确性,需要在确定上述MIPI回路支持上述预选测试速率且上述预选MIPI通道信息对应的MIPI通道中不存在异常通道后(上述”支持”为:理论上可以支持,或者,实际上支持),再调整上述预选数据格式,对上述MIPI回路进行测试,直至完成对预先设计给上述MIPI CSI-2接收端的所有数据格式的测试。
可选地,在对预先设计给上述MIPI CSI-2接收端的所有数据格式进行测试时,还可以在确定上述MIPI回路支持上述预选测试速率且上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道中不存在异常通道后,再对预先设计给上述MIPI CSI-2接收端的所有数据格式进行测试。
例如:确定MIPI回路支持测试速率V,且确定MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道(即MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2)中不存在异常通道后,调整数据格式,并采用上述MIPI回路测试方式,对MIPI回路进行测试,直至完成对预先设计给MIPI CSI-2接收端的所有数据格式(即数据格式1—数据格式3)的测试。
下面仅以在确定上述MIPI DSI传输端与上述MIPI CSI-2接收端之间的所有MIPI通道中不存在异常通道后,对上述MIPI回路支持的最大工作速率以及预先设计给上述MIPICSI-2接收端的所有数据格式进行测试为具体的应用场景对上述实施例作进一步详细说明,参阅图3A和图3B所示,本发明实施例中,MIPI回路测试方法的具体流程如下:
步骤300:从预先设计给MIPI CSI-2接收端的3种数据格式(即数据格式1、数据格式2和数据格式3)中,选取数据格式1作为预选数据格式。
步骤301:将数据格式1对应的长包数据类型配置在MIPI CSI-2接收端中,触发MIPI CSI-2接收端基于数据格式1接收和解析MIPI DSI传输端发送的测试数据包。
步骤302:通过PCB板(或者数据排线),将MIPI DSI传输端中的CLOCK1和Date 0至Date 2分别与MIPI CSI-2接收端中的CLOCK1′和Date 0′—Date 2′相连接。
也就是说,CLOCK1和CLOCK1′连接,形成MIPI通道0′;Date 0和Date0′连接,形成MIPI通道0;Date 1和Date 1′连接,形成MIPI通道1;Date 2和Date 2′连接,形成MIPI通道2。至此,完成了MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道的连接。
步骤303:从MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2中,选取MIPI通道0′和MIPI通道0,并以MIPI通道0′和MIPI通道0为起始,从MIPI通道1和MIPI通道2中,依次选取一条MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的3组组合MIPI通道。
也就是说,组合MIPI通道0包括:MIPI通道0′和MIPI通道0;组合MIPI通道1包括:MIPI通道0′、MIPI通道0和MIPI通道1;组合MIPI通道2包括:MIPI通道0′、MIPI通道0、MIPI通道1和MIPI通道2。
步骤304:从组合MIPI通道0至组合MIPI通道2中,选取组合MIPI通道0,并基于组合MIPI通道0,确定与该组合MIPI通道0对应的MIPI通道信息是MIPI通道0′和MIPI通道0,以及将MIPI通道信息:MIPI通道0′和MIPI通道0作为预选MIPI通道信息。
步骤305:选取测试速率V为预选测试速率,并将数据格式1对应的长包数据类型,MIPI CSI-2接收端支持的第二协议对应的协议信息2,MIPI通道信息:MIPI通道0′和MIPI通道0,以及测试速率V,以测试指令1的形式发送至MIPI DSI传输端。
步骤306:MIPI DSI传输端接收到测试指令1后,从存储区域中,获取预设测试数据1,并通过配置端口Loop—Test Setting,基于数据格式1对应的长包数据类型以及协议信息2对应的短包数据类型和长短包组合方式,将预设测试数据1配置成测试数据包1。
步骤307:MIPI DSI传输端通过MIPI通道信息对应的MIPI通道0′和MIPI通道0,按照测试速率V,将测试数据包1发送至MIPI CSI-2接收端。
步骤308:MIPI CSI-2接收端通过CSI-2Rx D-PHY层接收测试数据包1,并判断是否接收成功;若是,则执行步骤309;否则,执行步骤314。
步骤309:MIPI CSI-2接收端通过CSI-2Rx Protocol层,对测试数据包1进行解析,获取解析测试数据1,并将解析测试数据1输出至ISP模块。
步骤310:ISP模块对解析测试数据1进行调整,获取解析测试数据1′,并将解析测试数据1′保存至存储区域。
步骤311:测试软件从存储区域获取预设测试数据1和解析测试数据1′,并将预设测试数据1与解析测试数据1′进行匹配,生成匹配结果1。
步骤312:测试软件基于匹配结果1,判断是否匹配成功;若是,则执行步骤313;否则,执行步骤314。
步骤313:测试软件判定MIPI通道信息对应的MIPI通道0′和MIPI通道0中不存在异常通道,且MIPI通道信息对应的MIPI回路实际上能够支持数据格式1和测试速率V,继续执行步骤315。
步骤314:MIPI CSI-2接收端判定MIPI回路存在异常,退出MIPI回路测试流程。
值得说的是,MIPI回路存在异常,可能是MIPI通道0′和/或MIPI通道0存在异常,也可能是MIPI DSI传输端的配置和/或MIPI CSI-2接收端在对测试数据报进行解析时存在异常,也可能是MIPI回路不支持测试速率V导致的异常。具体地,可以采用现有技术中的确定方法来确定,在此不再赘述。
步骤315:调整MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,并采用上述MIPI回路测试方式,对该MIPI回路进行测试,直至完成对MIPI DSI传输端与MIPICSI-2接收端之间的所有MIPI通道的测试。
值得说的是,为了避免上述调整后的MIPI通道信息对应的MIPI回路不支持测试速率V,需要保证上述调整后的MIPI通道信息对应的MIPI回路理论上能够支持测试速率V,进而,若上述调整后的MIPI通道信息对应的MIPI回路理论上/实际上不支持测试速率V,则需要将测试速率V调整为上述调整后的MIPI通道信息对应的MIPI回路理论上支持的测试速率V′。
步骤316:确定MIPI DSI传输端与MIPI CSI-2接收端之间的所有MIPI通道中不存在异常通道时,调整预选测试速率,并采用步骤300-步骤314表征的MIPI回路测试方式,对MIPI回路进行测试,直至完成对MIPI回路支持的最大工作速率的测试。
步骤317:调整数据格式,并采用步骤300-步骤314表征的MIPI回路测试方式,对MIPI回路进行测试,直至完成对预先设计给MIPI CSI-2接收端的所有数据格式(即数据格式1—数据格式3)的测试。
基于上述实施例,参阅图4所示,本发明实施例中,MIPI回路的测试系统,至少包括:支持第一协议的发送模块400(即上述MIPI DSI传输端),支持第二协议的接收模块410(即上述MIPI CSI-2接收端),以及指示模块420(即上述指示端),其中,上述第一协议和上述第二协议是具有相同物理层协议的不同协议,上述测试系统用于在不外接转换芯片的情况下,对上述发送模块400和上述接收模块410进行MIPI回路测试,其中,
上述发送模块400,用于接收以测试指令的形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率;通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包,并通过上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述接收模块410;
指示模块420,用于基于上述测试数据包的接收情况、解析情况和匹配情况,判断上述MIPI回路是否存在异常。
较佳的,上述测试系统,还包括:配置模块430,其中,在对支持第一协议的发送模块400和支持第二协议的接收模块410进行MIPI回路测试之前,上述配置模块430用于:
从预先设计给上述接收模块410的所有数据格式中选取一个数据格式,并将选取的上述数据格式作为上述预选数据格式;
将上述预选数据格式对应的数据类型信息配置在上述接收模块410中,触发上述接收模块410基于上述预选数据格式对应的数据类型信息接收上述测试数据包;或者,将上述接收模块410配置为自适应接收模式,触发上述接收模块410自适应接收上述测试数据包。
较佳的,上述测试系统,还包括:MIPI回路建立模块440,其中,上述MIPI回路建立模块440用于在不外接转换芯片的情况下建立MIPI回路,具体用于:
将上述发送模块400的MIPI时钟通道和每一条MIPI数据通道分别连接至上述接收模块410的MIPI时钟通道和相应的MIPI数据通道,完成上述发送模块400与上述接收模块410之间的所有MIPI通道的连接;
从上述发送模块400与上述接收端410之间的所有MIPI通道中,确定一组组合MIPI通道以及上述组合MIPI通道对应的预选MIPI通道信息,并基于上述发送模块400,上述组合MIPI通道,以及上述接收模块410,建立与上述预选MIPI通道信息对应的MIPI回路。
较佳的,从上述发送模块400与上述接收端410之间的所有MIPI通道中,确定一组组合MIPI通道时,上述MIPI回路建立模块440具体用于:
基于预设的迭代叠加方式,针对上述发送模块400和上述接收模块410之间的所有MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道,其中,任意一组上述组合MIPI通道最少包含一个MIPI时钟通道和一个MIPI数据通道,最多包含一个MIPI时钟通道和所有MIPI数据通道;
从所有上述组合MIPI通道中,确定一组上述组合MIPI通道。
较佳的,通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包时,上述发送模块400用于:
从预设的存储区域中,获取上述预设测试数据,并通过上述配置端口,基于上述数据类型信息对应的长包数据类型以及上述第二协议信息对应的短包数据类型和长短包组合方式,将上述预设测试数据配置成测试数据包。
较佳的,上述测试系统,还包括:MIPI通道测试模块450,其中,上述MIPI通道测试模块450,用于在不外接转换芯片的情况下,调整上述预选MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,并在确定上述MIPI回路支持上述预选数据格式和上述预选测试速率时,对上述MIPI回路进行测试,直至完成对上述发送模块400与上述接收模块410之间的所有MIPI通道的测试。
较佳的,上述测试系统,还包括:工作速率测试模块460,其中,上述工作速率测试模块460,用于在不外接转换芯片的情况下,确定上述MIPI回路支持上述预选数据格式且确定上述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整上述预选测试速率,对上述MIPI回路进行测试,直至完成对上述MIPI回路支持的最大工作速率的测试。
较佳的,上述测试系统,还包括:数据格式测试模块470,其中,上述数据格式测试模块470,用于在不外接转换芯片的情况下,确定上述MIPI回路支持上述预选测试速率且确定上述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整上述预选数据格式,对上述MIPI回路进行测试,直至完成对预先设计给上述接收模块410的所有数据格式的测试。
综上所述,本发明实施例中,第一测试端接收以测试指令的形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率,并通过预留的配置端口,基于上述数据类型信息和上述第二协议信息,将预设测试数据配置成测试数据包,以及通过上述预选MIPI通道信息对应的MIPI通道,按照上述预选测试速率,将上述测试数据包发送至上述第二测试端;指示端基于上述测试数据包的接收情况、解析情况和匹配情况,判断上述MIPI回路是否存在异常。这样,无论预先选取的是何种数据格式,第一测试端都可以在不外接转换芯片的情况下,基于该预先选取的数据格式,将预设测试数据配置成相应的测试数据包,使得第二测试端可以接收该测试数据包,并根据该测试数据包的接收情况和解析情况,确定MIPI回路是否存在异常,从而实现第一测试端与第二测试端的对接测试。而且,无需外接转换芯片即可实现对MIPI回路的测试,不仅节省了测试成本,测试结果也不会受转换芯片性能的影响,准确度较高。除此之外,还可以灵活选取测试速率,方便测试MIPI回路支持的最大工作速率,为划分SOC等级提供了有利条件,而且,还可以灵活选取MIPI通道信息,方便测试不同MIPI通道信息对应的MIPI通道,为测试不同条数的MIPI通道提供了有效保证。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明实施例的精神和范围。这样,倘若本发明实施例的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (18)
1.一种移动产业处理器接口MIPI回路的测试方法,其特征在于,用于在不外接转换芯片的情况下,对支持第一协议的第一测试端和支持第二协议的第二测试端进行MIPI回路测试,其中,所述第一协议和所述第二协议是具有相同物理层协议的不同协议,所述测试方法包括:
第一测试端接收以测试指令形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率;
第一测试端通过预留的配置端口,基于所述数据类型信息和所述第二协议信息,将预设测试数据配置成测试数据包,并通过所述预选MIPI通道信息对应的MIPI通道,按照所述预选测试速率,将所述测试数据包发送至所述第二测试端;
指示端基于所述测试数据包的接收情况、解析情况和匹配情况,判断所述MIPI回路是否存在异常。
2.如权利要求1所述的测试方法,其特征在于,所述第一测试端为MIPIDSI传输端;所述第二测试端为MIPI CSI-2接收端。
3.如权利要求1所述的测试方法,其特征在于,对支持第一协议的第一测试端和支持第二协议的第二测试端进行MIPI回路测试之前,进一步包括:
从预先设计给所述第二测试端的所有数据格式中选取一个数据格式,并将选取的所述数据格式作为所述预选数据格式;
将所述预选数据格式对应的数据类型信息配置在所述第二测试端中,触发所述第二测试端基于所述预选数据格式对应的数据类型信息接收所述测试数据包;或者,将所述第二测试端配置为自适应接收模式,触发所述第二测试端自适应接收所述测试数据包。
4.如权利要求1所述的测试方法,其特征在于,所述MIPI回路是在不外接转换芯片的情况下建立的,具体包括:
将所述第一测试端的MIPI时钟通道和每一条MIPI数据通道分别连接至所述第二测试端的MIPI时钟通道和相应的MIPI数据通道,完成所述第一测试端与所述第二测试端之间的所有MIPI通道的连接;
从所述第一测试端与所述第二测试端之间的所有MIPI通道中,确定一组组合MIPI通道以及所述组合MIPI通道对应的预选MIPI通道信息,并基于所述第一测试端,所述组合MIPI通道,以及所述第二测试端,建立与所述预选MIPI通道信息对应的MIPI回路。
5.如权利要求4所述的测试方法,其特征在于,从所述第一测试端与所述第二测试端之间的所有MIPI通道中,确定一组组合MIPI通道,具体包括:
基于预设的迭代叠加方式,对所述第一测试端和所述第二测试端之间的所有MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道;其中,任意一组所述组合MIPI通道最少包含一条由所述第一测试端和所述第二测试端的MIPI时钟通道组成的MIPI通道,以及一条由所述第一测试端和所述第二测试端的MIPI数据通道组成的MIPI通道,最多包含一条由所述第一测试端和所述第二测试端的MIPI时钟通道组成的MIPI通道,以及所有由所述第一测试端和所述第二测试端的MIPI数据通道组成的MIPI通道;
从所有所述组合MIPI通道中,确定一组所述组合MIPI通道。
6.如权利要求1所述的测试方法,其特征在于,第一测试端通过预留的配置端口,基于所述数据类型信息和所述第二协议信息,将预设测试数据配置成测试数据包,包括:
所述第一测试端从预设的存储区域中,获取所述预设测试数据,并通过所述配置端口,基于所述数据类型信息对应的长包数据类型以及所述第二协议信息对应的短包数据类型和长短包组合方式,将所述预设测试数据配置成测试数据包。
7.如权利要求1-6所述的测试方法,其特征在于,包括:在不外接转换芯片的情况下,调整所述预选MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,并在确定所述MIPI回路支持所述预选数据格式和所述预选测试速率时,对所述MIPI回路进行测试,直至完成对所述第一测试端与所述第二测试端之间的所有MIPI通道的测试。
8.如权利要求1-6任一所述的测试方法,其特征在于,包括:在不外接转换芯片的情况下,确定所述MIPI回路支持所述预选数据格式且所述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整所述预选测试速率,对所述MIPI回路进行测试,直至完成对所述MIPI回路支持的最大工作速率的测试。
9.如权利要求1-6任一项所述的测试方法,其特征在于,包括:在不外接转换芯片的情况下,确定所述MIPI回路支持所述预选测试速率且所述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整所述预选数据格式,对所述MIPI回路进行测试,直至完成对预先设计给所述第二测试端的所有数据格式的测试。
10.一种移动产业处理器接口MIPI回路的测试系统,其特征在于,包括:支持第一协议的发送模块,支持第二协议的接收模块,以及指示模块,其中,所述第一协议和所述第二协议是具有相同物理层协议的不同协议,所述测试系统用于在不外接转换芯片的情况下,对所述发送模块和所述接收模块进行MIPI回路测试,其中,
所述发送模块,用于接收以测试指令的形式发送的预选数据格式对应的数据类型信息、第二协议信息、预选MIPI通道信息和预选测试速率;通过预留的配置端口,基于所述数据类型信息和所述第二协议信息,将预设测试数据配置成测试数据包,并通过所述预选MIPI通道信息对应的MIPI通道,按照所述预选测试速率,将所述测试数据包发送至所述接收模块;
所述指示模块,用于基于所述测试数据包的接收情况、解析情况和匹配情况,判断所述MIPI回路是否存在异常。
11.如权利要求10所述的测试系统,其特征在于,所述发送模块为MIPIDSI传输端;所述接收模块为MIPI CSI-2接收端。
12.如权利要求10所述的测试系统,其特征在于,还包括:配置模块,其中,在对支持第一协议的发送模块和支持第二协议的接收模块进行MIPI回路测试之前,所述配置模块用于:
从预先设计给所述接收模块的所有数据格式中选取一个数据格式,并将选取的所述数据格式作为所述预选数据格式;
将所述预选数据格式对应的数据类型信息配置在所述接收模块中,触发所述接收模块基于所述预选数据格式对应的数据类型信息接收所述测试数据包;或者,将所述接收模块配置为自适应接收模式,触发所述接收模块收端自适应接收所述测试数据包。
13.如权利要求10所述的测试系统,其特征在于,还包括:MIPI回路建立模块,其中,所述MIPI回路建立模块,用于在不外接转换芯片的情况下建立MIPI回路,具体用于:
将所述发送模块的MIPI时钟通道和每一条MIPI数据通道分别连接至所述接收模块的MIPI时钟通道和相应的MIPI数据通道,完成所述发送模块与所述接收模块之间的所有MIPI通道的连接;
从所述发送模块与所述接收端之间的所有MIPI通道中,确定一组组合MIPI通道以及所述组合MIPI通道对应的预选MIPI通道信息,并基于所述发送模块,所述组合MIPI通道,以及所述接收模块,建立与所述预选MIPI通道信息对应的MIPI回路。
14.如权利要求13所述的测试系统,其特征在于,从所述发送模块与所述接收端之间的所有MIPI通道中,确定一组组合MIPI通道时,所述MIPI回路建立模块具体用于:
基于预设的迭代叠加方式,针对所述发送模块和所述接收模块之间的所有MIPI通道进行迭代叠加,获取在迭代叠加过程中生成的每组组合MIPI通道,其中,任意一组所述组合MIPI通道最少包含一条由所述第一测试端和所述第二测试端的MIPI时钟通道组成的MIPI通道,以及一条由所述第一测试端和所述第二测试端的MIPI数据通道组成的MIPI通道,最多包含一条由所述第一测试端和所述第二测试端的MIPI时钟通道组成的MIPI通道,以及所有由所述第一测试端和所述第二测试端的MIPI数据通道组成的MIPI通道;
从所有所述组合MIPI通道中,确定一组所述组合MIPI通道。
15.如权利要求10所述的测试系统,其特征在于,通过预留的配置端口,基于所述数据类型信息和所述第二协议信息,将预设测试数据配置成测试数据包时,所述发送模块用于:
从预设的存储区域中,获取所述预设测试数据,并通过所述配置端口,基于所述数据类型信息对应的长包数据类型以及所述第二协议信息对应的短包数据类型和长短包组合方式,将所述预设测试数据配置成测试数据包。
16.如权利要求10-15所述的测试系统,其特征在于,还包括:MIPI通道测试模块,其中,
所述MIPI通道测试模块,用于在不外接转换芯片的情况下,调整所述预选MIPI通道信息,建立与调整后的MIPI通道信息对应的MIPI回路,并在确定所述MIPI回路支持所述预选数据格式和所述预选测试速率时,对所述MIPI回路进行测试,直至完成对所述发送模块与所述接收模块之间的所有MIPI通道的测试。
17.如权利要求10-15任一所述的测试系统,其特征在于,还包括:工作速率测试模块,其中,
所述工作速率测试模块,用于在不外接转换芯片的情况下,确定所述MIPI回路支持所述预选数据格式且所述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整所述预选测试速率,对所述MIPI回路进行测试,直至完成对所述MIPI回路支持的最大工作速率的测试。
18.如权利要求10-15任一项所述的测试系统,其特征在于,还包括:数据格式测试模块,其中,
所述数据格式测试模块,用于在不外接转换芯片的情况下,确定所述MIPI回路支持所述预选测试速率且所述预选MIPI通道信息对应的MIPI通道中不存在异常通道时,调整所述预选数据格式,对所述MIPI回路进行测试,直至完成对预先设计给所述接收模块的所有数据格式的测试。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610920767.5A CN107977290B (zh) | 2016-10-21 | 2016-10-21 | 一种mipi回路的测试方法及测试系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610920767.5A CN107977290B (zh) | 2016-10-21 | 2016-10-21 | 一种mipi回路的测试方法及测试系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107977290A true CN107977290A (zh) | 2018-05-01 |
CN107977290B CN107977290B (zh) | 2021-03-05 |
Family
ID=62004572
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610920767.5A Active CN107977290B (zh) | 2016-10-21 | 2016-10-21 | 一种mipi回路的测试方法及测试系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107977290B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109857359A (zh) * | 2019-02-14 | 2019-06-07 | 深圳前海骁客影像科技设计有限公司 | Mipi数据处理方法、装置和电路 |
CN111770520A (zh) * | 2020-07-22 | 2020-10-13 | Oppo广东移动通信有限公司 | 一种基于mipi的数据传输方法、装置、设备及介质 |
CN112004043A (zh) * | 2019-11-19 | 2020-11-27 | 广州视源电子科技股份有限公司 | 显示控制系统及显示设备 |
CN112988645A (zh) * | 2021-05-12 | 2021-06-18 | 南京初芯集成电路有限公司 | 一种架构在mipi dsi总线的一对多传输方法 |
CN114968689A (zh) * | 2022-08-01 | 2022-08-30 | 北京数字光芯集成电路设计有限公司 | Fpga器件、基于fpga器件的mipi协议层测试装置和方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130342248A1 (en) * | 2012-06-25 | 2013-12-26 | Wei-Lien Yang | Low Power Oversampling With Delay Locked Loop Implementation |
TW201447322A (zh) * | 2013-06-05 | 2014-12-16 | King Yuan Electronics Co Ltd | 半導體元件測試裝置及其測試方法 |
CN104991845A (zh) * | 2015-06-24 | 2015-10-21 | 福州瑞芯微电子有限公司 | 多核芯片高速debug方法及装置 |
CN104992650A (zh) * | 2015-07-20 | 2015-10-21 | 武汉精测电子技术股份有限公司 | Mipi信号自动测试方法和装置 |
US20160013927A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Electronics Co., Ltd. | Hybrid clock and data recovery circuit and system including the same |
JP2016042631A (ja) * | 2014-08-14 | 2016-03-31 | 沖電気工業株式会社 | 通信装置 |
-
2016
- 2016-10-21 CN CN201610920767.5A patent/CN107977290B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130342248A1 (en) * | 2012-06-25 | 2013-12-26 | Wei-Lien Yang | Low Power Oversampling With Delay Locked Loop Implementation |
TW201447322A (zh) * | 2013-06-05 | 2014-12-16 | King Yuan Electronics Co Ltd | 半導體元件測試裝置及其測試方法 |
US20160013927A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Electronics Co., Ltd. | Hybrid clock and data recovery circuit and system including the same |
JP2016042631A (ja) * | 2014-08-14 | 2016-03-31 | 沖電気工業株式会社 | 通信装置 |
CN104991845A (zh) * | 2015-06-24 | 2015-10-21 | 福州瑞芯微电子有限公司 | 多核芯片高速debug方法及装置 |
CN104992650A (zh) * | 2015-07-20 | 2015-10-21 | 武汉精测电子技术股份有限公司 | Mipi信号自动测试方法和装置 |
Non-Patent Citations (2)
Title |
---|
文豪: "MIPI串行接口的硬件设计与验证", 《中国科学技术信息研究所--国家工程技术数字图书馆》 * |
李凯: "MIPI CSI/DSI简介及信号和协议测试方法", 《国外电子测量技术》 * |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109857359A (zh) * | 2019-02-14 | 2019-06-07 | 深圳前海骁客影像科技设计有限公司 | Mipi数据处理方法、装置和电路 |
CN109857359B (zh) * | 2019-02-14 | 2023-12-26 | 深圳前海骁客影像科技设计有限公司 | Mipi数据处理方法、装置和电路 |
CN112004043A (zh) * | 2019-11-19 | 2020-11-27 | 广州视源电子科技股份有限公司 | 显示控制系统及显示设备 |
CN111770520A (zh) * | 2020-07-22 | 2020-10-13 | Oppo广东移动通信有限公司 | 一种基于mipi的数据传输方法、装置、设备及介质 |
CN111770520B (zh) * | 2020-07-22 | 2023-02-28 | Oppo广东移动通信有限公司 | 一种基于mipi的数据传输方法、装置、设备及介质 |
CN112988645A (zh) * | 2021-05-12 | 2021-06-18 | 南京初芯集成电路有限公司 | 一种架构在mipi dsi总线的一对多传输方法 |
CN114968689A (zh) * | 2022-08-01 | 2022-08-30 | 北京数字光芯集成电路设计有限公司 | Fpga器件、基于fpga器件的mipi协议层测试装置和方法 |
CN114968689B (zh) * | 2022-08-01 | 2022-11-01 | 北京数字光芯集成电路设计有限公司 | Fpga器件、基于fpga器件的mipi协议层测试装置和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN107977290B (zh) | 2021-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107977290A (zh) | 一种mipi回路的测试方法及测试系统 | |
US8811194B2 (en) | Method for testing wireless devices using predefined test segments initiated by over-the-air signal characteristics | |
JP4536160B2 (ja) | 試験装置およびデバッグ方法 | |
CN102972070B (zh) | 使用多网络地址来建立被测设备和控制测试的测试设备的同步的系统和方法 | |
CN106415293A (zh) | 用于i/o ac定时的基于占空比的定时余量调整 | |
US9158642B2 (en) | Method of testing multiple data packet signal transceivers concurrently | |
TW201225553A (en) | Achieving greater test efficiencies using acknowledgement signal suppression | |
CN103327281B (zh) | 一种格式转换方法及格式转换电路 | |
CN106658588A (zh) | 网络质量检测方法、装置和计算机设备 | |
CN106330604B (zh) | 一种端口连通性测试的方法及装置 | |
CN106411637A (zh) | 物联网设备场景测试方法 | |
CN106170951A (zh) | 用于利用共享测试器测试多个数据包信号收发器以最大化测试器使用并且最小化测试时间的方法 | |
CN102967815A (zh) | 芯片测试方法、自动化测试机和系统 | |
CN108896841A (zh) | 测试系统、测试方法及装置 | |
CN103369662A (zh) | 适配器、基带处理单元和基站系统 | |
CN104167178A (zh) | 显示控制系统、显示系统以及显示控制方法 | |
CN104104559B (zh) | 一种e1误码仪系统 | |
CN109815073B (zh) | 一种基于pxi平台的高速串口srio的测试方法 | |
CN110022238A (zh) | 一种以太网交换芯片的测试方法和装置 | |
CN101990229B (zh) | 一种rnc的老化测试方法、设备、业务板和接口板 | |
US20110242411A1 (en) | Method And System For Minimizing Signals For Video Data Communication | |
CN116381470A (zh) | Ate设备中触发信号同步方法及系统 | |
CN110460398B (zh) | 无线扩展器同步无线信道的可靠性测试系统 | |
CN114062893A (zh) | 多媒体接口的量产测试系统及其方法 | |
CN104360978B (zh) | Scart/uart接口复用电路及使用该电路的电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 519085 High-tech Zone, Tangjiawan Town, Zhuhai City, Guangdong Province Applicant after: ACTIONS TECHNOLOGY Co.,Ltd. Address before: 519085 High-tech Zone, Tangjiawan Town, Zhuhai City, Guangdong Province Applicant before: ACTIONS (ZHUHAI) TECHNOLOGY Co.,Ltd. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |