CN107943727B - 一种高效dma控制器 - Google Patents
一种高效dma控制器 Download PDFInfo
- Publication number
- CN107943727B CN107943727B CN201711294209.3A CN201711294209A CN107943727B CN 107943727 B CN107943727 B CN 107943727B CN 201711294209 A CN201711294209 A CN 201711294209A CN 107943727 B CN107943727 B CN 107943727B
- Authority
- CN
- China
- Prior art keywords
- data
- bit
- width
- dma
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000013506 data mapping Methods 0.000 claims abstract description 47
- 238000000034 method Methods 0.000 claims abstract description 33
- 230000005540 biological transmission Effects 0.000 claims abstract description 32
- 238000013507 mapping Methods 0.000 claims abstract description 25
- 238000007726 management method Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 7
- 238000002360 preparation method Methods 0.000 description 2
- 238000000638 solvent extraction Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000000153 supplemental effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
本发明涉及一种高效DMA控制器,包括:数据映射模块,数据通路以及控制模块,同时还提供一种DMA控制器的数据传输方法:配置数据源地址以及数据目的地址;接收数据源的DMA源数据,并根据DMA源数据的数据规模以及所述DMA源数据位宽将所述DMA数据映射为易于芯片处理的高位宽数据块;将多个所述高位宽数据块组成一个字以写入数据目的地址。本发明的DMA控制器极其数据传输方法通过DMA控制器在数据搬移时将读取的源数据进行从映射管理,可以实现低位宽数据的快速读取,并提供给计算机系统可正常处理的8比特或16比特位宽数据,有效节省了系统的存储空间和系统存储器读写的带宽需求。
Description
技术领域
本发明涉及直接存储器存取(Direct Memory Access)控制技术,涉及进行任意节点间的信息传送的技术,特别涉及一种高效DMA控制器及其数据传输方法。
背景技术
在计算机系统中,在存储器和存储器之间、或者存储器和输入输出设备(I/O设备)之间高效的进行数据传送是为了提高计算机系统性能的重要事项,作为该用途的技术,公知有DMA (Direct Memory Access,直接存储器存取)。DMA是代替中央处理装置(CPU)来执行计算机系统内的数据传送控制的结构,其中,称为DMA控制电路的专用硬件根据来自CPU的命令来对数据传送进行控制。
在用于信号处理的计算机系统中,涉及大块数据的匹配、滤波和相关运算等操作,需要将数据由外部存储器通过DMA模式搬移到片内存储器进行运行。在有些信号处理场景中,需要利用低精度的数据,精度需求可以只需2比特、3比特等低于1个字节的精度。而计算机系统大多以8比特的字节为最小单位进行操作,为匹配计算机系统的计算需求,需要将数据以字节为单位进行存储和读写,由此,会导致数据存储空间增加、由于数据大小增加同时也导致有片外存储器读取到芯片内计算单元的读取时间增加以及系统所消耗能量的增加。
发明内容
本发明为了解决上述技术问题,提供了具有一种DMA控制器及其数据传输方法。
一种DMA控制器,包括:
数据映射模块,用于将低于8比特位宽的小容量DMA数据块映射拓展为易于芯片处理的高位宽数据块;
数据通路,用于读取来自数据源的数据并转发到所述数据映射模块,以及将所述数据映射模块输出的数据写入数据目的;
控制模块,用于配置所述数据映射模块对所述小容量DMA数据块在映射方式。
进一步的,所述数据源为芯片外部储存器或者芯片内部储存器、所述数据目的为芯片内部储存器。
进一步的,所述高位宽数据块为8比特位宽数据块、16比特位宽数据块。
另外,本发明还提供一种DMA控制器的数据传输方法,包括如下步骤:
配置数据源地址以及数据目的地址;
接收数据源的DMA源数据,并根据DMA源数据的数据规模以及所述DMA源数据位宽将所述DMA数据映射为易于芯片处理的高位宽数据块;
将多个所述高位宽数据块组成一个字节以写入数据目的地址中;
映射方式包括如下中的其中一种:
符号位拓展映射;
数据映射;
哈夫曼解码;以及
哈夫曼解码和数据映射相结合。
作为上述方法的进一步细化,所述符号为拓展映射包括如下步骤:
识别所述DMA源数据的位宽;
按照DMA源数据的位宽进行分割;
将分割后的DMA源数据的符号位扩展后形成高位宽的数据块。
作为上述方法的进一步细化,所述数据映射包括如下步骤:
构建数据映射表,所述数据映射表的每一个低位宽数据均和一个高位宽数据对应;
识别所述DMA源数据的位宽;
按照DMA源数据的位宽进行分割;
以分割后的DMA源数据为索引,获取并输出对应的高位宽数据块。
作为上述方法的进一步细化,所述哈夫曼解码的映射方式包括如下子步骤:
配置哈夫曼码表,每一个哈夫曼码字均和一个高位宽数据对应;
将所述DMA源数据按照源比特流的形式检索获得哈夫曼码字;
以哈夫曼码字为索引,获取并输出对应的高位宽数据块。
作为上述方法的进一步细化,哈夫曼解码和数据映射相结合的映射方式包括如下子步骤:
构建数据映射表,所述数据映射表的每一个低位宽数据均和一个高位宽数据对应;
配置哈夫曼码表,每一个哈夫曼码字均和一个低位宽数据对应;
将所述DMA源数据按照源比特流的形式检索获得哈夫曼码字;
以得到的哈夫曼码字为索引,检索哈夫曼码表获取对应的低位宽数据;
以获得的低位宽数据为索引,获取并输出对应的高位宽数据块。
优选的,所述高位宽数据块为8比特位宽数据块或者16比特位宽数据块。
优选的,所述数据源地址为外部储存器储存低位宽数据的区域;所述数据目的地址为内参存储器存储扩展位宽后的数据区域。
本发明的所起到的有益效果包括:
本发明的DMA控制器极其数据传输方法通过DMA控制器在数据搬移时将读取的源数据进行从映射管理,可以实现低位宽数据的快速读取,并提供给计算机系统可正常处理的8比特位宽数据,有效节省了系统的存储空间和系统存储器读写的带宽需求。
附图说明
图1为本发明实施例1中的DMA控制器的系统架构图。
图2为本发明实施例1中的带有DMA控制器的处理器系统结构示意图。
图3为本发明实施例2中的基于符号位扩展的低位宽源数据到高位宽目的数据映射原理图。
图4为本发明实施例3中的基于数据映射的低位宽源数据到高位宽目的数据映射原理图。
图5为本发明实施例4中的基于哈夫曼解码的低位宽源数据到高位宽目的数据映射原理图。
图6为本发明实施例5中的基于哈夫曼解码和数据映射的低位宽源数据到高位宽目的数据映射原理图。
具体实施方式
下面结合附图对本发明的较佳实施例进行详细阐述,以使本发明的优点和特征更易被本领域技术人员理解,从而对本发明的保护范围作出更为清楚的界定。
实施例1:
本实施例提供的DMA控制器,如图1所示,主要包括数据映射模块、数据通路以及控制模块。
其中,数据通路用于DMA数据源和数据目的之间的数据传输,用于数据源存储器的数据读取,数据目的存储器的数据写入,传输的位宽为8、16、32或者更高的位宽,且读取和写入的位宽可以不一致。
控制模块用于配置DMA数据传输的源地址和目的地址,配置读取和写入的数据长度,以及配置低位宽数据到高位宽数据的映射方式;
数据映射模块用于将读取的源数据按照配置的映射方式进行映射,得到可写入目的地址的高位宽数据块,高位宽数据块为8比特位宽数据块、16比特位宽数据块或者更高为位宽的数据块等。
在本发明DMA控制器实际工作时,如图2所示,图2为包含本发明说描述的DMA控制器的处理器系统结构框图。DMA控制器通过一个数据传输通道与外部存储器连接,实现对外出存储器的访问功能。DMA控制器和处理模块连接,处理模块对DMA控制器的通道控制模块进行配置,具体可配置项包括数据源地址、数据目的地址、需要读写的数据规模、源数据到目的数据的映射方式,映射方式可配置为符号位扩展、数据映射方式、哈夫曼解码以及首先哈夫曼解码然后数据映射的方式。处理模块可以通过和DMA控制器的连接通路更新数据映射以及哈夫曼解码的码表。
实施例2:
本实施例公开一种DMA控制器的数据传输方法,如图3所示,本方法基于符号扩展的方式进行数据传输,具体包括如下步骤:
传输准备阶段:
S10. 配置DMA控制器的源地址,使其指向外部存储器存储低位宽数据区域。配置DMA控制器的目的值,使其指向内参存储器存储扩展位宽后的数据区域。
S11. 配置DMA控制的数据映射模块为符号扩展模式。并预先确定的DMA源数据位宽宽度,配置DMA控制器的DMA源数据的位宽,该位宽用于为DMA数据的分割提供断点依据。
传输执行阶段:
S12. 控制DMA控制器,使其启动数据搬移进程,DMA控制器通过数据通路读取外部存储器的数据,并将读取的数据按照DMA源数据位宽进行分割,得到多个低位宽数据。
S13. DMA控制器将分割后的低位宽数据的符号位进行补充扩展,使其形成高位宽数据块,本实施例中形成的高位宽数据块为8比特位宽的数据块。在补充拓展时,将低位宽数据符号位前置,并向后补入特定的符号位,最终使其位宽达到8比特。
S14. DMA控制器将多个完成拓展的高位宽数据块进行拼组,直至使其长度达到一个字,写入目的存储器,完成数据传输。由于DMA源数据已经被预先分割且完成拓展,可以大大提高处理器的读取和处理速度。
实施例3:
本实施例公开一种DMA控制器的数据传输方法,如图4所示,本方法基于数据映射的方式进行数据传输,具体包括如下步骤:
传输准备阶段:
S20. 配置DMA控制器的源地址,使其指向外部存储器存储低位宽数据区域。配置DMA控制器的目的值,使其指向内参存储器存储扩展位宽后的数据区域。
S21. 配置DMA控制器的数据映射模块为符号扩展模式,并预先确定的DMA源数据位宽宽度,配置DMA控制器的DMA源数据的位宽,该位宽用于为DMA数据的分割提供断点依据。
S22. 构建DMA控制器的数据映射表,在该数据映射表中,每一个低位宽数据均和一个8比特的数据对应。
传输执行阶段:
S23. 控制DMA控制器,使其启动数据搬移进程,DMA控制器通过数据通路读取外部存储器的数据,并将读取的数据按照DMA源数据位宽进行分割,得到多个低位宽数据。
S24. DMA控制器将分割后的低位宽数据为索引,在数据映射表中查找对应的高位宽数据值,完成映射。本实施例中形成的高位宽数据块为8比特位宽的数据块。
S25. DMA控制器将多个映射获得的的高位宽数据块进行拼组,直至使其长度达到一个字,写入目的存储器,完成数据传输。由于DMA源数据已经被预先分割且完成映射,可以大大提高处理器的读取和处理速度。
实施例4:
本实施例公开一种DMA控制器的数据传输方法,如图5所示,本方法基于哈夫曼解码的方式进行数据映射传输,具体包括如下步骤:
S30. 配置DMA控制器的源地址,使其指向外部存储器存储低位宽数据区域。配置DMA控制器的目的值,使其指向内参存储器存储扩展位宽后的数据区域。
S31. 配置DMA控制的数据映射模块为哈夫曼解码模式。并且配置哈夫曼码表,每一个哈夫曼码字均和一个高比特的数据对应。
传输执行阶段:
S32. 控制DMA控制器,使其启动数据搬移进程,DMA控制器将读取的数据按照源比特流的形式进行检索,从而获得对应的获得哈夫曼码字。
S33. DMA控制器继续将所得到的哈夫曼码字为索引,检索哈夫曼码表从而高位宽数据块,本实施例中形成的高位宽数据块为8比特位宽的数据块。
S34. DMA控制器将多个完成映射的高位宽数据块进行拼组,直至使其长度达到一个字,写入目的存储器,完成数据传输。本实施例的基于哈夫曼解码映射的传输方法,能够有效地对包含不同位宽数据的DMA源数据进行准确映射。
实施例5:
本实施例公开一种DMA控制器的数据传输方法,如图6所示,本方法基于哈夫曼解码和数据映射相结合的方式进行数据映射传输,具体包括如下步骤:
S40. 配置DMA控制器的源地址,使其指向外部存储器存储低位宽数据区域。配置DMA控制器的目的值,使其指向内参存储器存储扩展位宽后的数据区域。
S41. 配置DMA控制器的数据映射模块为哈夫曼解码和数据映射结合模式,
S42. 构建数据映射表,在该数据映射表中,每一个低位宽数据均和一个高位宽的数据对应。另外还配置哈夫曼码表,在该表中,每一个哈夫曼码字均和一个低位宽的数据对应。
传输执行阶段:
S43. 控制DMA控制器,使其启动数据搬移进程,DMA控制器通过数据通路读取外部存储器的数据。将读取的数据按照源比特流的形式检索获得哈夫曼码字。
S44. DMA控制器将所得到的哈夫曼码字作为索引,检索哈夫曼码表,获取对应的低位宽数据值。本步骤中的低位宽数据值的位宽是可控的,本实施例中配置为2比特位,其与DMA源数据中的低位宽数据对应。
S45. DMA控制器再以所获得的低位宽数据为索引,检索数据映射表从而高位宽数据块,本实施例中形成的高位宽数据块为8比特位宽的数据块。
S46. DMA控制器将多个完成映射的高位宽数据块进行拼组,直至使其长度达到一个字,写入目的存储器,完成数据传输。
本实施例首先将DMA源数据通过哈夫曼解码映射出特定的低位宽数据,再通过数据映射表对特定低位宽数据进行映射,最终获得高位宽数据块,这种双重映射的方式不但能够有效地对包含不同位宽数据的DMA源数据进行准确映射,还更加有利于修改映射关系。
上面结合附图对本发明的实施方式作了详细说明,但是本发明并不限于上述实施方式,在本领域普通技术人员所具备的知识范围内,还可以在不脱离本发明宗旨的前提下作出各种变化。
Claims (6)
1.一种DMA控制器,其特征在于,包括:
数据映射模块,用于将低于8比特位宽的小容量DMA数据块映射拓展为易于芯片处理的高位宽数据块;
数据通路,用于读取来自数据源的数据并转发到所述数据映射模块,以及将所述数据映射模块输出的数据写入数据目的;
控制模块,用于配置所述数据映射模块对所述小容量DMA数据块在映射方式;
其中所述控制模块的映射方式被配置为:
构建数据映射表,所述数据映射表的每一个低位宽数据均和一个高位宽数据对应;
配置哈夫曼码表,每一个哈夫曼码字均和一个低位宽数据对应;
将DMA源数据按照源比特流的形式检索获得哈夫曼码字;
以得到的哈夫曼码字为索引,检索哈夫曼码表获取对应的低位宽数据;
以获得的低位宽数据为索引,获取并输出对应的高位宽数据块。
2.根据权利要求1所述的DMA控制器,其特征在于,所述数据源为芯片外部储存器或者芯片内部储存器、所述数据目的为芯片内部储存器。
3.根据权利要求1所述的DMA控制器,其特征在于,所述高位宽数据块为8比特位宽数据块或16比特位宽数据块。
4.一种DMA控制器的数据传输方法,其特征在于,包括如下步骤:
配置数据源地址以及数据目的地址;
接收数据源的DMA源数据,并根据DMA源数据的数据规模以及所述DMA源数据位宽将所述DMA源数据映射为易于芯片处理的高位宽数据块;
将多个所述高位宽数据块组成一个字以写入数据目的地址中;
映射方式为哈夫曼解码和数据映射相结合;哈夫曼解码和数据映射相结合的映射方式包括如下子步骤:
构建数据映射表,所述数据映射表的每一个低位宽数据均和一个高位宽数据对应;
配置哈夫曼码表,每一个哈夫曼码字均和一个低位宽数据对应;
将所述DMA源数据按照源比特流的形式检索获得哈夫曼码字;
以得到的哈夫曼码字为索引,检索哈夫曼码表获取对应的低位宽数据;
以获得的低位宽数据为索引,获取并输出对应的高位宽数据块。
5.根据权利要求4所述的数据传输方法,其特征在于,所述高位宽数据块为8比特位宽数据块或者16比特位宽数据块。
6.根据权利要求4所述的数据传输方法,其特征在于,所述数据源地址为外部储存器储存低位宽数据的区域;所述数据目的地址为内参存储器存储扩展位宽后的数据区域。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711294209.3A CN107943727B (zh) | 2017-12-08 | 2017-12-08 | 一种高效dma控制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711294209.3A CN107943727B (zh) | 2017-12-08 | 2017-12-08 | 一种高效dma控制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107943727A CN107943727A (zh) | 2018-04-20 |
CN107943727B true CN107943727B (zh) | 2021-02-09 |
Family
ID=61945336
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711294209.3A Expired - Fee Related CN107943727B (zh) | 2017-12-08 | 2017-12-08 | 一种高效dma控制器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107943727B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111124494B (zh) * | 2019-12-17 | 2023-07-25 | 天津国芯科技有限公司 | 一种cpu中加速无条件跳转的方法及电路 |
CN112231269B (zh) * | 2020-09-29 | 2024-08-27 | 深圳宏芯宇电子股份有限公司 | 多处理器系统数据处理方法及多处理器系统 |
CN115118678B (zh) * | 2022-06-07 | 2024-03-12 | 南京全信传输科技股份有限公司 | 一种fc设备端的多分区网络通信系统及其通信方法 |
CN117667789B (zh) * | 2022-08-24 | 2024-09-20 | 上海合见工业软件集团有限公司 | 用于离散dma数据访问的数据处理系统 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4837564A (en) * | 1985-05-07 | 1989-06-06 | Panafacom Limited | Display control apparatus employing bit map method |
CN1282925A (zh) * | 1999-07-12 | 2001-02-07 | 松下电器产业株式会社 | 数据处理装置 |
CN101221542A (zh) * | 2007-10-30 | 2008-07-16 | 北京时代民芯科技有限公司 | 一种外部存储器接口 |
CN101853229A (zh) * | 2010-05-17 | 2010-10-06 | 华为终端有限公司 | 数据搬运方法、装置及数据读操作与写操作的方法 |
CN102799549A (zh) * | 2011-05-23 | 2012-11-28 | 中兴通讯股份有限公司 | 一种多源端口的数据处理方法及装置 |
CN104021099A (zh) * | 2014-06-19 | 2014-09-03 | 大唐微电子技术有限公司 | 一种控制数据传输的方法及dma控制器 |
CN104021097A (zh) * | 2013-03-01 | 2014-09-03 | 中兴通讯股份有限公司 | 数据传输方法、装置及直接存储器存取 |
CN106294234A (zh) * | 2016-08-01 | 2017-01-04 | 深圳云天励飞技术有限公司 | 一种数据传输方法及装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100449721B1 (ko) * | 2002-05-20 | 2004-09-22 | 삼성전자주식회사 | 서로 다른 데이터 버스 폭을 갖는 장치들을 위한인터페이스 및 이를 이용한 데이터 전송방법 |
-
2017
- 2017-12-08 CN CN201711294209.3A patent/CN107943727B/zh not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4837564A (en) * | 1985-05-07 | 1989-06-06 | Panafacom Limited | Display control apparatus employing bit map method |
CN1282925A (zh) * | 1999-07-12 | 2001-02-07 | 松下电器产业株式会社 | 数据处理装置 |
CN101221542A (zh) * | 2007-10-30 | 2008-07-16 | 北京时代民芯科技有限公司 | 一种外部存储器接口 |
CN101853229A (zh) * | 2010-05-17 | 2010-10-06 | 华为终端有限公司 | 数据搬运方法、装置及数据读操作与写操作的方法 |
CN102799549A (zh) * | 2011-05-23 | 2012-11-28 | 中兴通讯股份有限公司 | 一种多源端口的数据处理方法及装置 |
CN104021097A (zh) * | 2013-03-01 | 2014-09-03 | 中兴通讯股份有限公司 | 数据传输方法、装置及直接存储器存取 |
CN104021099A (zh) * | 2014-06-19 | 2014-09-03 | 大唐微电子技术有限公司 | 一种控制数据传输的方法及dma控制器 |
CN106294234A (zh) * | 2016-08-01 | 2017-01-04 | 深圳云天励飞技术有限公司 | 一种数据传输方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN107943727A (zh) | 2018-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107943727B (zh) | 一种高效dma控制器 | |
JP4901285B2 (ja) | 読み出し性能を向上させることができるメモリカード | |
CN109564545B (zh) | 用于压缩地址的方法和设备 | |
US10048870B2 (en) | Electronic system and data maintenance method thereof | |
CN110704330B (zh) | 数据存取控制装置及方法 | |
WO2015145647A1 (ja) | ストレージ装置とデータ処理方法及びストレージシステム | |
US11126382B2 (en) | SD card-based high-speed data storage method | |
US20200264795A1 (en) | Data deposition method | |
US8886885B2 (en) | Systems and methods for operating a plurality of flash modules in a flash memory file system | |
CN110765156A (zh) | 链表搜索装置及方法 | |
EP3306823B1 (en) | Encoding program, encoding apparatus and encoding method | |
US20140258247A1 (en) | Electronic apparatus for data access and data access method therefor | |
TWI813001B (zh) | 加速比較函式執行的方法及加速比較函式執行的系統 | |
US11055328B2 (en) | Non-transitory computer readable medium, encode device, and encode method | |
CN107451070B (zh) | 一种数据的处理方法和服务器 | |
JP4855864B2 (ja) | ダイレクトメモリアクセスコントローラ | |
US20210109852A1 (en) | Controller and data storage system having the same | |
CN105404591A (zh) | 处理器系统及其存储器控制方法 | |
US20130238881A1 (en) | Data transmission device, data transmission method, and computer program product | |
CN113420191B (zh) | 数据存储方法和装置、数据查询方法和装置、数据结构、电子设备及计算机可读存储介质 | |
CN112052189A (zh) | 存储器装置、电子装置以及与其相关的读取方法 | |
US10719440B2 (en) | Semiconductor device and memory access method | |
CN116483280B (zh) | 固件存储方法、固件查找方法、设备及介质 | |
CN111506530A (zh) | 中断管理系统及其管理方法 | |
US9298673B2 (en) | Electronic device and information processing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20220628 Address after: 516003 23rd floor, Desai building, No. 12 Yunshan West Road, Huizhou City, Guangdong Province Patentee after: Guangdong Desai Group Co.,Ltd. Address before: Room 2303, 23 / F, Desai technology building, 9789 Shennan Avenue, Nanshan District, Shenzhen, Guangdong 518057 Patentee before: SHENZHEN DESAY MICROELECTRONIC TECHNOLOGY CO.,LTD. |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20210209 |