CN107735853B - 薄膜晶体管制造方法及阵列基板 - Google Patents

薄膜晶体管制造方法及阵列基板 Download PDF

Info

Publication number
CN107735853B
CN107735853B CN201680031929.8A CN201680031929A CN107735853B CN 107735853 B CN107735853 B CN 107735853B CN 201680031929 A CN201680031929 A CN 201680031929A CN 107735853 B CN107735853 B CN 107735853B
Authority
CN
China
Prior art keywords
region
oxide semiconductor
layer
semiconductor layer
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201680031929.8A
Other languages
English (en)
Other versions
CN107735853A (zh
Inventor
叶江波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Royole Technologies Co Ltd
Original Assignee
Shenzhen Royole Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Royole Technologies Co Ltd filed Critical Shenzhen Royole Technologies Co Ltd
Publication of CN107735853A publication Critical patent/CN107735853A/zh
Application granted granted Critical
Publication of CN107735853B publication Critical patent/CN107735853B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)

Abstract

提供了一种薄膜晶体管制造方法,方法包括:在基板上依次形成栅极、栅极绝缘层及氧化物半导体层;在氧化物半导体层上形成光阻材料层,通过半色调掩膜或者灰色调掩工艺使光阻材料层形成第一光阻层,第一光阻层具有第一厚度的第一区域和具有第二厚度的第二区域,其中第二区域位于第一区域两侧;去除第二区域,露出位于第二区域下方的氧化物半导体层;去除第二区域下方的部分厚度的氧化物半导体层;其中氧化物半导体层的第一部分的厚度等于氧化物半导体层的第二部分的厚度,在氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域。

Description

薄膜晶体管制造方法及阵列基板
技术领域
本发明涉及薄膜晶体管的制造领域,尤其涉及一种薄膜晶体管制造方法及阵列基板。
背景技术
目前薄膜晶体管(Thin-film transistors,TFT)阵列基板被广泛应用于不同类型的显示装置中,如柔性显示屏、液晶显示屏或OLED显示屏。薄膜晶体管中沟道区域与源漏极下方的氧化物半导体层的高度差对阵列基板的电性有很大的影响,现有技术中采用的光罩形成沟道区域容易导致沟道区域与源漏极下方的氧化物半导体层的高度差增大。
发明内容
本发明实施例提供一种薄膜晶体管制造方法及阵列基板,用以解决沟道区域与源漏极下方的氧化物半导体层的高度差增大的技术问题。
本发明提供一种薄膜晶体管制造方法,所述方法包括:
在基板上依次形成栅极、栅极绝缘层及氧化物半导体层;
在所述氧化物半导体层上形成光阻材料层,通过半色调掩膜或者灰色调掩工艺使所述光阻材料层形成第一光阻层,所述第一光阻层具有第一厚度的第一区域和具有第二厚度的第二区域,其中第二区域位于第一区域两侧;
去除所述第二区域,露出位于第二区域下方的氧化物半导体层;
去除第二区域下方的部分厚度的氧化物半导体层;其中所述氧化物半导体层的第一部分的厚度等于所述氧化物半导体层的第二部分的厚度
在所述氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域。
其中,所述对所述光阻材料层进行半色调光罩形成第一光阻层的步骤包括,提供一光罩,光罩包括遮光区、位于遮光区两侧的半透区及与半透区连接的全透区;
通过光照射所述光罩对所述光阻材料层进行图案化,使与全透区相对的光阻材料层部分被去除,与半透区相对的光阻材料层部分厚度减小形成所述第二区域,与遮光区相对的部分为所述第一区域。
其中所述第二区域的厚度为所述第一区域厚度的一半。,可以理解,第二区域的厚度为所述第一区域厚度的一半或可依据实际工艺需求进行膜厚比率。
其中所述去除露出所述第一光阻层的氧化物半导体层步骤通过湿蚀刻的方式去除。
其中所述图案化露出的部分氧化物半导体层的步骤是通过湿蚀刻的方式减小露出所述第一光阻层的第一区域两侧氧化物半导体层的厚度。
其中所述在所述氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域的步骤包括:
在所述金属层上形成第二光阻层以对源漏极构图,其中第二光阻层包括正投影于所述氧化物半导体层第一部分的开口区域;
根据所述第二光阻层的图形蚀刻露出的所述金属层形成所述源漏极,同时蚀刻与所述开口区域相对的所述氧化物半导体层第一部分,使所述第一部分的厚度等于第二部分的厚度,所述源漏极分别覆盖所述氧化物半导体层的两个第二部分;
去除第二光阻层。
其中所述第二部分的厚度为第一部分的二分之一。
其中所述氧化物半导体层正投影于所述栅极。
其中,所述栅极绝缘层包括氧化硅(SiOx)、氮化硅(SiNx)与氮氧化硅(SiNxOy)中的任意一种或多种。
本申请提供一种阵列基板,所述阵列基板包括基板、叠设所述基板表面的栅极、覆盖所述栅极的栅极绝缘层、叠设于所述栅极绝缘层上的氧化物半导体层、形成于氧化物半导体层的源极及漏极,所述源极及漏极之间构成沟道区域,其中,所述氧化物半导体层与源极及漏极接触的表面高度与沟道区域内的氧化物半导体层的表面高度相同。
本发明所述的薄膜晶体管通过半色调光罩形成第一光阻层定义氧化物半导体层图案并进行蚀刻,可以确保沟道区域与源漏极连接的氧化物半导体层的高度差相同或者产生的误差在允许范围内,降低因沟道区域处产生的段差的差异,从而避免对薄膜晶体管电性及可靠度的影响。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的薄膜晶体管制步骤图。
图2至图9是图1所示的薄膜晶体管制造方法的各个制造流程的截面示意图。
具体实施方式
下面将结合本发明实施方式中的附图,对本发明实施方式中的技术方案进行清楚、完整地描述。
本发明提供了薄膜晶体管、TFT阵列基板及柔性显示屏,所述薄膜晶体管可以用于液晶显示屏或者有机显示屏中。本发明实施例涉及的柔性显示屏用于但不限于手机、平板电脑、掌上电脑、个人数字助理(Personal Digital Assistant,PDA)或电子阅读器等,本发明实施例对此不作具体限定。
本发明提供一种薄膜晶体管制造方法,所述方法包括:
在基板上依次形成栅极、栅极绝缘层及氧化物半导体层;
在所述氧化物半导体层上形成光阻材料层,通过半色调掩膜或者灰色调掩工艺使所述光阻材料层形成第一光阻层,所述第一光阻层具有第一厚度的第一区域和具有第二厚度的第二区域,其中第二区域位于第一区域两侧;
去除所述第二区域,露出位于第二区域下方的氧化物半导体层;
蚀刻去除第二区域下方的部分厚度的氧化物半导体层;其中所述氧化物半导体层的第一部分的厚度等于所述氧化物半导体层的第二部分的厚度;
在所述氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域。
具体实施例详细步骤结合参阅图1及图2-9进行说明:
请参阅图2,步骤S1:在基板10上依次形成栅极11、栅极绝缘层12及氧化物半导体层13。所述栅极绝缘层12覆盖所述栅极11及基板10的表面。所述氧化物半导体层13层叠于栅极绝缘层12上。
本步骤具体包括,S11,在提供一基板10;
S12,在所述基板10的一个表面形成第一金属层,通过图案化工艺加工第一金属层形成所述栅极11;所述第一金属层的材质选自铜、钨、铬、铝及其组合的其中之一。
S13,在所述栅极11上以及露出的基板表面上形成栅极绝缘层12及所述氧化物半导体层13。所述氧化物半导体层13为氧化铟镓锌(IGZO)、氧化锌(ZnO)、氧化铟锌(InZnO)或氧化锌锡(ZnSnO)中的一种或多种。所述栅极绝缘层13采用氧化硅(SiOx)、氮化硅(SiNx)与氮氧化硅(SiNxOy)中的一种制成或者多种混合形成。
参阅图3,步骤S2:在所述氧化物半导体层13上形成光阻层材料层130,并对所述光阻材料层进行半色调光罩形成第一光阻层14。其中,第一光阻层14包括第一区域141及位于所述第一区域141两侧的第二区域142,并且所述第一区域141的厚度大于所述第二区域142的厚度。具体的,所述第二区域142的厚度为所述第一区域141厚度的一半。
参阅图4,本步骤具体包括,步骤S21,提供一光罩143,其为(Halftone mask半色调光罩),光罩143包括遮光区1431、位于遮光区1431两侧的半透区1432及与半透区1432连接的全透区1433。
参阅图5及图6,步骤S22,通过UV光照射所述光罩143对所述光阻材料层130进行图案化,使与全透区1433相对的光阻材料层部分被去除,与半透区1432相对的光阻材料层部分厚度减小形成所述第二区域142,与遮光区1431相对的部分为所述第一区域141。
通过半色调光罩形成第一光阻层定义氧化物半导体层图案并进行蚀刻,可以确保沟道区域与源漏极连接的氧化物半导体层的高度差相同或者产生的误差在允许范围内,降低因沟道区域处产生的段差的差异,从而避免对薄膜晶体管电性及可靠度的影响。
参阅图7,步骤S3:去除露出所述第一光阻层14的氧化物半导体层;是指第一光阻层14两侧的氧化物半导体层。本步骤主要通过湿蚀刻的方式去除。
步骤S4:对所述第一光阻层14进行灰化,去除所述两个第二区域142,并露出位于第一区域141两侧的部分氧化物半导体层。此处的灰化主要是指通过干法蚀刻方式去除第二区域142。此时的部分氧化物半导体层正投影于所述栅极11。
参阅图8及图9,步骤S5:图案化露出的部分氧化物半导体层,使氧化物半导体层13形成被第一区域141覆盖的第一部分131及位于第一部分131两侧的第二部分132;其中,第一部分131的厚度大于第二部分132的厚度。本步骤中,是通过湿蚀刻的方式减小露出所述第一光阻层14的第一区域141两侧氧化物半导体层的厚度,进而形成第一部分131及厚度小于第一部分131的第二部分132。此步骤中将第二部分132厚度减小以满足薄膜晶体管设计需求,而第一部分131的厚度较大为了避免后面沟道形成的步骤中过多的去除第一部分131并防止第一部分131与第二部分132产生阶梯高度差。本实施例中,所述第二部分132的厚度为第一部分131的二分之一。
步骤S6:去除第一光阻层13的第一区域131。
步骤S7:在所述氧化物半导体层14及栅极绝缘层12上形成金属层20并进行图案化,形成源极16、漏极17及沟道区域18。其中所述氧化物半导体层13的第一部分131的厚度等于所述氧化物半导体层13的第二部分132的厚度。
本步骤具体包括,步骤S71,在所述金属层20上形成第二光阻层21以对源极16、漏极17构图。其中第二光阻层21包括正投影于所述氧化物半导体层13第一部分131的开口区域211。
步骤S72,根据所述第二光阻层21的图形蚀刻露出的所述金属层20形成所述源极16、漏极17,同时蚀刻与所述开口区域211相对的所述氧化物半导体层13的第一部分131,使所述第一部分131的厚度等于第二部分132的厚度,所述源极16、漏极17分别覆盖所述氧化物半导体层13的两个第二部分132。
步骤S73,去除第二光阻20。
如图9,本发明提供一种阵列基板,其包括基板10、叠设所述基板表面的栅极11、覆盖所述栅极11的栅极绝缘层12、叠设于所述栅极绝缘层12上的氧化物半导体层13、形成于氧化物半导体层13的源极16及漏极17,所述源极16及漏极17之间构成沟道区域18,其中,所述氧化物半导体层13与源极16及漏极17接触的表面高度与沟道区域18内的氧化物半导体层13的表面高度相同。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。

Claims (12)

1.一种薄膜晶体管制造方法,其特征在于,所述方法包括:
在基板上依次形成栅极、栅极绝缘层及氧化物半导体层;
在所述氧化物半导体层上形成光阻材料层,通过半色调掩膜或者灰色调掩工艺使所述光阻材料层形成第一光阻层,所述第一光阻层具有第一厚度的第一区域和具有第二厚度的第二区域,其中第二区域位于第一区域两侧;
去除所述第二区域,露出位于第二区域下方的氧化物半导体层;
去除第二区域下方的部分厚度的氧化物半导体层;
在所述氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域。
2.如权利要求1所述的薄膜晶体管制造方法,其特征在于,通过半色调掩膜板或者灰色调掩板灰化去除所述第二区域。
3.如权利要求2所述的薄膜晶体管制造方法,其特征在于,在去除第二区域步骤之前还包括去除露出所述第一光阻层的氧化物半导体层的步骤。
4.如权利要求2所述的薄膜晶体管制造方法,其特征在于,步骤去除第二区域下方的部分厚度的氧化物半导体层后,所述氧化物半导体层包括第一部分及第二部分,所述第一部分的厚度大于所述氧化物半导体层的第二部分的厚度。
5.如权利要求2所述的薄膜晶体管制造方法,其特征在于,所述对所述光阻材料层进行半色调光罩形成第一光阻层的步骤包括,提供一光罩,光罩包括遮光区、位于遮光区两侧的半透区及与半透区连接的全透区;
通过光照射所述光罩对所述光阻材料层进行图案化,使与全透区相对的光阻材料层部分被去除,与半透区相对的光阻材料层部分厚度减小形成所述第二区域,与遮光区相对的部分为所述第一区域。
6.如权利要求3所述的薄膜晶体管制造方法,其特征在于,所述第二区域的厚度为所述第一区域厚度的一半。
7.如权利要求3所述的薄膜晶体管制造方法,其特征在于,所述去除露出所述第一光阻层的氧化物半导体层步骤通过湿蚀刻的方式去除。
8.如权利要求2所述的薄膜晶体管制造方法,其特征在于,所述去除第二区域下方的部分厚度的氧化物半导体层的步骤是通过湿蚀刻的方式减小露出所述第一光阻层的第一区域两侧氧化物半导体层的厚度。
9.如权利要求2所述的薄膜晶体管制造方法,其特征在于,所述在所述氧化物半导体层及栅极绝缘层上形成金属层并进行图案化,形成源漏极及沟道区域的步骤包括:
在所述金属层上形成第二光阻层以对源漏极构图,其中第二光阻层包括正投影于所述氧化物半导体层第一部分的开口区域;
根据所述第二光阻层的图形蚀刻露出的所述金属层形成所述源漏极,同时蚀刻与所述开口区域相对的所述氧化物半导体层第一部分,使所述第一部分的厚度等于第二部分的厚度,所述源漏极分别覆盖所述氧化物半导体层的两个第二部分;
去除第二光阻层。
10.如权利要求4所述的薄膜晶体管制造方法,其特征在于,所述第二部分的厚度为第一部分的二分之一。
11.如权利要求2所述的薄膜晶体管制造方法,其特征在于,所述氧化物半导体层正投影于所述栅极。
12.如权利要求2所述的薄膜晶体管制造方法,其特征在于,所述栅极绝缘层包括氧化硅(SiOx)、氮化硅(SiNx)与氮氧化硅(SiNxOy)中的任意一种或多种。
CN201680031929.8A 2016-09-30 2016-09-30 薄膜晶体管制造方法及阵列基板 Active CN107735853B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/101072 WO2018058522A1 (zh) 2016-09-30 2016-09-30 薄膜晶体管制造方法及阵列基板

Publications (2)

Publication Number Publication Date
CN107735853A CN107735853A (zh) 2018-02-23
CN107735853B true CN107735853B (zh) 2021-07-20

Family

ID=61201133

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680031929.8A Active CN107735853B (zh) 2016-09-30 2016-09-30 薄膜晶体管制造方法及阵列基板

Country Status (2)

Country Link
CN (1) CN107735853B (zh)
WO (1) WO2018058522A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111244186A (zh) * 2018-11-29 2020-06-05 中华映管股份有限公司 薄膜晶体管及其制造方法
CN111268641B (zh) * 2020-02-17 2023-07-14 绍兴中芯集成电路制造股份有限公司 晶圆键合方法以及微执行器的制作方法
CN114530413B (zh) * 2022-02-21 2024-04-30 昆山龙腾光电股份有限公司 阵列基板及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101013240A (zh) * 2007-01-31 2007-08-08 友达光电股份有限公司 阵列基板的制作方法
CN102254860A (zh) * 2011-07-19 2011-11-23 友达光电股份有限公司 一种制造薄膜晶体管的方法
US8586406B1 (en) * 2012-10-18 2013-11-19 Chunghwa Picture Tubes, Ltd. Method for forming an oxide thin film transistor
CN105226015A (zh) * 2015-09-28 2016-01-06 深圳市华星光电技术有限公司 一种tft阵列基板及其制作方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101013240A (zh) * 2007-01-31 2007-08-08 友达光电股份有限公司 阵列基板的制作方法
CN102254860A (zh) * 2011-07-19 2011-11-23 友达光电股份有限公司 一种制造薄膜晶体管的方法
US8586406B1 (en) * 2012-10-18 2013-11-19 Chunghwa Picture Tubes, Ltd. Method for forming an oxide thin film transistor
CN105226015A (zh) * 2015-09-28 2016-01-06 深圳市华星光电技术有限公司 一种tft阵列基板及其制作方法

Also Published As

Publication number Publication date
CN107735853A (zh) 2018-02-23
WO2018058522A1 (zh) 2018-04-05

Similar Documents

Publication Publication Date Title
US11257849B2 (en) Display panel and method for fabricating the same
US9520422B2 (en) Oxide thin film transistor and manufacturing method thereof, array substrate and display device
WO2016119324A1 (zh) 阵列基板及其制作方法、显示装置
US10680053B1 (en) Display panel, array substrate, thin-film transistor and fabrication method thereof
US11087985B2 (en) Manufacturing method of TFT array substrate
WO2019109712A1 (zh) 阵列基板及制作方法、显示面板、显示装置
TW201428979A (zh) 背通道蝕刻氧化物薄膜電晶體製程架構
TW201622158A (zh) 薄膜電晶體以及其製作方法
US11515341B2 (en) Array substrate, manufacturing method thereof, and display device
WO2017020480A1 (zh) 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置
EP2757589A2 (en) Methods for fabricating a thin film transistor and an array substrate
WO2016078169A1 (zh) 薄膜晶体管的制造方法
CN107735853B (zh) 薄膜晶体管制造方法及阵列基板
WO2019179128A1 (zh) 阵列基板的制造方法、阵列基板、显示面板和显示装置
US11043515B2 (en) Display substrate, manufacturing method thereof, and display device
CN107438903B (zh) 薄膜晶体管制造方法
US8383518B1 (en) Method for forming contact holes
WO2017028493A1 (zh) 薄膜晶体管及其制作方法、显示器件
WO2017008347A1 (zh) 阵列基板、阵列基板的制造方法及显示装置
US9741861B2 (en) Display device and method for manufacturing the same
US10818798B2 (en) Display panel, array substrate, thin film transistor and method for manufacturing the same
US20170025443A1 (en) Method of manufacturing a thin film transistor and a pixel structure
US10763283B2 (en) Array substrate, manufacturing method thereof, display panel and manufacturing method thereof
US10204942B1 (en) Method for manufacturing top-gated thin film transistors
KR102303957B1 (ko) 산화물 반도체 박막 트랜지스터 및 그 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: A4-1501, Kexing Science Park, 15 Keyuan Road, Science Park, Nanshan District, Shenzhen City, Guangdong Province

Applicant after: Shenzhen Ruoyu Technology Co.,Ltd.

Address before: A4-1501, Kexing Science Park, 15 Keyuan Road, Science Park, Nanshan District, Shenzhen City, Guangdong Province

Applicant before: SHENZHEN ROYOLE TECHNOLOGIES Co.,Ltd.

GR01 Patent grant
GR01 Patent grant