CN107622175A - 一种Allegro软件中自动定位90度走线的方法 - Google Patents

一种Allegro软件中自动定位90度走线的方法 Download PDF

Info

Publication number
CN107622175A
CN107622175A CN201710998280.3A CN201710998280A CN107622175A CN 107622175 A CN107622175 A CN 107622175A CN 201710998280 A CN201710998280 A CN 201710998280A CN 107622175 A CN107622175 A CN 107622175A
Authority
CN
China
Prior art keywords
allegro
cablings
degree
softwares
automatically positioned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710998280.3A
Other languages
English (en)
Inventor
崔铭航
李晓
翟西斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jinan Inspur Hi Tech Investment and Development Co Ltd
Original Assignee
Jinan Inspur Hi Tech Investment and Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jinan Inspur Hi Tech Investment and Development Co Ltd filed Critical Jinan Inspur Hi Tech Investment and Development Co Ltd
Priority to CN201710998280.3A priority Critical patent/CN107622175A/zh
Publication of CN107622175A publication Critical patent/CN107622175A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

本发明公开一种Allegro软件中自动定位90度走线的方法,涉及PCB设计领域,基于Allegro软件二次开发SKILL语言,通过Allegro软件的Skill接口,修改Allegro软件的部分配置文件,达到必须的运行环境,对PCB设计的后台数据库进行修改;实现PCB板卡中自动定位90度走线。本发明能快速高亮90度走线,使得layout工程师一目了然的看到90度走线的位置,极大方便了layout工程师对90度走线的快速定位及修改,方便快捷,保证正确性,能有效提高layout工作效率。

Description

一种Allegro软件中自动定位90度走线的方法
技术领域
本发明涉及PCB设计领域,具体的说是一种Allegro软件中自动定位90度走线的方法。
背景技术
目前在电子业界有多款PCB设计软件,Allegro软件作为其中的一种,具有非常丰富而强大的功能。Allegro软件使用独有的的数据形式存储设计文件,并且每份设计文件都有相应的独立数据库支撑。数据库中主要有两类信息:物理信息和逻辑信息。Allegro软件的各种功能操作,都是对这个数据库的编辑和操作。同样的情况,使用Allegro软件提供的扩展Skill接口,也可以对此数据库进行编辑操作,从而实现一些程序没有提供的功能,提高Layout工作的效率。
在PCB设计当中,为了保证信号传输速率,一般走线角度要求大于90度,有时候会采用弧形走线。因为从工艺上来说:当走线角度小于或等于90时,容易形成尖端放电,尖端内侧容易积聚腐蚀性杂质,使铜线变窄,乃至断裂;从信号完整性上来说:采用90°拐角走线,在传输线拐角处,会改变线宽,90°拐角处线宽约为正常线宽的1.414倍,由于线宽改变了,就会造成信号的反射,同时,拐角处的额外寄生电容也会对信号的传输造成时延影响。
在使用Allegro软件进行PCB设计中进行走线时,由于走线速度快,走线工作量大,难免出现90度走线并且没有及时修改。常规的方法是仔细的对PCB进行检查,遇到90度走线进行一一的修正。如果板卡较大,在设计完成后进行检查的难度将大幅度增加。这样会浪费大量的时间进行检查修改操作,不但影响作业时间,还会出现遗漏。
发明内容
本发明针对目前技术发展的需求和不足之处,提供一种Allegro软件中自动定位90度走线的方法。
本发明所述一种Allegro软件中自动定位90度走线的方法,解决上述技术问题采用的技术方案如下:所述Allegro软件中自动定位90度走线的方法,基于Allegro软件二次开发SKILL语言,通过Allegro软件的Skill接口,利用Allegro软件的专用语言实现PCB板卡中自动定位90度走线。
进一步,修改Allegro软件的部分配置文件,达到必须的运行环境,对PCB设计的后台数据库进行修改。
进一步,具体实现流程包括:
步骤1,修改Allegro软件的菜单栏文件,将其配置文件allegro.men放在Allegro安装路径下的\Cadence\SPB_16.5\share\pcb\text\cuimenus目录下;
步骤2,修改Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下的allegro.ilinit文件,在其中添加一行代码如下:
load("check_90du.il")
步骤3,将check_90du.il文件放到Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下;
步骤4,在菜单栏中执行Check 90du Routing命令,高亮90度走线。
本发明所述一种Allegro软件中自动定位90度走线的方法,与现有技术相比具有的有益效果是:本发明能快速高亮90度走线,使得layout工程师一目了然的看到90度走线的位置,极大方便了layout工程师对90度走线的快速定位及修改,方便快捷,保证正确性,同时极大方便核对是否修改完整,能有效提高layout工作效率。
具体实施方式
为使本发明的技术方案、解决的技术问题和技术效果更加清楚明白,以下结合具体实施例,对本发明的技术方案进行清查、完整的描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下获得的所有实施例,都在本发明的保护范围之内。
实施例1:
本实施例提出一种Allegro软件中自动定位90度走线的方法,基于Allegro软件二次开发SKILL语言来完成,修改Allegro软件的部分配置文件,达到必须的运行环境;进而对PCB设计的后台数据库进行修改。
本实施例自动定位90度走线的方法,通过Allegro软件的Skill接口,利用Allegro软件的专用语言实现PCB板卡中自动定位90度走线。在Allegro软件中点击功能选项,工作区域能够快速高亮出所有90度走线,使得layout工程师清楚看到90度走线的位置,方便工程师快速的定位并修改。
实施例2:
本实施例提出的一种Allegro软件中自动定位90度走线的方法,在实施例1的基础上,给出Allegro软件中自动定位90度走线的一种具体技术方案,增加本实施例的可行性和实用性,其他基于Allegro软件二次开发语言SKILL语言来完成本实施例实现目的技术方案,均在本实施例的公开范围之内。
本实施例Allegro软件中自动定位90度走线的方法,具体实现流程包括:
步骤1,修改Allegro软件的菜单栏文件,将其配置文件allegro.men放在Allegro安装路径下的\Cadence\SPB_16.5\share\pcb\text\cuimenus目录下。
上述步骤的部分代码如下:
步骤2,修改Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下的allegro.ilinit文件,在其中添加一行代码如下:
load("check_90du.il")
步骤3,将check_90du.il文件放到Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下。
步骤4,在菜单栏中执行Check 90du Routing命令,即可高亮90度走线。
本实施例Allegro软件中快速定位90度走线的方法,功能核心部分源代码如下:
本实施例Allegro软件中自动定位90度走线的方法,通过修改Allegro软件的部分配置文件,以达到必须的运行环境,从而对设计的后台数据库进行修改;在Allegro软件中点击功能选项,工作区域高亮出所有90度走线,方便layout工程师一目了然的看到90度走线的位置,使得layout工程师能够快速的定位并修改。
以上应用具体个例对本发明的原理及实施方式进行了详细阐述,这些实施例只是用于帮助理解本发明的核心技术内容,并不用于限制本发明的保护范围,本发明的技术方案不限制于上述具体实施方式内。基于本发明的上述具体实施例,本技术领域的技术人员在不脱离本发明原理的前提下,对本发明所作出的任何改进和修饰,皆应落入本发明的专利保护范围。

Claims (3)

1.一种Allegro软件中自动定位90度走线的方法,其特征在于,基于Allegro软件二次开发SKILL语言,通过Allegro软件的Skill接口,利用Allegro软件的专用语言实现PCB板卡中自动定位90度走线。
2.根据权利要求1所述一种Allegro软件中自动定位90度走线的方法,其特征在于,修改Allegro软件的部分配置文件,达到必须的运行环境,对PCB设计的后台数据库进行修改。
3.根据权利要求2所述一种Allegro软件中自动定位90度走线的方法,其特征在于,具体流程包括:
步骤1,修改Allegro软件的菜单栏文件,将其配置文件allegro.men放在Allegro安装路径下的\Cadence\SPB_16.5\share\pcb\text\cuimenus目录下;
步骤2,修改Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下的allegro.ilinit文件,在其中添加一行代码如下:
load("check_90du.il");
步骤3,将check_90du.il文件放到Allegro安装路径下的Cadence\SPB_16.5\share\local\pcb\skill目录下;
步骤4,在菜单栏中执行Check 90du Routing命令,高亮90度走线。
CN201710998280.3A 2017-10-18 2017-10-18 一种Allegro软件中自动定位90度走线的方法 Pending CN107622175A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710998280.3A CN107622175A (zh) 2017-10-18 2017-10-18 一种Allegro软件中自动定位90度走线的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710998280.3A CN107622175A (zh) 2017-10-18 2017-10-18 一种Allegro软件中自动定位90度走线的方法

Publications (1)

Publication Number Publication Date
CN107622175A true CN107622175A (zh) 2018-01-23

Family

ID=61092980

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710998280.3A Pending CN107622175A (zh) 2017-10-18 2017-10-18 一种Allegro软件中自动定位90度走线的方法

Country Status (1)

Country Link
CN (1) CN107622175A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105677992A (zh) * 2016-01-12 2016-06-15 浪潮集团有限公司 一种allegro软件中自动删除dangling lines的方法
CN106020830A (zh) * 2016-05-25 2016-10-12 浪潮集团有限公司 一种Allegro软件中自动删除unconnected via的方法
CN107085641A (zh) * 2017-04-21 2017-08-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中快速定位铜皮void的方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105677992A (zh) * 2016-01-12 2016-06-15 浪潮集团有限公司 一种allegro软件中自动删除dangling lines的方法
CN106020830A (zh) * 2016-05-25 2016-10-12 浪潮集团有限公司 一种Allegro软件中自动删除unconnected via的方法
CN107085641A (zh) * 2017-04-21 2017-08-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中快速定位铜皮void的方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
EDADESIGN: "一种走线直角和小角度检查程序", 《HTTP://WWW.EDA365.COM/FORUM.PHP?MOD=VIEWTHREAD&TID=55877&HIGHLIGHT=%D7%DF%CF%DF%D6%B1%BD%C7》 *

Similar Documents

Publication Publication Date Title
CN101251855B (zh) 一种互联网网页清洗方法、系统及设备
CN102902661B (zh) 一种实现电子书超链接的方法
CN102929514B (zh) 一种移动终端的应用程序图标整理方法
CN105095597A (zh) 一种建立PCB设计层面和底片的Skill程序的方法
CN105404647A (zh) 一种页面内容的定位方法及装置
CN106020830A (zh) 一种Allegro软件中自动删除unconnected via的方法
CN102855337A (zh) 自动化布线检查系统及方法
CN105426609A (zh) 一种自动删除pcb设计中悬空线的方法
CN103873318A (zh) 一种网站自动化测试方法及自动化测试系统
CN104424318A (zh) 页面元素的控制方法及装置
CN105677970A (zh) 一种缺铜自动补齐且无需重复避铜的方法
CN104317891A (zh) 一种对页面标注标签的方法及装置
CN104462706A (zh) 一种allegro软件中自动创建特定宽度板边铜的方法
CN105117205A (zh) 一种网页编辑方法和装置
CN113901745A (zh) 芯片测试方法、装置、电子设备及计算机可读存储介质
CN107783786A (zh) 一种创建设备资源的方法和装置
CN105550253A (zh) 一种类型关系的获取方法及装置
CN107085641A (zh) 一种Allegro软件中快速定位铜皮void的方法
CN115455519A (zh) 基于bim平台的水平构件标注方法及相关设备
CN104408273A (zh) 一种快速更改pcb上过孔电气属性的设计方法
CN104834759A (zh) 电子设计的实现方法和装置
CN103177096A (zh) 基于文本属性的页面元素定位方法及设备
CN106529009A (zh) 一种Allegro软件中自动测量元器件尺寸的方法
CN106033387A (zh) 测试flash内部控件的方法和装置
CN102136039B (zh) 一种建立地图模型的方法和设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180123

RJ01 Rejection of invention patent application after publication