CN107369718A - 薄膜晶体管及其制造方法、液晶显示面板 - Google Patents

薄膜晶体管及其制造方法、液晶显示面板 Download PDF

Info

Publication number
CN107369718A
CN107369718A CN201710669995.4A CN201710669995A CN107369718A CN 107369718 A CN107369718 A CN 107369718A CN 201710669995 A CN201710669995 A CN 201710669995A CN 107369718 A CN107369718 A CN 107369718A
Authority
CN
China
Prior art keywords
layer
insulating barrier
conductor
drain electrode
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710669995.4A
Other languages
English (en)
Inventor
李松杉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201710669995.4A priority Critical patent/CN107369718A/zh
Priority to US15/737,305 priority patent/US10510899B2/en
Priority to PCT/CN2017/106975 priority patent/WO2019029009A1/zh
Publication of CN107369718A publication Critical patent/CN107369718A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78678Polycrystalline or microcrystalline silicon transistor with inverted-type structure, e.g. with bottom gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78609Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device for preventing leakage current

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明公开一种薄膜晶体管、薄膜晶体管的制造方法及液晶显示面板,其中薄膜晶体管包括:基板;栅极层,设置在基板上;绝缘层,覆盖于栅极层;半导体层,设置在绝缘层上;导体层,设置在半导体层上;源漏极层,设置在导体层和绝缘层上,在源漏极层和半导体层之间设置有导体层或者导电间隔部;钝化层,设置在绝缘层、源漏极层和半导体层上。本发明薄膜晶体管中漏电流较小,薄膜晶体管质量较高。

Description

薄膜晶体管及其制造方法、液晶显示面板
技术领域
本发明涉及显示技术领域,特别是涉及一种薄膜晶体管及薄膜晶体管的制造方法、液晶显示面板。
背景技术
薄膜晶体管(Thin Film Transistor,简称TFT)广泛应用于液晶显示装置(LiquidCrystal Display,简称LCD)和有源矩阵驱动式有机电致发光显示装置(Active MatrixOrganic Light-Emitting Diode,简称AMOLED)中,因此,薄膜晶体管影响到显示行业的发展。然而当前薄膜晶体管的制造方法中,形成的薄膜晶体管存在漏电流过大的问题,导致薄膜晶体管的特性受到影响。
发明内容
本发明实施例提供一种薄膜晶体管及薄膜晶体管的制造方法、液晶显示面板,以解决薄膜晶体管存在漏电流过大的问题。
为解决上述技术问题,本发明实施例采用的一个技术方案是:提供一种薄膜晶体管,该薄膜晶体管包括基板;栅极层,设置在基板上;绝缘层,覆盖于栅极层;半导体层,设置在绝缘层上;导体层,设置在半导体层上;源漏极层,设置在导体层和绝缘层上,在源漏极层和半导体层之间设置有导体层或者导电间隔部;钝化层,设置在绝缘层、源漏极层和半导体层上。
为解决上述技术问题,本发明实施例采用的另一个技术方案是:提供一种薄膜晶体管的制造方法,该制造方法包括基板;在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层;在绝缘层上依次形成半导体层和导体层;在导体层和绝缘层上形成源漏极层,其中源漏极层和半导体层之间设置有导体层或者导电间隔部;若源漏极层和半导体层之间设置有导电间隔部,则在形成源漏极层之前,在绝缘层上设置导电间隔部;在绝缘层、源漏极层和半导体层上设置钝化层。
为解决上述技术问题,本发明实施例采用的又一个技术方案是:提供一种液晶显示面板,该液晶显示面板包括上述薄膜晶体管。
本发明在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层;在绝缘层上依次形成半导体层和导体层;在导体层和绝缘层上形成源漏极层,其中源漏极层和半导体层之间设置有导体层或者导电间隔部;若源漏极层和半导体层之间设置有导电间隔部,则在形成源漏极层之前,在绝缘层上设置导电间隔部;在绝缘层、源漏极层和半导体层上设置钝化层,通过在源漏极层和半导体层之间设置导体层或者导电间隔部,能够阻止源漏极层和半导体层的直接接触,从而有可以减小漏电流的效果,改善薄膜晶体管的特性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明薄膜晶体管一实施例的结构示意图;
图2是本发明薄膜晶体管另一实施例的结构示意图;
图3是本发明薄膜晶体管的制造方法一实施例的流程示意图;
图4是图3所示薄膜晶体管的制造方法中步骤S13之后基板的结构示意图;
图5是本发明薄膜晶体管的制造方法另一实施例的流程示意图;
图6是图5所示薄膜晶体管的制造方法中步骤S232后基板的结构示意图;
图7是图5所示薄膜晶体管的制造方法中步骤S234后基板的结构示意图;
图8是图5所示薄膜晶体管的制造方法中步骤S25后基板的结构示意图;
图9是本发明薄膜晶体管的制造方法又一实施例的流程示意图;
图10是图9所示薄膜晶体管的制造方法步骤S334中光罩蚀刻的示意图;
图11是本发明液晶显示面板一实施例的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
请参阅图1和图2,图1是本发明薄膜晶体管一实施例的结构示意图,图2是本发明薄膜晶体管另一实施例的结构示意图。
在图1和图2两实施例中,薄膜晶体管的区别仅仅在于导体层形状的不同以及是否存在导电间隔部,因此图1和图2的两实施例均采用相同标号。
薄膜晶体管100包括基板110、栅极层120、绝缘层130、半导体层140、导体层150、源漏极层170以及钝化层180,在一实施例中还包括导电间隔部160。
薄膜晶体管100为层叠结构,上述各层依次形成在基板110上,基板110可以为玻璃基板。其中,栅极层120形成于基板110上,绝缘层130覆盖于栅极层120,本实施例中薄膜晶体管100为底栅结构。
半导体层140作为薄膜晶体管100的有源层,形成于绝缘层130上;导体层150形成于半导体层140上,用于连接半导体层140和源漏极层170,源漏极层170之间通过导体层150后经由半导体层140形成电流,相较于源漏极层170直接连接半导体层140,本实施例中导体层150电阻较小,能够减少源漏极层170与半导体层140之间的漏电流情况。
在本实施例中的绝缘层130上还形成有导体层150或导电间隔部160,即导体层150或导电间隔部160与半导体层140同层设置;源漏极层170则形成在导体层150和导电间隔部160上;导电间隔部160位于半导体层140和源漏极层170之间。
在实施例中半导体层140和源漏极层170之间设置有导体层150或导电间隔部160,即半导体层140与源漏极层170之间没有直接接触连接,因而能够有效减少半导体层140与源漏极层170之间的漏电流。
半导体层140具有一沟道区141,沟道区141将半导体层140分为左右部分,导体层150形成在半导体层140的左右部分上,形成两岛体结构。形成在导体层150两岛体结构上的源漏极层170也被区分为源极和漏极。
钝化层180形成于源漏极层170和半导体层140上,具体形成于半导体140的沟道区141上,且形成于导体层150的两岛体结构之间。
对于上述结构的薄膜晶体管100,其中绝缘层130以及钝化层180均为绝缘材料构,可以为氧化硅或氮化硅。栅极层120和源漏极层170则为金属材料,可以为钼、铝的等金属材料,还可为钼-铝-钼三层组合的金属材料。半导体层140可以为多晶硅,导体层150和导电间隔部160则可以为掺杂B离子的多晶硅所形成的P+导体层。
此外,本实施例中半导体层140和源漏极层170之间可设置导体层150或导电间隔部160,例如图1和图2所示的两种方式。
图1中,导电间隔部160形成在半导体层140的侧面,以使源漏极层170和半导体层140之间设置该导电间隔部160。图2中,导体层150则覆盖半导体层140,以使源漏极层170和半导体层140之间设置该导体层150,还形成于半导体层140侧面,位于绝缘层130上。
上述实施例中导电间隔部或导体层位于源漏极层和半导体层之间,能够阻隔源漏极层和半导体层的直接接触,减少漏电流的问题,从而提高薄膜晶体管的性能。
本实施例薄膜晶体管包括该薄膜晶体管包括基板;栅极层,设置在基板上;绝缘层,覆盖于栅极层;半导体层,设置在绝缘层上;导体层,设置在半导体层上;源漏极层,设置在导体层和绝缘层上,在源漏极层和半导体层之间设置有导体层或者导电间隔部;钝化层,设置在绝缘层、源漏极层和半导体层上,通过在源漏极层和半导体层之间设置导体层或者导电间隔部,从而减少漏电的路径,有减小漏电流的效果。
为制得上述薄膜晶体管,本发明还提出一种薄膜晶体管的制造方法,请参阅图3,图3是本发明薄膜晶体管的制造方法一实施例的流程示意图。在本实施例中,薄膜晶体管的制造方法可以包括以下步骤:
S11:准备基板。
准备制造薄膜晶体管的基板,该基板可以是玻璃基板。
S12:在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层。
在本步骤S12中,在上述步骤S11中准备的玻璃基板上沉积一层金属使之图形化形成栅极层,在本实施例中形成栅极层的金属材料是钼,当然在其他实施例中也可以是其他的金属材料;再在已经设置完成的栅极层上设置一层绝缘层,其中绝缘层是覆盖在栅极层上的,即栅极层形成在基板和绝缘层中间,在本实施例中绝缘层的材料是氧化硅,在其他实施例中也可以是氮化硅或其他能够达到绝缘目的的材料,在本步骤中形成的玻璃基板用于下述步骤S13中使用。
S13:在绝缘层上依次形成半导体层和导体层。
在本步骤S13中,在上述步骤S12中得到的玻璃基板上继续设置半导体层和导体层,具体来说,在绝缘层上表面沉积一层非晶硅,通过工艺使其图案化,沉积一层导体材料,通过工艺使其结晶,从而形成半导体层和导体层,半导体层形成于靠近绝缘层的一侧,导体层形成于远离绝缘层的一侧,即绝缘层在半导体层和栅极层之间,半导体层在绝缘层和导体层中间。
可结合图4理解上述步骤,图4是图3所示薄膜晶体管的制造方法中步骤S13之后基板的结构示意图。图4中示出玻璃基板110、栅极层120及绝缘层130,栅极层120形成于基板110上,绝缘层130覆盖于栅极层120,半导体层140形成于绝缘层130上,导体层150形成于半导体层140上。
S14:在导体层和绝缘层上形成源漏极层,源漏极层和半导体层之间设置有导体层或导电间隔部。
在本步骤S14中,源漏极层和半导体层之间可能设置有导体层或导电间隔部。
对于源漏极层和半导体层之间设置导体层的情况,即步骤S13中所形成的导体层覆盖于半导体层,使得本步骤S14中所形成的源漏极层与半导体层之间由导体层间隔。
对于源漏极层和半导体层之间设置导电间隔部的情况,在本步骤S14之前,会在绝缘层上设置导电间隔部。即该导电间隔部与半导体层同层设置,使得本步骤S14中形成的源漏极层与半导体层之间由导电间隔部间隔。
S15:在绝缘层、源漏极层和半导体层上设置钝化层。
由于步骤S14中出现导体层或者导电间隔部两种情况,导致步骤S15后形成两种不同形状的薄膜晶体管,对于两种不同形状的薄膜晶体管,可参阅图1和图2,图1即对应导电间隔部的情况,图2对应导体层的情况。
在步骤S14中形成源漏极层后,对导体层进行图案处理,形成沟道,导体层为两分离岛体结构。在本步骤S15中所形成的钝化层会形成于半导体层上,即位于沟道中。
本实施例薄膜晶体管包括准备基板;在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层;在绝缘层上依次形成半导体层和导体层;:在半导体层两端设置导体层或者导电间隔部,在导体层和绝缘层上形成源漏极层;在绝缘层、源漏极层和半导体层上设置钝化层,由于源漏极层被导体层或导电间隔部阻挡不能接触半导体层,可以有减小漏电流的效果,改善薄膜晶体管的特性。
请参阅图5,图5是本发明又一实施例薄膜晶体管的制造方法的流程示意图,在本实施例中,薄膜晶体管的制造方法可以包括以下步骤。
S21:准备基板。
S22:在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层。
步骤S21-S22与步骤S11-S12类似。此外,本步骤S22中在玻璃基板上设置栅极层和绝缘层,具体来说,在玻璃基板上利用PVD(Physical Vapor Deposition,物理气相沉积)技术沉积一层金属,并且图形化以形成栅极层,在本实施例中形成栅极层的金属材料是钼,当然在其他实施例中也可以是其他金属材料;接着再利用PECVD(Plasma Enhanced ChemicalVapor Deposition,等离子体增强化学的气相沉积法)技术沉积一层绝缘物质形成绝缘层,绝缘层是覆盖在栅极层上的,即栅极层形成在玻璃基板和绝缘层中间,在本实施例中绝缘层的材料是氧化硅,在其他实施例中也可以是氮化硅或其他能够达到绝缘目的的材料。
S23:在绝缘层上依次形成半导体层和导体层,导体层上设置有光阻材料。
本步骤S23中,在上述步骤S22中得到的玻璃基板上继续设置半导体层和导体层,具体来说,包括以下步骤。
S231:在绝缘层上形成非晶硅层。
在绝缘层上利用PECVD技术沉积一层非晶硅材料,然后通过曝光刻蚀使非晶硅图形化,得到非晶硅层。
S232:在非晶硅层上沉积导体材料。
在已经图形化的非晶硅上利用PECVD技术沉积一层导体层材料,PECVD技术中的成膜气体里加入少量的乙硼烷,乙硼烷的用量可以根据实际操作添加,如0.5毫升,1毫升,5毫升,10毫升等,在本实施例中用量可以是10毫升,因此沉积的导体材料中包含硼离子。
S233:对非晶硅层进行结晶处理,得到作为半导体层的多晶硅层。
利用快速加热技术在650℃(±50℃)的温度下加热15min(±1min)就可以结晶使下层形成半导体层,即非晶硅形成为多晶硅,加热的温度和时间可以根据实际情况进行设定,在本实施例中,利用快速加热技术在650℃的温度下加热15min使非晶硅进行结晶,由于上表面中含有较多的硼离子,结晶的温度和时间会被降低,所以结晶方向是从上向下进行的,形成远离绝缘层的导体材料和接近绝缘层的半导体层。
S234:对导体材料进行图案化处理,得到导体层。
在对导体材料图案化处理后,不去除导体层上的光阻材料,直接进入步骤S24。
可结合图6和图7理解上述步骤,图6是图5所示薄膜晶体管的制造方法中步骤S232后基板的结构示意图,图7是图5所示薄膜晶体管的制造方法中步骤S234后基板的结构示意图。
图6中示出玻璃基板110、栅极层120及绝缘层130,栅极层120形成于基板110上,绝缘层130覆盖于栅极层120,非晶硅层140形成于绝缘层130上,导体层材料150沉积于非晶硅层140上。
图7中示出半导体层140形成于绝缘层130上,导体层150形成于半导体层140上,光阻材料190设置于导体层150上,其他标号部分与图6中描述相同。
S24:对半导体层进行掺杂处理,以在绝缘层上及半导体层的侧面设置导电间隔部。
利用离子注入技术对半导体层植入一定量的硼离子,硼离子的植入剂量可以根据实际需求进行设定,例如植入0.1毫升、0.5毫升、1毫升、3毫升等等,本实施例中硼离子的植入剂量为1毫升,除去导体层上的光阻材料后,利用快速加热技术进行活化处理,加热温度为550℃~590℃,加热时间为1~2分钟,其中加热温度和加热时间可根据实际情况进行设定,例如加热温度可以是550℃、560℃、570℃、580℃、590℃,加热时间可以是1分钟、1分15秒、1分30秒、1分45秒、2分钟,在本实施例中,加热温度为550℃,加热时间为2分钟,此时会在半导体层的侧壁也形成导体层材料,即导电间隔部。
S25:去除光阻材料。
形成导电间隔部后,去除光阻材料。
S26:在导体层和绝缘层上形成源漏极层。
利用物理气相沉积技术在导体层上沉积一层由钼、铝、钼三层叠加的金属材料,将近其图案化处理以形成源漏极层,此时源漏极层设置于导体层和绝缘层上,由于半导体层侧壁有导电间隔部,所以源漏极层被导电间隔部阻挡,不与半导体层接触。
可结合图8理解上述步骤,图8是图5所示薄膜晶体管的制造方法中步骤S25后基板的结构示意图。
图8中示出,导电间隔部160设置于半导体层140的侧壁,还设置于导体层150与绝缘层130之间,其他标号部分与图7中描述相同。
S27:在绝缘层、源漏极层和半导体层上设置钝化层。
形成源漏极层之后,对导电层进行处理,从而形成沟道,去掉沟道上表面的导体层,留下沟道下部的半导体层,形成沟道之后,会继续设置一层钝化层来保护沟道,具体来说,以形成的源漏极层为金属电极,将其做为光罩进行对导体层进行刻蚀以形成沟道,将沟道上表面的导体层去除掉,留下下部的沟道半导体层,从而得到薄膜晶体管,此时再利用PECVD沉积一层钝化材料,图案化以形成钝化层,钝化材料可以是氧化硅或其他材料,本实施例中钝化材料为氧化硅。钝化层设置在绝缘层、源漏极层和半导体层上,完成薄膜晶体管的制作。最终得到的薄膜晶体管即可参考图1所示的情况。
请参阅图9,图9是本发明又一实施例薄膜晶体管的制造方法的流程示意图,在本实施例中,薄膜晶体管的制造方法可以包括以下步骤。
S31:准备基板。
S32:在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层。
S33:在绝缘层上依次形成半导体层和导体层。
S34:在导体层和绝缘层上形成源漏极层,其中源漏极层和半导体层之间设置有导体层。
S35:在绝缘层、源漏极层和半导体层上设置钝化层。
本实施例中的上述步骤S31-S35与上述实施例的相应步骤类似,相同部分不再赘述。
不同之处在于,本实施例步骤S33中,具体包括以下步骤。
S331:在绝缘层上形成非晶硅层。
S332:在非晶硅层上沉积导体材料。
S333:对非晶硅层进行结晶处理,得到作为半导体层的多晶硅层。
S334:对导体材料进行图案化处理,得到导体层。
其中,在步骤S334对导体材料进行图案化处理时,得到覆盖半导体层的导体层,具体结合图10进行理解,图10是图9所示薄膜晶体管的制造方法步骤S334中光罩蚀刻的示意图。在利用光罩进行蚀刻的过程中,光罩尺寸较大,在对导体材料进行图案化过程中,通过光罩来定义导体层区域,使导体层的图形比半导体层的图形稍大一点,即导体层覆盖在半导体层上,导体层还设置在绝缘层之上。
在步骤S34中,利用物理气相沉积技术在导体层上沉积一层由钼、铝、钼三层叠加的金属材料,将近其图案化处理以形成源漏极层,此时源漏极层设置于导体层和绝缘层上,由于半导体层被导体层覆盖,所以源漏极层被导体层阻挡,不与半导体层接触。
步骤S35中,形成源漏极层之后,对导电层进行处理,从而形成沟道,去掉沟道上表面的导体层,留下沟道下部的半导体层,形成沟道之后,会继续设置一层钝化层来保护沟道,具体来说,以形成的源漏极层为金属电极,将其做为光罩进行对导体层进行刻蚀以形成沟道,将沟道上表面的导体层去除掉,留下下部的沟道半导体层,从而得到薄膜晶体管,此时再利用PECVD沉积一层钝化材料,图案化以形成钝化层,钝化材料可以是氧化硅或其他材料,本实施例中钝化材料为氧化硅。钝化层设置在绝缘层、源漏极层和半导体层上,完成薄膜晶体管的制作。最终得到的薄膜晶体管即可参考图2所示的情况。
本实施例薄膜晶体管包括准备基板;在基板上依次形成栅极层及绝缘层,绝缘层覆盖于栅极层;在绝缘层上依次形成半导体层和导体层;:在半导体层两端设置导体层或者导电间隔部,在导体层和绝缘层上形成源漏极层;在绝缘层、源漏极层和半导体层上设置钝化层,由于源漏极层与半导体层之间有导体层或导电间隔部阻挡,从而阻止源漏极层与半导体层直接接触,可以有减小漏电流的效果,改善薄膜晶体管的特性。
请参阅图11,图11是本发明液晶显示面板一实施例的结构示意图。本实施例液晶显示面板200包括薄膜晶体管21,薄膜晶体管21与上述薄膜晶体管100类似,具体不再赘述。
此外,薄膜晶体管21构成一层,为实现显示,液晶显示面板200中还包括液晶层22。
本实施例中,液晶显示面板中薄膜晶体管源漏极层和半导体层之间没有直接接触,减少了二者之间漏电流的问题,从而提高薄膜晶体管的性能,继而提高液晶显示面板的显示性能。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种薄膜晶体管,其特征在于,所述薄膜晶体管包括:
基板;
栅极层,设置在所述基板上;
绝缘层,覆盖于所述栅极层;
半导体层,设置在所述绝缘层上;
导体层,设置在所述半导体层上;
源漏极层,设置在所述导体层和所述绝缘层上,在所述源漏极层和所述半导体层之间设置有所述导体层或者导电间隔部;
钝化层,设置在所述绝缘层、源漏极层和所述半导体层上。
2.根据权利要求1所述的薄膜晶体管,其特征在于,所述导体层覆盖所述半导体层,以使所述源漏极层和所述半导体层之间设置有所述导体层。
3.根据权利要求1所述的薄膜晶体管,其特征在于,在所述半导体层的侧面设置所述导电间隔部,以使所述源漏极层和所述半导体层之间设置有所述导电间隔部。
4.根据权利要求3所述的薄膜晶体管,其特征在于,所述导电间隔部的材料与所述导体层的材料相同。
5.根据权利要求1所述的薄膜晶体管,其特征在于,所述半导体层包括多晶硅层,所述导体层包括P型导体层或N型导体层,所述源漏极层包括钼、铝、钼三层金属依次叠加的组合层。
6.一种薄膜晶体管的制造方法,其特征在于,所述制造方法包括:
基板;
在所述基板上依次形成栅极层及绝缘层,所述绝缘层覆盖于所述栅极层;
在所述绝缘层上依次形成半导体层和导体层;
在所述导体层和所述绝缘层上形成源漏极层,其中所述源漏极层和所述半导体层之间设置有所述导体层或者导电间隔部;
若所述源漏极层和所述半导体层之间设置有所述导电间隔部,则在形成源漏极层之前,在所述绝缘层上设置所述导电间隔部;
在所述绝缘层、源漏极层和所述半导体层上设置钝化层。
7.根据权利要求6所述的制造方法,其特征在于,所述制造方法进一步包括:
在所述绝缘层上依次形成半导体层和导体层,所述导体层上设置有光阻材料;
对所述半导体层进行掺杂处理,以在所述绝缘层上及所述半导体层的侧面设置所述导电间隔部;
在所述导体层和所述绝缘层上形成源漏极层,其中所述源漏极层和所述半导体层之间设置有所述导电间隔部。
8.根据权利要求6所述的制造方法,其特征在于,所述在所述绝缘层上依次形成半导体层和导体层包括:
在所述绝缘层上形成半导体层和导体材料;
对所述导体材料进行图案化处理,得到覆盖所述半导体层的导体层;
在所述导体层和所述绝缘层上形成源漏极层,其中所述源漏极层和所述半导体层之间设置有所述导体层。
9.根据权利要求7或8所述的制造方法,其特征在于,所述在所述绝缘层上依次形成半导体层和导体层包括:
在所述绝缘层上形成非晶硅层;
在所述非晶硅层上沉积导体材料;
对所述非晶硅层进行结晶处理,得到作为所述半导体层的多晶硅层;
对所述导体材料进行图案化处理,得到导体层。
10.一种液晶显示面板,所述液晶显示面板包括如上述权利要求1至5任一项所述的薄膜晶体管。
CN201710669995.4A 2017-08-07 2017-08-07 薄膜晶体管及其制造方法、液晶显示面板 Pending CN107369718A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710669995.4A CN107369718A (zh) 2017-08-07 2017-08-07 薄膜晶体管及其制造方法、液晶显示面板
US15/737,305 US10510899B2 (en) 2017-08-07 2017-10-20 Thin film transistor, thin film transistor manufacturing method and liquid crystal display panel
PCT/CN2017/106975 WO2019029009A1 (zh) 2017-08-07 2017-10-20 薄膜晶体管及薄膜晶体管的制造方法、液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710669995.4A CN107369718A (zh) 2017-08-07 2017-08-07 薄膜晶体管及其制造方法、液晶显示面板

Publications (1)

Publication Number Publication Date
CN107369718A true CN107369718A (zh) 2017-11-21

Family

ID=60309050

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710669995.4A Pending CN107369718A (zh) 2017-08-07 2017-08-07 薄膜晶体管及其制造方法、液晶显示面板

Country Status (2)

Country Link
CN (1) CN107369718A (zh)
WO (1) WO2019029009A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021027176A1 (zh) * 2019-08-13 2021-02-18 武汉华星光电半导体显示技术有限公司 阵列基板及其制备方法
CN113113475A (zh) * 2021-04-08 2021-07-13 合肥京东方显示技术有限公司 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101320181A (zh) * 2007-06-05 2008-12-10 株式会社日立显示器 显示装置及其制造方法
CN101339923A (zh) * 2007-10-17 2009-01-07 友达光电股份有限公司 形成薄膜晶体管阵列面板的方法及薄膜晶体管阵列面板
CN101409308A (zh) * 2007-10-10 2009-04-15 中华映管股份有限公司 薄膜晶体管、像素结构及其制造方法
CN101800248A (zh) * 2009-02-09 2010-08-11 索尼公司 薄膜晶体管和显示器件

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101320181A (zh) * 2007-06-05 2008-12-10 株式会社日立显示器 显示装置及其制造方法
CN101409308A (zh) * 2007-10-10 2009-04-15 中华映管股份有限公司 薄膜晶体管、像素结构及其制造方法
CN101339923A (zh) * 2007-10-17 2009-01-07 友达光电股份有限公司 形成薄膜晶体管阵列面板的方法及薄膜晶体管阵列面板
CN101800248A (zh) * 2009-02-09 2010-08-11 索尼公司 薄膜晶体管和显示器件

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021027176A1 (zh) * 2019-08-13 2021-02-18 武汉华星光电半导体显示技术有限公司 阵列基板及其制备方法
CN113113475A (zh) * 2021-04-08 2021-07-13 合肥京东方显示技术有限公司 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置

Also Published As

Publication number Publication date
WO2019029009A1 (zh) 2019-02-14

Similar Documents

Publication Publication Date Title
US9818775B2 (en) Array substrate, manufacturing method thereof, display device, thin-film transistor (TFT) and manufacturing method thereof
CN103456740B (zh) 像素单元及其制造方法、阵列基板和显示装置
CN103996716B (zh) 一种多晶硅薄膜晶体管的制备方法
CN102280445B (zh) 显示装置及其制造方法
CN104916584A (zh) 一种制作方法、阵列基板及显示装置
CN103887328B (zh) 薄膜晶体管阵列基板、液晶显示装置及制造方法
CN105870203B (zh) 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN103730508A (zh) 显示面板的垂直式薄膜晶体管结构及其制作方法
CN106206622A (zh) 一种阵列基板及其制备方法、显示装置
CN103050410B (zh) 低温多晶硅薄膜晶体管的制造方法、低温多晶硅薄膜晶体管
CN105810695B (zh) 阵列基板及显示装置
CN103022145B (zh) 阵列基板、显示装置及制备方法
CN103383989B (zh) 像素结构的制造方法及其结构
US11397359B2 (en) Thin film transistor array substrate, manufacturing method thereof, and display panel
CN101071816A (zh) 多晶硅薄膜晶体管阵列基板及其制造方法
CN109390359B (zh) 显示基板及其制作方法、显示装置
CN107564966A (zh) 薄膜晶体管及薄膜晶体管的制造方法、液晶显示面板
CN105304641A (zh) 一种低温多晶硅tft阵列基板的制造方法
CN104466020B (zh) 一种ltps像素单元及其制造方法
CN107369718A (zh) 薄膜晶体管及其制造方法、液晶显示面板
CN105655407A (zh) 多晶硅薄膜晶体管及其制备方法、阵列基板、显示装置
CN105448999A (zh) 多晶硅薄膜晶体管元件及其制作方法
CN106952963B (zh) 一种薄膜晶体管及制作方法、阵列基板、显示装置
KR0124958B1 (ko) 액정용 박막트랜지스터 및 그 제조방법
CN110137261A (zh) 薄膜晶体管及其制备方法、阵列基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20171121

RJ01 Rejection of invention patent application after publication