CN107369657B - 一种多区域并列排布的双面散热功率模块 - Google Patents
一种多区域并列排布的双面散热功率模块 Download PDFInfo
- Publication number
- CN107369657B CN107369657B CN201710762936.1A CN201710762936A CN107369657B CN 107369657 B CN107369657 B CN 107369657B CN 201710762936 A CN201710762936 A CN 201710762936A CN 107369657 B CN107369657 B CN 107369657B
- Authority
- CN
- China
- Prior art keywords
- bridge
- metal layer
- metal
- lower half
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
- H01L2224/331—Disposition
- H01L2224/3318—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/33181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
- H01L2224/49113—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Power Conversion In General (AREA)
Abstract
本发明公开了一种多区域并列排布的双面散热功率模块,与负极功率端子相连的金属绝缘基板上设有环形绝缘槽,环形绝缘槽内包围的金属层与上半桥芯片通过金属块相连,且与下半桥芯片通过金属块相连;或者设在与正极功率端子相连的金属绝缘基板上,环形绝缘槽内包围的金属层上烧结有下半桥芯片,且其上烧结有上半桥芯片。本发明通过将两个金属绝缘叠层设置,并在其中一个金属绝缘叠上设置环形绝缘槽,搭配功率模块内部的金属层、金属块烧结设计,减小了换流回路面积,大大降低了模块的寄生电感;并且正极、负极功率端子叠层设置容易与外部母排连接,尽量增大了金属层面积,有效降低了模块的引线电阻,达到了大幅降低寄生电感的目的。
Description
技术领域
本发明涉及功率半导体模块,尤其是一种多区域并列排布的双面散热功率模块。
背景技术
全球能源危机与气候变暖的威胁让人们在追求经济发展的同时越来越重视节能减排、低碳发展。随着绿色环保在国际上的确立与推进,功率半导体的发展、应用前景更加广阔。现有电力电子功率模块封装体积大,重量重,不符合电力电子模块高功率密度、轻量化的要求,而且现有功率模块的寄生电感往往也比较大,造成较高的过冲电压,不仅增加了损耗,而且容易造成芯片过压击穿,还限制了在高开关频率场合的应用。另外,随着应用端功率密度的不断升级,现有功率模块的封装结构已经阻碍了功率密度的进一步提升,必须开发出更加有效的散热结构才能满足功率密度日益增长的需求。
近些年大家逐渐意识到了功率模块寄生电感对高频化应用的限制,纷纷对如何降低功率模块的寄生电感展开研究,但聚焦的重点普遍放在功率模块内部,而对露出在功率模块外部的功率端子形状及位置研究极少。现有双面散热功率模块的正、负极功率端子往往采用并排引出结构,此结构的换流回路较大,寄生电感很难进一步降低;而且通过大量仿真、测试,验证了正、负极功率端子的组合形式对功率模块的寄生电感影响较大。
发明内容
发明目的:针对上述现有技术存在的缺陷,本发明旨在提供一种体积小、重量轻、寄生电感小的双面散热功率模块。
技术方案:一种多区域并列排布的双面散热功率模块,包括正极功率端子、负极功率端子和输出功率端子,正极功率端子和负极功率端子各连接一个金属绝缘基板,两个金属绝缘基板叠层设置,与正极功率端子相连的金属绝缘基板上烧结有上半桥芯片与下半桥芯片;
与负极功率端子相连的金属绝缘基板上设有环形绝缘槽,环形绝缘槽内包围的金属层与上半桥芯片通过金属块相连,环形绝缘槽外的金属层通过金属块与输出功率端子相连,且与下半桥芯片通过金属块相连;
或者,与正极功率端子相连的金属绝缘基板上设有上设有环形绝缘槽,环形绝缘槽内包围的金属层上烧结有下半桥芯片,环形绝缘槽外的金属层通过金属块与输出功率端子相连,且其上烧结有上半桥芯片;
上半桥芯片与下半桥芯片通过金属块与其对面的金属层相连。
进一步的,所述正极功率端子与负极功率端子叠层设置。
进一步的,所述正极功率端子与负极功率端子的连接孔为同轴孔。
进一步的,当与负极功率端子相连的金属绝缘基板上设有环形绝缘槽时,与正极功率端子相连的金属绝缘基板上设有正极金属层、负极金属层、上半桥门极金属层、下半桥门极金属层和下半桥发射极/源极金属层;正极金属层上烧结有正极功率端子和上半桥芯片,负极金属层上烧结有输出功率端子和下半桥芯片;上半桥芯片包括上半桥开关芯片和上半桥二极管芯片,下半桥芯片包括下半桥开关芯片和下半桥二极管芯片,上半桥开关芯片的门极与上半桥门极金属层相连,下半桥开关芯片的门极与下半桥门极金属层相连;下半桥发射极/源极金属层通过烧结的金属块与其对面的金属绝缘基板上环形绝缘槽外的金属层相连;上半桥门极金属层还连接有上半桥驱动端子,下半桥门极金属层还连接有下半桥驱动端子。
进一步的,当与正极功率端子相连的金属绝缘基板上设有上设有环形绝缘槽时,该金属绝缘基板上设有第二正极金属层、被环形绝缘槽包围的第二负极金属层、第二上半桥门极金属层和第二下半桥门极金属层;第二正极金属层上烧结有正极功率端子和上半桥芯片,第二负极金属层上烧结有和下半桥芯片,且与输出功率端子通过金属块相连;上半桥芯片包括上半桥开关芯片和上半桥二极管芯片,下半桥芯片包括下半桥开关芯片和下半桥二极管芯片,上半桥开关芯片的门极与第二上半桥门极金属层相连,下半桥开关芯片的门极与第二下半桥门极金属层相连;第二上半桥门极金属层还连接有上半桥驱动端子,第二下半桥门极金属层还连接有下半桥驱动端子。
进一步的,其中一个金属绝缘基板上设有温度采样金属层,温度采样金属层的表面烧结有温度传感元件和温度采样端子。
进一步的,上半桥开关芯片的门极与上半桥门极金属层之间、下半桥开关芯片的门极与下半桥门极金属层之间,均通过键合线相连。
进一步的,所述两个金属绝缘基板的外侧均设有散热装置。
进一步的,还包括塑封外壳,两个金属绝缘基板位于外侧的金属层的中间部分均露出在塑封外壳的外部,并且高出塑封外壳。
有益效果:本发明通过将两个金属绝缘基板叠层设置,并在其中一个金属绝缘基板上设置环形绝缘槽,搭配功率模块内部的金属层、金属块烧结设计,减小了换流回路面积,大大降低了模块的寄生电感;并且正极、负极功率端子叠层设置容易与外部母排连接;尽量增大了金属层面积,有效降低了模块的引线电阻,同时达到了降低寄生电感的目的。
附图说明
图1是本发明的结构示意图;
图2是本发明的内部结构示意图;
图3 、图4是实施例1的底部金属绝缘基板示意图;
图5是实施例1的顶部金属绝缘基板示意图;
图6 是实施例1的俯视图;
图7 是图6的AA截面示意图;
图8 是图7的电流示意图;
图9 是实施例2的底部金属绝缘基板示意图;
图10是实施例2的顶部金属绝缘基板示意图。
实施方式
下面通过实施例结合附图对本技术方案进行详细说明。
实施例1
如图1所示,一种多区域并列排布的双面散热功率模块,包括正极功率端子1、负极功率端子2和输出功率端子3,正极功率端子1和负极功率端子2各连接一个金属绝缘基板4,两个金属绝缘基板4叠层设置,图中可见,位于顶部的金属绝缘基板4与负极功率端子2相连,位于底部的金属绝缘基板4与正极功率端子1相连。与正极功率端子1相连的金属绝缘基板4上烧结有上半桥芯片与下半桥芯片,上半桥芯片与下半桥芯片均通过金属块6与其对面的金属层相连。
正极功率端子1与负极功率端子2叠层设置,正极功率端子1与负极功率端子2的连接孔为同轴孔。通过将正、负功率端子叠层设置,尽量减小功率模块的换流回路,使得寄生电感得到有效降低。本实施例中的两个金属绝缘基板4的外侧均可设置散热装置,双面散热的方式能够能提高散热效率。
如图2所示,正极功率端子1与负极功率端子2位于模块的同一侧、长度一致,且两者叠层设置,塑封外壳包围部分正极、负极功率端子2,正极功率端子1、负极功率端子2的连接孔为同轴孔,且连接孔尺寸一致,连接孔的内部设置有塑封材料,并且塑封外壳上具有与连接孔同轴的安装孔。实施时具体两个连接孔的尺寸也可不一致,两个电极的形状大小也可以不一致,方便安装即可。顶部的金属绝缘基板4的上表面部分金属层、底部的金属绝缘基板4的下表面部分金属层均露出在塑封外壳外部,且超出塑封外壳。
如图3、图4所示,与正极功率端子1相连的金属绝缘基板4,即顶部金属绝缘基板4上设有正极金属层401、负极金属层402、上半桥门极金属层403、下半桥门极金属层404和下半桥发射极/源极金属层405;正极金属层401上烧结有正极功率端子1和上半桥芯片,负极金属层402上烧结有输出功率端子3和下半桥芯片;上半桥芯片包括上半桥开关芯片7和上半桥二极管芯片8,下半桥芯片包括下半桥开关芯片9和下半桥二极管芯片10,上半桥开关芯片7的门极与上半桥门极金属层403相连,下半桥开关芯片9的门极与下半桥门极金属层404相连;下半桥发射极/源极金属层405通过烧结的金属块6与其对面的金属绝缘基板4上环形绝缘槽5外的金属层相连;上半桥门极金属层403还连接有上半桥驱动端子11,下半桥门极金属层404还连接有下半桥驱动端子12。
其中一个金属绝缘基板4上设有温度采样金属层406,温度采样金属层406的表面烧结有温度传感元件13和温度采样端子14。本实施例中是设置在与正极功率端子1相连的金属绝缘基板4上。
上半桥开关芯片7的门极与上半桥门极金属层403之间、下半桥开关芯片9的门极与下半桥门极金属层404之间,均通过键合线相连,实际操作时也可以采用本领域常规的其他连接方式。
如图5所示,与负极功率端子2相连的金属绝缘基板4,即底部金属绝缘基板4上设有多个环形绝缘槽5,环形绝缘槽5通过蚀刻金属绝缘基板4上层的金属层得到,本实施例中环形绝缘槽个数为上半桥开关芯片7的个数的一半,也可以采用其他形式,将一个、两个或更多上半桥开关芯片7连接在同一个环形绝缘槽5内。环形绝缘槽5内包围的金属层与上半桥芯片通过金属块6相连,环形绝缘槽5外的金属层通过金属块与输出功率端子3相连,且与下半桥芯片通过金属块6相连;并且由图可知,环形绝缘槽5内还烧结有与其对面的负极金属层402相连的金属块6。
如图6、图7、图8所示,正极功率端子1输入的电流通过底部金属绝缘基板4的正极金属层401、上半桥开关芯片7、金属块6、顶部金属绝缘基板4的环形绝缘槽5内金属层、金属块6、底部金属绝缘基板4的负极金属层402,然后通过输出电极输出;续流时,电流由负极功率端子2、顶部金属绝缘基板4的环形绝缘槽5外金属层、金属块6、下半桥二极管芯片10、底部金属绝缘基板4的负极金属层402,最后通过输出功率端子3输出。
下半桥开关芯片9开通后的电流流向,以及下半桥开关芯片9关断后上半桥二极管芯片7续流的电流流向与图8类似,在此不再赘述。
实施例2
如图9、图10所示,本实施例与实施例1的结构基本相同,不同之处在于,本实施例中与正极功率端子1相连的金属绝缘基板4上设有环形绝缘槽5,环形绝缘槽5内包围的金属层上烧结有下半桥芯片,环形绝缘槽5外的金属层通过金属块与输出功率端子3相连,且其上烧结有上半桥芯片;
与正极功率端子1相连的金属绝缘基板4上设有第二正极金属层411、被环形绝缘槽5包围的第二负极金属层412、第二上半桥门极金属层413和第二下半桥门极金属层414;第二正极金属层411上烧结有正极功率端子1和上半桥芯片,第二负极金属层412上烧结有和下半桥芯片,且与输出功率端子3通过金属块相连;上半桥芯片包括上半桥开关芯片7和上半桥二极管芯片8,下半桥芯片包括下半桥开关芯片9和下半桥二极管芯片10,上半桥开关芯片7的门极与第二上半桥门极金属层413相连,下半桥开关芯片9的门极与第二下半桥门极金属层414相连;第二上半桥门极金属层413还连接有上半桥驱动端子11,第二下半桥门极金属层414还连接有下半桥驱动端子12。
其具体的金属层设置如图中所示,具体各金属层的连接方式可参照实施例1由本领域技术人员按照常规设置,在此不做赘述。
以上仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (6)
1.一种多区域并列排布的双面散热功率模块,包括正极功率端子(1)、负极功率端子(2)和输出功率端子(3),其特征在于,正极功率端子(1)和负极功率端子(2)各连接一个金属绝缘基板(4),两个金属绝缘基板(4)叠层设置,与正极功率端子(1)相连的金属绝缘基板(4)上烧结有上半桥芯片与下半桥芯片;其中一个金属绝缘基板(4)上设有温度采样金属层(406),温度采样金属层(406)的表面烧结有温度传感元件(13)和温度采样端子(14);
与负极功率端子(2)相连的金属绝缘基板(4)上设有环形绝缘槽(5),环形绝缘槽(5)内包围的金属层与上半桥芯片通过金属块(6)相连,环形绝缘槽(5)外的金属层通过金属块与输出功率端子(3)相连,且与下半桥芯片通过金属块(6)相连;当与负极功率端子(2)相连的金属绝缘基板(4)上设有环形绝缘槽(5)时,与正极功率端子(1)相连的金属绝缘基板(4)上设有正极金属层(401)、负极金属层(402)、上半桥门极金属层(403)、下半桥门极金属层(404)和下半桥发射极/源极金属层(405);正极金属层(401)上烧结有正极功率端子(1)和上半桥芯片,负极金属层(402)上烧结有输出功率端子(3)和下半桥芯片;上半桥芯片包括上半桥开关芯片(7)和上半桥二极管芯片(8),下半桥芯片包括下半桥开关芯片(9)和下半桥二极管芯片(10),上半桥开关芯片(7)的门极与上半桥门极金属层(403)相连,下半桥开关芯片(9)的门极与下半桥门极金属层(404)相连;下半桥发射极/源极金属层(405)通过烧结的金属块(6)与其对面的金属绝缘基板(4)上环形绝缘槽(5)外的金属层相连;上半桥门极金属层(403)还连接有上半桥驱动端子(11),下半桥门极金属层(404)还连接有下半桥驱动端子(12);
或者,与正极功率端子(1)相连的金属绝缘基板(4)上设有环形绝缘槽(5),环形绝缘槽(5)内包围的金属层上烧结有下半桥芯片,环形绝缘槽(5)外的金属层通过金属块与输出功率端子(3)相连,且其上烧结有上半桥芯片;当与正极功率端子(1)相连的金属绝缘基板(4)上设有环形绝缘槽(5)时,该金属绝缘基板(4)上设有第二正极金属层(411)、被环形绝缘槽(5)包围的第二负极金属层(412)、第二上半桥门极金属层(413)和第二下半桥门极金属层(414);第二正极金属层(411)上烧结有正极功率端子(1)和上半桥芯片,第二负极金属层(412)上烧结有下半桥芯片,且与输出功率端子(3)通过金属块相连;上半桥芯片包括上半桥开关芯片(7)和上半桥二极管芯片(8),下半桥芯片包括下半桥开关芯片(9)和下半桥二极管芯片(10),上半桥开关芯片(7)的门极与第二上半桥门极金属层(413)相连,下半桥开关芯片(9)的门极与第二下半桥门极金属层(414)相连;第二上半桥门极金属层(413)还连接有上半桥驱动端子(11),第二下半桥门极金属层(414)还连接有下半桥驱动端子(12);
上半桥芯片与下半桥芯片通过金属块(6)与其对面的金属层相连。
2.根据权利要求1所述的一种多区域并列排布的双面散热功率模块,其特征在于,所述正极功率端子(1)与负极功率端子(2)叠层设置。
3.根据权利要求2所述的一种多区域并列排布的双面散热功率模块,其特征在于,所述正极功率端子(1)与负极功率端子(2)的连接孔为同轴孔。
4.根据权利要求3所述的一种多区域并列排布的双面散热功率模块,其特征在于,上半桥开关芯片(7)的门极与上半桥门极金属层(403)之间、下半桥开关芯片(9)的门极与下半桥门极金属层(404)之间,均通过键合线相连。
5.根据权利要求1所述的一种多区域并列排布的双面散热功率模块,其特征在于,所述两个金属绝缘基板(4)的外侧均设有散热装置。
6.根据权利要求1所述的一种多区域并列排布的双面散热功率模块,其特征在于,还包括塑封外壳,两个金属绝缘基板(4)位于外侧的金属层的中间部分均露出在塑封外壳的外部,并且高出塑封外壳。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710762936.1A CN107369657B (zh) | 2017-08-30 | 2017-08-30 | 一种多区域并列排布的双面散热功率模块 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710762936.1A CN107369657B (zh) | 2017-08-30 | 2017-08-30 | 一种多区域并列排布的双面散热功率模块 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107369657A CN107369657A (zh) | 2017-11-21 |
CN107369657B true CN107369657B (zh) | 2023-10-13 |
Family
ID=60312262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710762936.1A Active CN107369657B (zh) | 2017-08-30 | 2017-08-30 | 一种多区域并列排布的双面散热功率模块 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107369657B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110323142B (zh) * | 2018-03-29 | 2021-08-31 | 台达电子工业股份有限公司 | 功率模块及其制造方法 |
CN109768694A (zh) * | 2018-10-14 | 2019-05-17 | 深圳市慧成功率电子有限公司 | 一种具有熔断器的功率模块 |
CN109560067A (zh) * | 2018-10-14 | 2019-04-02 | 深圳市慧成功率电子有限公司 | 一种分边连接功率电极组合及功率模块 |
CN109768036A (zh) * | 2018-10-14 | 2019-05-17 | 深圳市慧成功率电子有限公司 | 一种具有回流导电层的功率模块 |
CN109560066A (zh) * | 2018-10-14 | 2019-04-02 | 深圳市慧成功率电子有限公司 | 一种具有过桥导电层的功率模块 |
CN109768039A (zh) * | 2018-12-17 | 2019-05-17 | 深圳市慧成功率电子有限公司 | 一种双面散热功率模块 |
CN109585436B (zh) * | 2018-12-17 | 2024-06-04 | 深圳市奕通功率电子有限公司 | 一种穿插分支布局的功率模块 |
CN110391215B (zh) * | 2019-06-11 | 2021-03-23 | 全球能源互联网研究院有限公司 | 功率模块及其制造方法 |
CN110571204A (zh) * | 2019-08-28 | 2019-12-13 | 天津大学 | 具有双面散热能力的双向开关功率器件及制作方法 |
CN110690120B (zh) * | 2019-09-27 | 2021-08-03 | 天津大学 | 烧结封装mos芯片双向开关电子模块及其制作方法 |
CN110536062B (zh) * | 2019-10-15 | 2021-03-02 | Oppo广东移动通信有限公司 | 摄像模组、摄像模组的组装工序和电子设备 |
CN111554645B (zh) * | 2020-04-07 | 2021-09-03 | 合肥工业大学 | 集成叠层母排的双面水冷SiC半桥模块封装结构 |
CN117458227B (zh) * | 2023-12-25 | 2024-06-18 | 山东艾诺智能仪器有限公司 | 一种带电流约束的三电平逆变器叠层铜排 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006134990A (ja) * | 2004-11-04 | 2006-05-25 | Fuji Electric Holdings Co Ltd | 半導体装置 |
CN105264658A (zh) * | 2013-10-29 | 2016-01-20 | 富士电机株式会社 | 半导体模块 |
CN105931998A (zh) * | 2016-06-17 | 2016-09-07 | 扬州国扬电子有限公司 | 一种绝缘基板结构及使用该基板的功率模块 |
CN207165547U (zh) * | 2017-08-30 | 2018-03-30 | 扬州国扬电子有限公司 | 一种多区域并列排布的双面散热功率模块 |
-
2017
- 2017-08-30 CN CN201710762936.1A patent/CN107369657B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006134990A (ja) * | 2004-11-04 | 2006-05-25 | Fuji Electric Holdings Co Ltd | 半導体装置 |
CN105264658A (zh) * | 2013-10-29 | 2016-01-20 | 富士电机株式会社 | 半导体模块 |
CN105931998A (zh) * | 2016-06-17 | 2016-09-07 | 扬州国扬电子有限公司 | 一种绝缘基板结构及使用该基板的功率模块 |
CN207165547U (zh) * | 2017-08-30 | 2018-03-30 | 扬州国扬电子有限公司 | 一种多区域并列排布的双面散热功率模块 |
Also Published As
Publication number | Publication date |
---|---|
CN107369657A (zh) | 2017-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107369657B (zh) | 一种多区域并列排布的双面散热功率模块 | |
CN107393901B (zh) | 一种叠层基板的双面散热功率模块 | |
US9111928B2 (en) | Switch circuit package module | |
CN107195623B (zh) | 一种双面散热高可靠功率模块 | |
CN107170720A (zh) | 一种叠层封装双面散热功率模块 | |
CN103515365B (zh) | 一种大功率压接式igbt器件 | |
CN104716128A (zh) | 功率模块、电源变换器以及功率模块的制造方法 | |
CN109300889B (zh) | 一种ac-dc芯片与高压续流二极管集成芯片结构及电源模组 | |
CN104242048B (zh) | 一种传导冷却叠阵半导体激光器封装结构 | |
CN110246835B (zh) | 一种三维集成高压碳化硅模块封装结构 | |
CN106972762A (zh) | 电源模块 | |
CN111916438B (zh) | 一种碳化硅维也纳整流器半桥模块的封装结构 | |
CN102693969A (zh) | 一种igbt功率模块 | |
CN203481226U (zh) | 一种大功率压接式igbt器件 | |
CN203607394U (zh) | 功率集成模块 | |
CN104701268B (zh) | 智能功率模块 | |
CN107146775A (zh) | 一种低寄生电感双面散热功率模块 | |
CN207165558U (zh) | 一种叠层基板的双面散热功率模块 | |
CN207038508U (zh) | 一种叠层封装双面散热功率模块 | |
CN110349943B (zh) | 一种高压igbt半桥模块 | |
CN111642061B (zh) | 一种Vienna整流用双面结构碳化硅功率模块及其制备方法 | |
CN210866229U (zh) | 一种发光二极管 | |
CN204204849U (zh) | 一种芯片封装结构 | |
CN207165547U (zh) | 一种多区域并列排布的双面散热功率模块 | |
CN221304684U (zh) | GaN功率器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |