CN106935397A - 一种单层陶瓷电容器或单层压敏电阻器的制造方法 - Google Patents

一种单层陶瓷电容器或单层压敏电阻器的制造方法 Download PDF

Info

Publication number
CN106935397A
CN106935397A CN201511032370.4A CN201511032370A CN106935397A CN 106935397 A CN106935397 A CN 106935397A CN 201511032370 A CN201511032370 A CN 201511032370A CN 106935397 A CN106935397 A CN 106935397A
Authority
CN
China
Prior art keywords
ceramic
layer
piezoresistor
substrate
ceramic capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201511032370.4A
Other languages
English (en)
Inventor
李伟力
沈昆岚
阙华昌
李国正
徐晓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KUNSHAN WANFENG ELECTRONICS CO Ltd
Original Assignee
KUNSHAN WANFENG ELECTRONICS CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KUNSHAN WANFENG ELECTRONICS CO Ltd filed Critical KUNSHAN WANFENG ELECTRONICS CO Ltd
Priority to CN201511032370.4A priority Critical patent/CN106935397A/zh
Publication of CN106935397A publication Critical patent/CN106935397A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/10Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Thermistors And Varistors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

本发明公开了一种单层陶瓷电容器或单层压敏电阻器的制造方法,其包括以下步骤:(1)陶瓷基板制备(2)陶瓷基板电极化,基板表面制备多个独立电极,基板正反面电极位置对称(3)陶瓷基板切割,沿电极间中线或其他方向切割基板,形成单片陶瓷芯片(4)陶瓷芯片焊接外接引线(5)涂覆环氧绝缘层(6)打印标识,出厂测试。本发明通过制备陶瓷基体并电极化后切割的方式制备单层陶瓷电容或单层压敏电阻器,可根据需要自由选择陶瓷基板的切割尺寸,制备单片陶瓷芯片,无需传统工艺中生片排片摇板等治具,并避免了一旦某一产品规格尺寸终止,备份库存品浪费的问题,且上下料仅需操作整块陶瓷基板,提升各工序上下料效率,减少工艺不良分选的难度。

Description

一种单层陶瓷电容器或单层压敏电阻器的制造方法
技术领域
本发明涉及陶瓷电子元件制造领域,尤其指一种单层陶瓷电容器或单层压敏电阻器的制造方法。
背景技术
单层陶瓷电容器普遍应用于电源、家电、汽车等设备中,起滤波、振荡、耦合等作用,单层压敏电阻器普遍用于电路保护,当前单层陶瓷电容器或单层压敏电阻器普遍为圆柱形,经陶瓷粉料成型、生片烧结、电极化、引线焊接、包封测试等工序制备成品。粉料成型工序中采用冲压或挤制冲片的方式,制备出多个生片单片,其余工序采用批量集中的原则生产,如生片烧结工序,需将多片生片集中、紧密排列后装入匣钵,烧结成瓷,如电极化工序,需将多片陶瓷基片集中、排入溅射掩膜板或印刷底板中,溅射或印刷烧结形成电极。当前工艺采用批量集中的方法可使同一工艺动作同时施加在多个单片,提升生产效率,但每个工序都要将上一工序制备的单片半成品重新集中,排列装入新的载具,人工、治具主要消耗在此处,当前单层陶瓷电容器或单层压敏电阻器规格多样,基本每种规格都要有对应的成型模具、生片排钵摇板、印刷底板、印刷网板、溅射掩膜板,而且为批量化生产,相应治具数量均不只一块,相应的存储、维护、检查、更换都需要投入大量人力,且单层陶瓷电容器或单层压敏电阻器规格更新迅速,一旦规格更换,相应配套的治具从此闲置,存在较大的浪费。此外,人力资源主要消耗在上料下料中,人力的使用存在浪费,且一旦出现制程中异常,带有工艺缺陷的半成品混入下一工序,其分选将极为困难,为减少人工及治具浪费,提升生产效率,本发明提出一种单层陶瓷电容器或单层压敏电阻器的制造方法。
发明内容
本发明的目的在于提供一种单层陶瓷电容器或单层压敏电阻器的制造方法,通过制造工序的设计,可有效减少人工、治具消耗,提升生产效率、同时降低产品工艺控制难度。
为了实现上述发明的目的,本发明采用以下技术方案实现:一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于包括以下步骤:
1)陶瓷基板制备,制备包含未分割的多片单片基体的整块基片板。
2)陶瓷基板电极化,根据预备制造的单层陶瓷电容器或单层压敏电阻器规格,按一定间距在整块陶瓷基片板上制备出多个电极。
3)陶瓷基片切割,按预备制造的单层陶瓷电容器或单层压敏电阻器规格,将电极化后的陶瓷基板切割成单个的带电极的单层陶瓷电容器或单层压敏电阻器陶瓷芯片。
4)焊接,在单层陶瓷电容器或单层压敏电阻器陶瓷芯片电极上焊接外接引线。
5)涂覆,焊接引线后的单层陶瓷电容器或单层压敏电阻器芯片涂覆环氧树脂绝缘层,绝缘层包裹陶瓷芯片、焊锡及部分引线。
6)打印、测试,在环氧树脂层打印标识,并按国家标准测试性能。
其中,步骤1)中的陶瓷基板可以是陶瓷基板内部无间隙的立方体形结构。
作为另一种方案,步骤1)中的陶瓷基板可以是多个单片陶瓷基片间采用纵向、横向陶瓷短柱连接形成的网格结构。
其中,步骤2)中的陶瓷基板电极化可采用印刷烧结法,在陶瓷基板正反两面对称位置印刷出多块互相不连通的导电浆料区域,烧结后形成电极。
作为另一种方案,步骤2)中的陶瓷基板电极化可采用磁控溅射法,在陶瓷基板正反两面覆盖掩膜板后,暴露出多块互不连通且在陶瓷基板正反两面位置对称的陶瓷基板区域,溅射金属靶材,形成电极。
作为另一种方案,步骤2)中的陶瓷基板电极化可采用喷墨打印法,在陶瓷基板正反两面位置对称的区域直接打印电子墨水及催化剂,使电子墨水中的金属盐还原并沉积,形成电极。
其中,步骤3)中的陶瓷基板切割方式可采用常规机械切割,采用金刚石切刀切割,将陶瓷基板切割成多个单片的陶瓷芯片。
作为另一种方案,步骤3)中的陶瓷基板切割方式可采用水刀切割。
作为另一种方案,步骤3)中的陶瓷基板切割方式可采用激光切割。
与现有技术相比,本发明的有益效果是:
本发明采用先制备整块陶瓷板,再电极化后切割为单片的方式,在烧结、电极化的工序中,相比原有工艺形式,本发明中多片单片的陶瓷基片以连接为整块陶瓷基板的形式已实现集中,无需生片排钵、印刷排版、掩膜排版中将多个单片排入载具的工艺动作,只需整片放入、卸下,上下料效率显著提升。本发明制备的陶瓷基板均为未分割成单片陶瓷基片的形式,陶瓷基板制备后,可根据客户需求,灵活调整电极化位置及基片切割尺寸,形成需要的规格,可避免部分企业存在的电子元件按某一规格尺寸制备库存,市场需求发生变化,此尺寸产品淘汰,原有库存无法处理的问题。同时,采用陶瓷基板的形式,物料上料、下料可按生产顺序放置,生产过程中一旦发现工艺缺陷,可按区段有效隔离不良品,无需整体分选,有利于提高生产效率。
在叠层电容器中,同样使用切割方式,但其工艺中切割的是延流叠层后的陶瓷生片,其各层生片中已印刷电极,相应规格已固定,无法通过切割改变产品规格尺寸,本发明采用制备单层陶瓷电容器或单层压敏电阻器陶瓷基体后电极化的工艺路线,可根据需要,调整电极位置及尺寸,自由选择最终陶瓷芯片的规格。本发明中陶瓷基板为同一规格,工序中无需生片摇板的治具,基板的承载底板也只需同种规格,可大幅减少治具用量,并减少单层陶瓷电容器或单层压敏电阻器规格尺寸废止后治具弃用的情况,减少治具浪费。电极化制程中所用的掩膜板或印刷网版的电极位置与预备切割的陶瓷基片尺寸相关,一旦出现陶瓷基片规格废弃,相应掩膜板或印刷网版也会闲置,对于规格废弃风险高、非通用的陶瓷基片规格,可采用喷墨打印法制备电极,其无需相应掩膜板或印刷网版,可按设定间距在陶瓷基板上直接打印电子墨水形成电极,规避治具废弃风险。对于因陶瓷材质或厚度原因易于出现切割开裂、且切割后陶瓷基片规格尺寸废弃可能性小的陶瓷基板,可采用基板内部存在间隙、各单片基片间通过陶瓷短柱连接的结构,或采用激光、水刀切割方式,以避免过长的切割时间及机械切割震动可能引起的基板开裂、陶瓷元件边缘破损不良。
附图说明
图1是本发明一种单层陶瓷电容器或单层压敏电阻器的制造方法的工艺流程图。
图2是本发明一种单层陶瓷电容器或单层压敏电阻器的制造方法的一种陶瓷基板结构。
图3是本发明一种单层陶瓷电容器或单层压敏电阻器的制造方法的一种陶瓷基板网格状结构。
具体实施方式
下面结合附图对本发明的具体实施方式进一步说明:
实施例1,参见附图1、2所示,本发明一种单层陶瓷电容器或单层压敏电阻器的制造方法用于制备氧化锌压敏电阻器的具体工艺流程如下:
1)制备氧化锌压敏电阻器的陶瓷基板:氧化锌陶瓷粉料经冲压模具成型,形成立方体形单张陶瓷基板生片,陶瓷基板生片整张放入匣钵,烧结形成氧化锌陶瓷基板001,氧化锌陶瓷基板001为无缝隙的立方体形结构,陶瓷基板001的厚度根据压敏电阻器设计达到的通流能力确定。
2)压敏电阻器陶瓷基板001电极化:压敏电阻器陶瓷基板001表面强风清洁,表面覆盖掩膜板,掩膜板为两块表面开出多个平行排列的方形窗口且相对扣紧后方形窗口位置对称的不锈钢板,掩膜板电极尺寸及间距根据预备制作的单片压敏电阻器芯片规格尺寸确定,覆盖掩膜板的压敏电阻陶瓷基板001进入磁控溅射机溅射形成方形金属电极。
3)陶瓷基片001切割:沿陶瓷基板001同一表面中相邻两电极的中线切割,通过金刚石砂轮刀将陶瓷基板切割为多片单片压敏电阻器芯片。
4)焊接:在切割后的单片压敏电阻器芯片电极上焊接外接引线。
5)涂覆:焊接引线后的压敏电阻器芯片涂覆环氧树脂绝缘层,绝缘层包裹芯片、焊锡及部分引线。
6)打印、测试:在环氧树脂层打印标识,按国家标准测试压敏电阻器性能。
通过上述步骤制得压敏电阻器,并对所制产品进行测试,结果如下:
表1:
电压类别 471K 681K 821K
尺寸(mm) 12×12×1.7 18×18×2.8 18×18×3.4
压敏电压范围(V) 423~517 612~748 738~902
漏电流(μA) ≤3 ≤4 ≤4
非线性系数 ≥70 ≥55 ≥75
国标通流压敏电压变化率 ≤±10% ≤±10% ≤±10%
工频电压耐受特性 OK OK OK
标称放电压敏电压变化率 ≤±10% ≤±10% ≤±10%
结果合格。
实施例2,参见附图1、3所示,本发明单层陶瓷电容器或单层压敏电阻器的制造方法用于制备单层陶瓷电容器的具体工艺流程如下:
1)制备单层陶瓷电容器的陶瓷基板002:陶瓷电容器粉料经冲压模具成型,形成内部多个方片003间通过纵向、横向陶瓷短柱004连接形成网格状结构的陶瓷基板生片,陶瓷基板生片整张放入匣钵,烧结形成陶瓷电容器基板002。
2)单层陶瓷电容器陶瓷基板002电极化:陶瓷基板002表面强风清洁,装入承载底板后,选取对应印刷网版,印刷导电浆料后烧结,形成电极,电极中心位于陶瓷基板002每一小方片003的中心。
3)陶瓷基片002切割:沿陶瓷基板002中每一小方片003边缘切割,通过激光切割机,切下陶瓷短柱004,将陶瓷基板002切割成多片单层陶瓷电容器芯片。
4)焊接:在切割后的单层陶瓷电容器芯片电极上焊接外接引线。
5)涂覆:焊接引线后单层陶瓷电容器芯片涂覆环氧树脂绝缘层,绝缘层包裹芯片、焊锡及部分引线。
6)打印、测试:在环氧树脂层打印标识,按国家标准测试单层陶瓷电容器性能。
通过上述步骤制得单层陶瓷电容器,并对所制产品进行测试,结果如下:
表2:
类别 Y5U Y5P
尺寸(mm) 5×5×0.4 6×6×0.2
K值 ≥10000 ≥3000
介质损耗 ≤1% ≤2%
BDV(DC)/MM ≥6.5KV ≥7KV
绝缘电阻 ≥10GΩ ≥10GΩ
潮后介质损耗 ≤2.5% ≤2.5%
结果合格。
实施例3,参见附图1、3所示,本发明单层陶瓷电容器或单层压敏电阻器的制造方法用于制备单层陶瓷电容器的具体工艺流程如下:
1)制备单层陶瓷电容器的陶瓷基板002:陶瓷电容器粉料经冲压模具成型,形成内部多个方片003间通过纵向、横向陶瓷短柱004连接形成网格状结构的陶瓷基板生片,陶瓷基板生片整张放入匣钵,烧结形成陶瓷电容器基板002。
2)单层陶瓷电容器陶瓷基板002电极化:陶瓷基板002表面强风清洁,采用喷墨打印法以陶瓷基板002每一小方片003的中心为中心打印电子墨水及催化剂,使电子墨水中金属盐还原为金属并沉积在陶瓷基板002表面,形成电极。
3)陶瓷基片002切割:沿陶瓷基板002中每一小方片003边缘切割,通过水刀切割机,切下陶瓷短柱004,将陶瓷基板002切割成多片单层陶瓷电容器芯片。
4)焊接:在切割后的单层陶瓷电容器芯片电极上焊接外接引线。
5)涂覆:焊接引线后单层陶瓷电容器芯片涂覆环氧树脂绝缘层,绝缘层包裹芯片、焊锡及部分引线。
6)打印、测试:在环氧树脂层打印标识,按国家标准测试单层陶瓷电容器性能。
通过上述步骤制得单层陶瓷电容器,并对所制产品进行测试,结果如下:
表2:
类别 Y5V
尺寸(mm) 5×5×0.2
K值 ≥18000
介质损耗 ≤1.5%
BDV(DC)/MM ≥6.5KV
绝缘电阻 ≥10GΩ
潮后介质损耗 ≤2.5%
结果合格
本发明制备的单层陶瓷电容器各项技术指标均符合国标GB/T 2693-2001《电子设备用固定电容器第一部分总规范》标准要求,本发明制备的氧化锌压敏电阻器各项技术指标均符合国标GB/T 10193-1997《电子设备用压敏电阻器第1部分:总规范》标准要求。
以上所述仅为本发明的较佳实施方式,本发明的保护范围并不以上述实施方式为限。

Claims (9)

1.一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于包括以下步骤:
1)陶瓷基板制备,制备包含未分割的多片单片基体的整块基片板。
2)陶瓷基板电极化,根据预备制造的单层陶瓷电容器或单层压敏电阻器规格,按一定间距在整块陶瓷基片板上制备出多个电极。
3)陶瓷基片切割,按预备制造的单层陶瓷电容器或单层压敏电阻器规格,将电极化后的陶瓷基板切割成单个的带电极的单层陶瓷电容器或单层压敏电阻器陶瓷芯片。
4)焊接,在单层陶瓷电容器或单层压敏电阻器陶瓷芯片电极上焊接外接引线。
5)涂覆,焊接引线后的单层陶瓷电容器或单层压敏电阻器芯片涂覆环氧树脂绝缘层,绝缘层包裹陶瓷芯片、焊锡及部分引线。
6)打印、测试,在环氧树脂层打印标识,并按国家标准测试性能。
2.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板可以是陶瓷基板内部无间隙的立方体形结构。
3.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板可以是多个单片陶瓷基片间采用纵向、横向陶瓷短柱连接形成的网格结构。
4.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板电极化可采用印刷烧结法,在陶瓷基板正反两面对称位置印刷出多块互相不连通的导电浆料区域,烧结后形成电极。
5.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板电极化可采用磁控溅射法,在陶瓷基板正反两面覆盖掩膜板后,暴露出多块互不连通且在陶瓷基板正反两面位置对称的陶瓷基板区域,溅射金属靶材,形成电极。
6.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板电极化可采用喷墨打印法,在陶瓷基板正反两面位置对称的区域直接打印电子墨水及催化剂,使电子墨水中的金属盐还原并沉积,形成电极。
7.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板切割方式可采用常规机械切割,采用金刚石切刀切割,将陶瓷基板切割成多个单片的陶瓷芯片。
8.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板切割方式可采用水刀切割。
9.根据权利要求1所述的一种单层陶瓷电容器或单层压敏电阻器的制造方法,其特征在于,所述的陶瓷基板切割方式可采用激光切割。
CN201511032370.4A 2015-12-31 2015-12-31 一种单层陶瓷电容器或单层压敏电阻器的制造方法 Pending CN106935397A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511032370.4A CN106935397A (zh) 2015-12-31 2015-12-31 一种单层陶瓷电容器或单层压敏电阻器的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511032370.4A CN106935397A (zh) 2015-12-31 2015-12-31 一种单层陶瓷电容器或单层压敏电阻器的制造方法

Publications (1)

Publication Number Publication Date
CN106935397A true CN106935397A (zh) 2017-07-07

Family

ID=59444753

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511032370.4A Pending CN106935397A (zh) 2015-12-31 2015-12-31 一种单层陶瓷电容器或单层压敏电阻器的制造方法

Country Status (1)

Country Link
CN (1) CN106935397A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107731435A (zh) * 2017-09-26 2018-02-23 捷捷半导体有限公司 一种氧化锌压敏电阻器的制作方法
CN109365313A (zh) * 2018-10-15 2019-02-22 广东风华高新科技股份有限公司 一种裂纹陶瓷体的分选方法
CN109585162A (zh) * 2018-12-29 2019-04-05 广东爱晟电子科技有限公司 低应力单层芯片电容器及其制备方法
CN109875125A (zh) * 2019-03-07 2019-06-14 昂纳自动化技术(深圳)有限公司 电子烟雾化组件及其制作方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1601673A (zh) * 2004-08-31 2005-03-30 梁颖光 单层电容器元件的制备方法及其产品
CN103390499A (zh) * 2013-08-01 2013-11-13 广东风华高新科技股份有限公司 多层陶瓷电容器及其制备方法
US20140022694A1 (en) * 2011-01-04 2014-01-23 Oc Oerlikon Balzers Ag Method for manufacturing high performance multilayer ceramic capacitors

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1601673A (zh) * 2004-08-31 2005-03-30 梁颖光 单层电容器元件的制备方法及其产品
US20140022694A1 (en) * 2011-01-04 2014-01-23 Oc Oerlikon Balzers Ag Method for manufacturing high performance multilayer ceramic capacitors
CN103390499A (zh) * 2013-08-01 2013-11-13 广东风华高新科技股份有限公司 多层陶瓷电容器及其制备方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107731435A (zh) * 2017-09-26 2018-02-23 捷捷半导体有限公司 一种氧化锌压敏电阻器的制作方法
CN109365313A (zh) * 2018-10-15 2019-02-22 广东风华高新科技股份有限公司 一种裂纹陶瓷体的分选方法
CN109585162A (zh) * 2018-12-29 2019-04-05 广东爱晟电子科技有限公司 低应力单层芯片电容器及其制备方法
CN109875125A (zh) * 2019-03-07 2019-06-14 昂纳自动化技术(深圳)有限公司 电子烟雾化组件及其制作方法

Similar Documents

Publication Publication Date Title
CN106935397A (zh) 一种单层陶瓷电容器或单层压敏电阻器的制造方法
CN106782953B (zh) 一种压敏电阻器及制造工艺
US9252041B2 (en) Electrostatic chuck
EP0134136A2 (en) A method of producing ceramics
JP2015130481A (ja) 固体イオンキャパシタ
CN212659379U (zh) 层叠型线圈部件
US6700311B2 (en) Piezoelectric ceramic body having silver-containing internal electrodes
JP2014101271A (ja) 圧電セラミック多層エレメント
US10910542B2 (en) Laminated thermoelectric conversion element
CN103848571B (zh) 一种提高玻璃陶瓷电容器交流电压击穿强度的半导体玻璃釉及其制备方法
CN109585162B (zh) 低应力单层芯片电容器及其制备方法
CN116425528B (zh) 一种电介质陶瓷材料及其制备的片式多层陶瓷电容器
KR20150109293A (ko) 전압 비선형 저항 소자 및 그 제조 방법
CN102122553B (zh) 卧式结构的低阻值片式负温度系数热敏电阻及其制造方法
US20140340821A1 (en) Solid-state ion capacitor
KR101667073B1 (ko) 바리스터 세라믹, 바리스터 세라믹을 포함하는 다층 소자, 바리스터 세라믹의 제조 방법
CN103390499B (zh) 多层陶瓷电容器及其制备方法
CN211265274U (zh) 一种高压贴片陶瓷电容
CN101105992A (zh) 一种便于制造的压敏电阻器及其制备方法
CN203367017U (zh) 多层陶瓷电容器
JPH04247603A (ja) Ntcサーミスタ素子の製造方法
KR102224461B1 (ko) 열전소자 및 이를 포함하는 열전모듈, 열전환장치
CN213042804U (zh) 一种多层瓷介电容器
CN209544049U (zh) 一种压敏电阻芯片
CN113061017B (zh) 高强致冷件瓷板的制造方法和致冷件

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170707

RJ01 Rejection of invention patent application after publication