CN106851811B - 一种通信设备及增益控制方法 - Google Patents
一种通信设备及增益控制方法 Download PDFInfo
- Publication number
- CN106851811B CN106851811B CN201710150893.1A CN201710150893A CN106851811B CN 106851811 B CN106851811 B CN 106851811B CN 201710150893 A CN201710150893 A CN 201710150893A CN 106851811 B CN106851811 B CN 106851811B
- Authority
- CN
- China
- Prior art keywords
- mipi
- gpio
- instruction
- module
- transceiver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/04—TPC
- H04W52/52—TPC using AGC [Automatic Gain Control] circuits or amplifiers
Abstract
本发明实施例公开了一种通信设备及增益控制方法,涉及芯片技术领域,可以解决采用多个GPIO接口控制前端模块时需要的GPIO接口个数较多,导致的SoC的封装面积和成本过大的问题;并且,可以达到前端模块和收发机同步产生放大增益的目的。具体方案为:BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,指示mipi转GPIO模块在mipi指令的使能下,将mipi指令转换为GPIO指令,为至少一个前端模块提供GPIO指令,以使至少一个前端模块在GPIO指令的使能下产生放大增益,指示收发机在mipi指令的使能下产生放大增益。本发明实施例应用于控制放大增益同步的过程中。
Description
技术领域
本发明实施例涉及芯片技术领域,尤其涉及一种通信设备及增益控制方法。
背景技术
由于金属具有屏蔽手机信号的功能,随着手机机身的金属化,会导致手机信号辐射的能量降低;并且在设计手机时,考虑到手机待机时长和外观,会缩减天线占用空间。这样会影响天线效率,降低天线辐射的信号功率。其中,可以通过提高传导灵敏度来提高天线效率,提升天线辐射的信号功率。
为了提高传导灵敏度,可以为手机中的收发机外置低噪声放大器(Low NoiseAmplifier,LNA),即为手机的前端模块设置LNA,当前端模块的LNA和收发机同步产生放大增益时,便可以提高手机信号的增益,从而提高传导灵敏度。
具体实现方式如下:前端模块将手机天线接收到的信号发送给收发机,然后收发机将该信号发送基带信号处理器(Base Band Processor,BBP),BBP在接收到信号后,分别向多个通用输入输出(General Purpose Input Output,GPIO)接口和收发机发送移动处理器接口(Mobile Industry Processor Interface,Mipi)指令,多个GPIO接口和收发机集成在手机的片上系统(System On Chip,SoC);每个GPIO接口将接收到的mipi指令转换为GPIO指令,并向前端模块输出GPIO指令,使得前端模块的LNA产生放大增益;收发机在接收到mipi指令后,可以根据接收到的mipi指令产生放大增益。
但是,由于上述方法是采用多个GPIO接口控制前端模块的LNA,因而会造成手机的SoC封装面积和成本过大;并且,由于当收发机和前端模块的LNA同步产生放大增益时,才可以提高手机信号的增益,而上述方法中的前端模块的LNA产生放大增益的时刻与收发机产生放大增益的时刻可能并不同步,因而无法提高信号的增益,进而提高传导灵敏度。
发明内容
本申请提供一种通信设备及增益控制方法,可以通过采用mipi转GPIO模块控制前端模块,减小SoC的封装面积和成本;并且可以达到前端模块和收发机同步产生放大增益的目的。
为达到上述目的,本申请采用如下技术方案:
本申请的第一方面,提供一种通信设备,该通信设备可以包括:BBP、收发机、mipi转GPIO模块和至少一个前端模块。BBP分别与收发机和mipi转GPIO模块相耦合,mipi转GPIO模块分别与至少一个前端模块相耦合,收发机分别与至少一个前端模块相耦合。BBP,用于根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令。其中,第一时长为当BBP在同一时刻分别向mipi转GPIO模块和收发机发送mipi指令时,mipi转GPIO模块和收发机分别接收到mipi指令的时间差;或者,第一时长为从BBP在同一时刻分别向mipi转GPIO模块和收发机发送mipi指令开始,到至少一个前端模块和收发机分别产生放大增益的时间差。收发机,用于接收BBP发送的mipi指令,并在mipi指令的使能下,产生放大增益。mipi转GPIO模块,用于接收BBP发送的mipi指令,并在mipi指令的使能下,将mipi指令转换为GPIO指令,为至少一个前端模块提供GPIO指令。至少一个前端模块用于分别接收mipi转GPIO模块发送的GPIO指令,并在GPIO指令的使能下,产生放大增益。
本申请中,可以由mipi转GPIO模块将BBP发送的mipi指令转换为GPIO指令,并将GPIO指令发送给至少一个前端模块,使至少一个前端模块产生放大增益;而并不需要采用多个GPIO接口控制至少一个前端模块产生放大增益,因此可以减小SoC的封装面积和成本。
由于第一时长可以为当BBP在同一时刻向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和mipi转GPIO模块能够同时接收到mipi指令;并且,由于“收发机根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间都比较短,因此,“收发机根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间的时间差也会比较小。这样,可以保证收发机和至少一个前端模块可以在一定时间差内产生放大增益,也即收发机和mipi转GPIO模块从接收到mipi指令开始,到收发机和至少一个前端模块产生放大增益的时间差小于预定时间,从而达到收发机和至少一个前端模块同步产生放大增益的目的。
由于第一时长也可以为从BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令开始,到收发机和至少一个前端模块分别产生放大增益的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和至少一个前端模块同时产生放大增益。
综上所述,本申请的通信设备可以减小SoC的封装面积和成本,可以使收发机和至少一个前端模块同步产生放大增益。
在本申请的一种实现方式中,mipi转GPIO模块可以包括:mipi接口、处理模块和输出模块。其中,mipi接口,用于接收BBP发送的mipi指令。处理模块与mipi接口相耦合,用于将mipi接口接收的mipi指令转换为GPIO指令,并缓存GPIO指令。输出接口,用于将GPIO指令分别发送给至少一个前端模块。
结合第一方面,在本申请的一种实现方式中,收发机,还可以用于:接收BBP发送的mipi指令,并经过第三时长后,在mipi指令的使能下产生放大增益。
其中,收发机可以在接收到mipi指令后,开始在mipi指令的使能产生放大增益,也可以在经过第三时长后,开始在mipi指令的使能产生放大增益。
结合第一方面,在本申请的一种实现方式中,在第一时长为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差的情况下,BBP还可以用于控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令。其中,第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块产生放大增益的时间差。
其中,由于第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差;因此,在“收发机和mipi转GPIO模块能够同时接收到mipi指令”的情况下,如果BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令,便可以保证收发机和至少一个前端模块同时产生放大增益。其中,BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,便可以保证“收发机和mipi转GPIO模块能够同时接收到mipi指令”。
结合第一方面,在本申请的一种实现方式中,BBP具体可以用于:向收发机发送第一命令,该第一命令中携带有第二时长,该第一命令用于指示收发机从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令。
其中,上述使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。使能指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。
结合第一方面,在本申请的一种实现方式中,由于至少一个前端模块可能已经产生放大增益或者至少一个前端模块中未包含有LNA,此时,至少一个前端模块不需要产生放大增益,因此,BBP可以在向收发机发送第一命令之前,可以先确定至少一个前端模块是否需要产生放大增益。BBP还可以用于:确定至少一个前端模块均不产生放大增益;向收发机发送第二命令,该第二命令用于指示收发机在接收到mipi指令后,向mipi转GPIO模块发送禁止指令。
其中,禁止指令可以用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。禁止指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
本申请的第二方面,提供一种增益控制方法,BBP分别与收发机和mipi转GPIO模块相耦合,mipi转GPIO模块分别与至少一个前端模块相耦合。本申请的方法可以包括:BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,指示mipi转GPIO模块在mipi指令的使能下,将mipi指令转换为GPIO指令,为至少一个前端模块提供GPIO指令,以使至少一个前端模块在GPIO指令的使能下,产生放大增益,指示收发机在mipi指令的使能下,产生放大增益。其中,第一时长为当BBP在同一时刻分别向mipi转GPIO模块和收发机发送mipi指令时,mipi转GPIO模块和收发机分别接收到mipi指令的时间差;或者,第一时长为从BBP在同一时刻分别向mipi转GPIO模块和收发机发送mipi指令开始,到至少一个前端模块和收发机分别产生放大增益的时间差。
本申请中,可以由mipi转GPIO模块将BBP发送的mipi指令转换为GPIO指令,并将GPIO指令发送至少一个前端模块,使至少一个前端模块产生放大增益;而并不需要采用多个GPIO接口控制至少一个前端模块产生放大增益,因此可以减小SoC的封装面积和成本。
由于第一时长可以为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和mipi转GPIO模块能够同时接收到mipi指令;并且,由于“收发机根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间都比较短,因此,“收发机根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间的时间差也会比较小。这样,可以保证收发机和至少一个前端模块可以在一定时间差内产生放大增益,也即收发机和mipi转GPIO模块从接收到mipi指令开始,到收发机和至少一个前端模块产生放大增益的时间差小于预定时间,从而实现前端模块和收发机同步产生放大增益。
由于第一时长也可以为从BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令开始,到收发机和至少一个前端模块分别产生放大增益的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和至少一个前端模块同时产生放大增益。
综上所述,本申请的增益控制方法可以减小SoC的封装面积和成本,可以使收发机和至少一个前端模块同步产生放大增益。
结合第二方面,在本申请的一种实现方式中,在第一时长为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差的情况下,本申请的方法还可以包括:BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令。第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差。
其中,由于第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差;因此,在“收发机和mipi转GPIO模块能够同时接收到mipi指令”的情况下,如果BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令,便可以保证收发机和至少一个前端模块同时产生放大增益。其中,BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,便可以保证“收发机和mipi转GPIO模块能够同时接收到mipi指令”。
结合第二方面,在本申请的一种实现方式中,上述“BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令”的方法可以包括:BBP向收发机发送第一命令,该第一命令中携带有第二时长,该第一命令用于指示收发机从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令。
其中,上述使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。BBP可以在确定第二时长后,通过向收发机发送第一命令,使收发机在接收到mipi指令的第二时长后,向mipi转GPIO模块发送使能指令,使得mipi转GPIO模块在接收到使能指令后,向至少一个前端模块发送GPIO指令,从而使至少一个前端模块产生放大增益。
结合第二方面,在本申请的一种实现方式中,由于至少一个前端模块可能已经产生放大增益或者至少一个前端模块中未包含有LNA,此时,至少一个前端模块不需要产生放大增益,因此,BBP可以在向收发机发送第一命令之前,先确定至少一个前端模块是否需要产生放大增益。本申请中方法还可以包括:BBP确定至少一个前端模块均不产生放大增益;BBP向收发机发送第二命令,该第二命令可以用于指示收发机在接收到mipi指令后,向mipi转GPIO模块发送禁止指令。
其中,禁止指令可以用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。当BBP确定至少一个前端模块不需要产生放大增益时,可以向mipi转GPIO模块发送第二命令,使得收发机在接收到mipi指令后,直接向mipi转GPIO模块发送禁止指令,该禁止指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
附图说明
图1为现有的一种通信设备的结构示意图;
图2为本发明实施例提供的一种通信设备的结构示意图一;
图3为本发明实施例提供的一种mipi转GPIO模块的结构示意图;
图4为本发明实施例提供的一种通信设备的结构示意图二;
图5为本发明实施例提供的一种增益控制方法流程图一;
图6为本发明实施例提供的一种BBP确定第一时长的实例示意图;
图7为本发明实施例提供的一种增益控制方法流程图二;
图8为本发明实施例提供的一种增益控制方法流程图三;
图9为本发明实施例提供的一种增益控制方法的运行时序实例示意图;
图10为本发明实施例提供的一种增益控制方法流程图四;
图11为本发明实施例提供的一种增益控制方法的实例示意图。
具体实施方式
本发明实施例提供的通信设备及增益控制方法可以应用于控制放大增益同步的过程中,具体的,可以应用于BBP通过mipi指令控制收发机和至少一个前端模块同步产生放大增益的过程中。
请参考图1,其示出了现有的一种通信设备结构示意图。如图1所示,该通信设备10可以包括:BBP 100、至少一个GPIO接口(如GPIO接口201和GPIO接口202)、收发机300和至少一个前端模块(如前端模块401和前端模块402)。
其中,BBP 100分别与收发机300、GPIO接口201和GPIO接口202相耦合,GPIO接口201与前端模块401相耦合,GPIO接口202与前端模块402相耦合,收发机300分别与前端模块401和前端模块402相耦合,前端模块401和前端模块402还分别与天线耦合。前端模块401和前端模块402中均包含有LNA,当前端模块401和前端模块402分别从天线接收到无线信号时,前端模块401和前端模块402可以分别用于对接收到无线信号产生放大增益,收发机300中包含有放大模块(例如,集成在收发机中的LNA),可以用于对经前端模块401和前端模块402分别放大后的无线信号产生放大增益。BBP 100可以用于向至少一个GPIO接口和收发机300发送mipi指令,并控制收发机300和与至少一个GPIO接口对应的前端模块产生放大增益。
示例性的,本发明实施例中的各个模块之间的相互耦合,可以是各个模块之间通过有线连接的方式,也可以是通过无线连接的方式。例如BBP 100与收发机300可以是有线连接,也可以是无线连接。
如图1所示,前端模块401和前端模块402可以通过与收发机300之间的通道,将接收到的信号传送给收发机300,然后收发机300将信号发送给BBP 100;BBP 100在接收到信号后,可以通过mipi_0通道向GPIO接口201发送mipi指令,通过mipi_1通道向GPIO接口202发送mipi指令,通过mipi_2通道向收发机300发送mipi指令。GPIO接口201可以将接收到的mipi指令转换为GPIO指令,并向前端模块401输出该GPIO指令,GPIO接口202可以将接收到的mipi指令转换为GPIO指令,并向前端模块402输出该GPIO指令,使得前端模块401和前端模块402产生放大增益;收发机300在接收到mipi指令后,可以根据接收到的mipi指令产生放大增益。
示例性的,本发明实施例中的mipi指令可以为使能指令,用于使能收发机300产生放大增益,用于使能GPIO接口201和GPIO接口202产生GPIO指令;GPIO指令也可以为使能指令,用于使能前端模块401和前端模块402产生放大增益。
但是,BBP 100需要采用两个GPIO接口分别控制前端模块401和前端模块402,会造成SoC的封装面积和成本过大;并且,由于至少一个前端模块产生放大增益所用时间与收发机300产生放大增益所用时间可能不同,因此在BBP 100分别向多个GPIO接口和收发机300发送mipi指令后,收发机300和至少一个前端模块并不能够同步产生放大增益。
为了解决上述问题,本发明实施例提供一种通信设备11,如图2所示,该通信设备11可以包括:BBP 100、mipi转GPIO模块203、收发机300和至少一个前端模块(如前端模块401和前端模块402)。
具体的,BBP 100分别与收发机300和mipi转GPIO模块203相耦合,mipi转GPIO模块203分别与前端模块401和前端模块402相耦合,收发机300分别与前端模块401和前端模块402相耦合。
BBP 100,用于根据预设的第一时长,通过mipi_0通道向mipi转GPIO模块203发送mipi指令,通过mipi_1通道向收发机300发送mipi指令。
mipi转GPIO模块203,用于接收BBP 100发送的mipi指令,并在mipi指令的使能下,将mipi指令转换为GPIO指令,为前端模块401和前端模块402提供GPIO指令,以使前端模块401和前端模块402在GPIO指令的使能下产生放大增益。
收发机300,用于接收BBP 100发送的mipi指令,并在mipi指令的使能下,产生放大增益。
其中,第一时长为当BBP 100在同一时刻分别向收发机300和mipi转GPIO模块203发送mipi指令时,收发机300和mipi转GPIO模块203分别接收到mipi指令的时间差;或者,第一时长为从BBP 100在同一时刻向收发机300和mipi转GPIO模块203分别发送mipi指令开始,到收发机300和至少一个前端模块(如前端模块401和前端模块402)分别产生放大增益的时间差。
需要说明的是,本发明的通信设备11可以是多天线多通道的通信设备,即每个前端模块分别对应一根天线(图中未示出),本发明的通信设备11还可以是单天线的通信设备,即多个前端模块耦合到同一根天线,BBP 100通过使能其中一个前端模块,完成无线信号的接收,由于多个前端模块的放大增益互不相同,从而可以提供多个增益档位,满足不同的设计需求。
本发明实施例提供的通信设备,可以由mipi转GPIO模块将BBP发送的mipi指令转换为GPIO指令,并将GPIO指令发送给至少一个前端模块,使至少一个前端模块产生放大增益;而并不需要采用多个GPIO接口控制至少一个前端模块产生放大增益,因此可以减小SoC的封装面积和成本。
在本发明实施例的第一种应用场景中,由于第一时长为当BBP 100在同一时刻分别向收发机300和mipi转GPIO模块203发送mipi指令时,收发机300和mipi转GPIO模块203分别接收到mipi指令的时间差;因此,当BBP 100根据预设的第一时长,分别向mipi转GPIO模块203和收发机300发送mipi指令时,便可以保证收发机300和mipi转GPIO模块203能够同时接收到mipi指令。
并且,由于“收发机300根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块203将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间都比较短,因此,“收发机300根据mipi指令产生放大增益”所用的时间和“mipi转GPIO模块203将mipi指令转换为GPIO指令,并由至少一个前端模块根据GPIO指令产生放大增益”所用的时间的时间差也会比较小。这样,可以保证收发机300和至少一个前端模块可以在一定时间差内产生放大增益,即收发机300和mipi转GPIO模块203从接收到mipi指令开始,到收发机300和至少一个前端模块产生放大增益的时间差小于预定时间,从而达到收发机300和至少一个前端模块同步产生放大增益的目的。
在本发明实施例的第二种应用场景中,由于第一时长从为BBP 100在同一时刻分别向收发机300和mipi转GPIO模块203发送mipi指令开始,到收发机300和至少一个前端模块(如前端模块401和前端模块402)分别产生放大增益的时间差;因此,当根据预设的第一时长,分别向mipi转GPIO模块203和收发机300发送mipi指令时,便可以保证收发机300和至少一个前端模块同时产生放大增益。
综上所述,本申请的通信设备可以减小SoC的封装面积和成本,可以使收发机和至少一个前端模块同步产生放大增益。
进一步的,如图3所示,如图2所示的mipi转GPIO模块203可以包括:mipi接口2001、处理模块2002和输出模块2003。
其中,mipi接口2001,可以用于接收BBP 100发送的mipi指令。上述mipi指令可以包括mipi数据和mipi时钟序列,mipi接口2001中的SDATA端口用于接收mipi数据,mipi接口2001中的SCLK端口用于接收mipi时钟序列。
处理模块2002与mipi接口2001相耦合,处理模块2002可以用于将mipi接口2001接收的mipi指令转换为GPIO指令,并缓存GPIO指令。
输出接口2003,用于将GPIO指令分别发送给至少一个前端模块。
示例性的,如图3所示,处理模块2002可以将mipi接口2001接收的mipi指令写入到寄存器1(Register,Reg)中,并根据Reg1中的比特位D0-D7与GPIO_0-GPIO_7的映射关系,将Reg1中的8比特分别译码到GPIO_7-GPIO_0端口上输出。
进一步的,mipi转GPIO模块203还可以包括:供电模块。该供电模块可以用于向mipi转GPIO模块203的各个部分供电。其中,电源电压(Voltage Device Device,VDD)可以为mipi接口2001、处理模块2002和输出模块2003等供电,输入和输出电压(Voltage ForInput And Output,VIO)可以为上述SDATA端口和SCLK端口供电。
其中,本发明实施例中的mipi转GPIO模块,不仅可以用于控制至少一个前端模块,还可以用于控制功率放大器、天线开关以及天线协调器等。
在本发明实施例的一种场景下,即第一时长为“当BBP 100在同一时刻分别向收发机300和mipi转GPIO模块203发送mipi指令时,收发机300和mipi转GPIO模块203分别接收到mipi指令的时间差”时,即使BBP根据预设的第一时长,分别向mipi转GPIO模块203和收发机300发送mipi指令,收发机300、前端模块401和前端模块402也不能同时产生放大增益,只能保证收发机300、前端模块401和前端模块402产生放大增益的时间差小于预定时间,即收发机和至少一个前端模块可以在一定时间差内产生放大增益。
为了使得收发机300、前端模块401和前端模块402可以同时产生放大增益,BBP100还可以用于控制mipi转GPIO模块203从接收到mipi指令开始的第二时长后,向前端模块401和前端模块402发送GPIO指令。
其中,第二时长为收发机300和mipi转GPIO模块203同时接收到mipi指令时,收发机300与至少一个前端模块(如前端模块401和前端模块402)分别产生放大增益的时间差。
由于第二时长可以为收发机300和mipi转GPIO模块203同时接收到mipi指令时,收发机300和至少一个前端模块分别产生放大增益的时间差;因此,在“收发机300和mipi转GPIO模块203能够同时接收到mipi指令”的情况下,如果BBP 100控制mipi转GPIO模块203从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令,便可以保证收发机300和至少一个前端模块同时产生放大增益。其中,BBP 100据预设的第一时长,分别向mipi转GPIO模块203和收发机300发送mipi指令,便可以保证“收发机300和mipi转GPIO模块203能够同时接收到mipi指令”。
示例性的,本发明实施例中,BBP 100可以通过向收发机300发送第一命令(该第一命令中携带有第二时长),控制mipi转GPIO模块203从接收到mipi指令开始的第二时长后,向前端模块401和前端模块402发送GPIO指令。
其中,第一命令用于指示收发机300从接收到mipi指令开始的第二时长后,向mipi转GPIO模块203发送使能指令。
收发机300在接收到第一命令后,便可以执行从接收到mipi指令开始的第二时长后,向mipi转GPIO模块203发送使能指令,以指示mipi转GPIO模块203向前端模块401和前端模块402发送GPIO指令。
示例性的,上述使能指令可以为同步信号,该同步信号的取值可以为0或1。BBP100可以预先设定当同步信号的取值为1时,使能指令用于指示mipi转GPIO模块203向至少一个前端模块发送GPIO指令。或者,BBP 100也可以预先设定当同步信号的取值为0时,使能指令用于指示mipi转GPIO模块203向至少一个前端模块发送GPIO指令。
需要说明的是,在收发机300向mipi转GPIO模块203发送同步信号后,该同步信号持续时间为1个mipi指令周期,超出该周期后,收发机300将同步信号置0。
进一步的,前端模块401和前端模块402可能已经产生放大增益或者前端模块401和前端模块402中并未包含有LNA,即可能会存在前端模块401和前端模块402不需要产生放大增益,BBP 100可以先判断前端模块401和前端模块402是否需要产生放大增益,并根据判断结果向收发机300发送命令,该命令用于指示收发机300向mipi转GPIO模块203发送使能指令或者禁止指令,该使能指令可以为同步信号,该同步信号的取值可以为0或者1。
进一步的,BBP 100还可以用于:确定至少一个前端模块均不需要产生放大增益;向收发机300发送第二命令,该第二命令用于指示收发机300在接收到mipi指令后,向mipi转GPIO模块203发送禁止指令。
其中,禁止指令可以用于指示mipi转GPIO模块203不向至少一个前端模块(如前端模块401和前端模块402)发送GPIO指令。
示例性的,BBP 100可以获取BBP 100所在的通信设备(如终端设备或者基站)的业务情况,若BBP 100获取的业务情况为至少一个前端模块已经产生放大增益或者至少一个前端模块中并未包含有LNA时,BBP 100则可以用于向收发机300发送第二命令,使收发机300向mipi转GPIO模块203发送禁止指令,该禁止指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
需要说明的是,若BBP预先设定的使能指令为同步信号,且该同步信号的取值为1时,那么当BBP预先设定的禁止指令为同步信号时,该同步信号的取值为0;若BBP预先设定的使能指令为同步信号,且该同步信号的取值为0时,那么当BBP预先设定的禁止指令为同步信号时,该同步信号的取值为1。
进一步的,本发明实施例提供的通信设备中还可以包括至少两个mipi转GPIO模块。例如,如图4所示的通信设备11中可以包括两个mipi转GPIO模块。如图4所示,通信设备11除如图2所示的BBP 100、收发机300和mipi转GPIO模块203之外,还可以包括mipi转GPIO模块204和前端模块403。
其中,mipi转GPIO模块204与BBP 100相耦合,mipi转GPIO模块204与至少一个前端模块相耦合,例如,如图4所示,mipi转GPIO模块204与前端模块403相耦合。
BBP 100,具体可以用于根据预设的第一时长,通过mipi_0通道向mipi转GPIO模块203发送mipi指令,通过mipi_1通道向收发机300发送mipi指令,通过mipi_2通道向mipi转GPIO模块204发送mipi指令,
mipi转GPIO模块204,可以用于接收BBP 100发送的mipi指令,将在mipi指令的使能下,将mipi指令转换为GPIO指令,并为前端模块403提供GPIO指令,以使前端模块403在GPIO指令的使能下产生放大增益。
收发机300,用于接收BBP 100发送的mipi指令,并在mipi指令的使能下产生放大增益。
本发明实施例提供的通信设备11可以实现收发机300、前端模块401、前端模块402和前端模块403同步产生放大增益。
本发明实施例提供的通信设备,不仅可以减小SoC的封装面积和成本,实现收发机和至少一个前端模块同步产生放大增益,还可以根据BBP所在通信设备的实际业务情况,控制收发机向mipi转GPIO模块发送第一命令或者第二命令。
本发明实施例提供一种增益控制方法,可以应用于上述通信设备,如图5所示,该增益控制方法可以包括S501-S506:
S501、BBP确定第一时长。
在本发明实施例的第一种应用场景中,第一时长为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差。
由于如果BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令,则收发机和mipi转GPIO模块接收到mipi指令的时间也不相同,即收发机和mipi转GPIO模块不能同时接收到mipi指令,从而会导致收发机和至少一个前端模块可能不能够同步产生放大增益;因此,为了保证收发机和mipi转GPIO模块可以同时接收到mipi指令,BBP可以确定BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差(即第一时长),然后可以根据第一时长分别向收发机和mipi转GPIO模块发送mipi指令。
示例性的,BBP可以在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令,并在BBP所在通信设备(如终端设备或者基站)的非失忆性(Nonvolatile,NV)项中记录BBP向收发机和mipi转GPIO模块发送mipi指令的时刻(记为第一时刻),然后在NV项中记录从收发机获取的收发机接收到mipi指令的时刻(记为第二时刻),在NV项中记录从mipi转GPIO模块获取的mipi转GPIO模块接收到mipi指令的时刻(记为第三时刻);BBP根据NV项中记录的第一时刻和第二时刻,确定从BBP发送mipi指令,到收发机接收到mipi指令所需的时间(记为第一时间);BBP根据NV项中记录的第一时刻和第三时刻,确定从BBP发送mipi指令,到mipi转GPIO模块接收到mipi指令所需的时间(记为第二时间);BBP计算第一时间和第二时间的差值,得到第一时长,并记录在NV项中。
例如,假设“从BBP发送mipi指令开始,到mipi转GPIO模块接收到mipi指令”所需时间大于“从BBP发送mipi指令开始,到收发机接收到mipi指令”所需时间。如图6所示,BBP在手机的NV项中记录的第一时刻(即BBP向收发机和mipi转GPIO模块发送mipi指令的时刻)为t1,记录的第二时刻(即收发机接收到mipi指令的时刻)为t2,记录的第三时刻(即mipi转GPIO模块接收到mipi指令的时刻)为t3,则BBP确定的第一时间为t2-t1,BBP确定的第二时间为t3-t1,BBP计算第一时间和第二时间的差值为t3-t1-(t2-t1),即第一种应用场景中的第一时长为t3-t2。
在本发明实施例的第二种应用场景中,第一时长为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差。其中,即使收发机和mipi转GPIO模块不能同时接收到mipi指令,只要BBP根据“BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差(即第一时长)”分别向收发机和mipi转GPIO模块发送mipi指令,便可以保证收发机和至少一个前端模块同时产生放大增益。
示例性的,BBP可以在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令,并在BBP所在设备的NV项中记录BBP向收发机和mipi转GPIO模块发送mipi指令的时刻(记为第一时刻),然后在NV项中记录从收发机获取的收发机产生放大增益的时刻(记为第四时刻),在NV项中记录从mipi转GPIO模块获取的mipi转GPIO模块对应的前端模块产生放大增益的时刻(记为第五时刻);BBP根据在NV项中记录的第一时刻和第四时刻,确定从BBP发送mipi指令,到收发机产生放大增益所需的时间(记为第三时间);BBP根据在NV项中记录的第一时刻和第五时刻,确定从BBP发送mipi指令,到mipi转GPIO模块对应的前端模块产生放大增益所需的时间(记为第四时间);BBP计算第三时间和第四时间的差值,得到第一时长,并记录在NV项中。
例如,假设“从BBP发送mipi指令开始,到mipi转GPIO模块对应的前端模块产生放大增益”所需时间大于“从BBP发送mipi指令开始,到收发机产生放大增益”所需时间。BBP在手机的NV项中记录的第一时刻(即BBP向收发机和mipi转GPIO模块发送mipi指令的时刻)为t1,记录的第四时刻(即收发机产生放大增益的时刻)为t4,记录的第五时刻(即mipi转GPIO模块对应的前端模块产生放大增益的时刻)为t5,则BBP确定的第三时间为t4-t1,BBP确定的第四时间为t5-t1,BBP计算第三时间和第四时间的差值为t5-t1-(t4-t1),即第二种应用场景中的第一时长为t5-t4。
S502、BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令。
其中,mipi指令可以为使能指令,指示mipi转GPIO模块在mipi指令的使能下,将mipi指令转换为GPIO指令,为至少一个前端模块提供GPIO指令,以使至少一个前端模块在GPIO指令的使能下,产生放大增益,指示收发机在mipi指令的使能下,产生放大增益。
在本发明实施例的第一种应用场景中,由于第一时长为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差,因此BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和mipi转GPIO模块同时接收到mipi指令。
例如,第一时间(即从BBP发送mipi指令,到收发机接收到mipi指令所需的时间)t2-t1为1分钟,第二时间(即从BBP发送mipi指令,到mipi转GPIO模块接收到mipi指令所需的时间)t3-t1为3分钟,则第一种应用场景中的第一时长t3-t2为2分钟。BBP可以先向mipi转GPIO模块发送mipi指令,然后在2分钟之后向收发机发送mipi指令,如此便可以保证收发机和mipi转GPIO模块能够同时接收到mipi指令。
在第二种应用场景中,由于第一时长也可以为从BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差,因此BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以使得收发机和至少一个前端模块同时产生放大增益。
例如,第三时间(即从BBP发送mipi指令,到收发机产生放大增益所需的时间)t4-t1为3分钟,第四时间(即从BBP发送mipi指令,到至少一个前端模块产生放大增益所需的时间)t5-t1为4分钟,则第二种应用场景中的第一时长t5-t4为1分钟。BBP可以先向mipi转GPIO模块发送mipi指令,然后在1分钟之后向收发机发送mipi指令,如此便可以保证收发机和至少一个前端模块能够同时产生放大增益。
S503、收发机接收mipi指令,并在mipi指令的使能下产生放大增益。
其中,收发机中包含有放大模块,当收发机接收mipi指令后,收发机中的放大模块在mipi指令的使能下会产生放大增益。
示例性的,收发机可以在接收mipi指令后,开始在mipi指令的使能下产生放大增益;收发机也可以在接收mipi指令后,经过一个“等待时间”后,开始在mipi指令的使能下产生放大增益。
不论收发机是在接收mipi指令后,开始在mipi指令的使能下产生放大增益,还是在接收mipi指令后,经过一个“等待时间”后,开始在mipi指令的使能下产生放大增益,只要“收发机从接收到mipi指令开始,到产生放大增益”和“mipi转GPIO模块从接收到mipi指令开始,到向至少一个前端模块发送GPIO指令,使得至少一个前端模块产生放大增益”的时间差小于预定时间,即收发机和至少一个前端模块可以在一定时间差内产生放大增益,便可以实现收发机和至少一个前端模块同步产生放大增益。
S504、mipi转GPIO模块接收mipi指令,并在mipi指令的使能下,将mipi指令转化为GPIO指令。
其中,mipi转GPIO模块可以包括mipi接口、处理模块和输出模块。处理模块可以在mipi接口接收到mipi指令后,在mipi指令的使能下,将mipi接口接收的mipi指令转换为GPIO指令,并通过输出模块向至少一个前端模块发送GPIO指令。
S505、mipi转GPIO模块分别向至少一个前端模块发送GPIO指令。
其中,GPIO指令可以为使能指令,用于指示至少一个前端模块在GPIO指令的使能下产生放大增益。
需要说明的是,mipi转GPIO模块分别向至少一个前端模块发送GPIO指令所用的时间很短,在本发明实施例中可以忽略不计。
S506、前端模块接收GPIO指令,并在GPIO指令的使能下产生放大增益。
其中,前端模块接收到mipi转GPIO模块发送的GPIO指令后,前端模块的LNA在GPIO指令的使能下可以产生放大增益。
在本发明实施例的第一种应用场景中,BBP在根据确定的第一时长,分别向收发机和mipi转GPIO模块发送mipi指令后,可以保证收发机和mipi转GPIO模块同时接收到mipi指令;此时,只要“收发机从接收到mipi指令开始,到产生放大增益”和“mipi转GPIO模块从接收到mipi指令开始,到向至少一个前端模块发送GPIO指令,使得至少一个前端模块产生放大增益”的时间差小于预定时间,即收发机和至少一个前端模块可以在一定时间差内产生放大增益,便可以实现收发机和至少一个前端模块同步产生放大增益。
例如,假设上述预定时间为2分钟,第一时间(即从BBP发送mipi指令,到收发机接收到mipi指令所需的时间)t2-t1为1分钟,第二时间(即从BBP发送mipi指令,到mipi转GPIO模块接收到mipi指令所需的时间)t3-t1为3分钟,则第一种应用场景中的第一时长t3-t2为2分钟。BBP可以先向mipi转GPIO模块发送mipi指令,然后在2分钟之后向收发机发送mipi指令,如此便可以保证收发机和mipi转GPIO模块能够同时接收到mipi指令;“收发机从接收到mipi指令开始,到产生放大增益”的时间为2分钟,“mipi转GPIO模块从接收到mipi指令开始,到向至少一个前端模块发送GPIO指令,使得至少一个前端模块产生放大增益”的时间为1分钟,则“收发机从接收到mipi指令开始,到产生放大增益的时间”和“mipi转GPIO模块从接收到mipi指令开始,到向至少一个前端模块发送GPIO指令,使得至少一个前端模块产生放大增益的时间”的时间差小于预定时间,如此收发机和至少一个前端模块可以同步产生放大增益。
其中,本发明实施例中,可以同时执行S503和S504-S506。
本发明实施例提供一种增益控制方法,可以由mipi转GPIO模块将BBP发送的mipi指令转换为GPIO指令,并将GPIO指令发送给至少一个前端模块,使至少一个前端模块产生放大增益;而并不需要采用多个GPIO接口控制至少一个前端模块产生放大增益,因此可以减小SoC的封装面积和成本。
在第一种应用场景中,由于第一时长可以为当BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和mipi转GPIO模块分别接收到mipi指令的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和mipi转GPIO模块能够同时接收到mipi指令。这样,可以保证收发机和至少一个前端模块可以在一定时间差内产生放大增益,从而实现收发机和至少一个前端模块同步产生放大增益。
在第二种应用场景中,由于第一时长也可以为从BBP在同一时刻分别向收发机和mipi转GPIO模块发送mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差,因此当BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令时,便可以保证收发机和至少一个前端模块同时产生放大增益。
综上所述,本发明实施例提供的增益控制方法可以减小SoC的封装面积和成本,实现收发机和至少一个前端模块同步产生放大增益。
进一步的,在第一种应用场景中,BBP根据第一时长,分别向收发机和mipi转GPIO模块发送mipi指令,可以保证收发机和mipi转GPIO模块可以同时接收到mipi指令。但是,收发机和mipi转GPIO模块分别产生放大增益的时间还是存在一定的时间差。为了使得收发机和至少一个前端模块可以同时产生放大增益,如图7所示,在图5所示的S505之前,本发明实施例的方法还可以包括S701和S702:
S701、BBP确定第二时长。
其中,第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差。
示例性的,BBP可以根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,这样便可以保证mipi转GPIO模块和收发机同时接收到mipi指令;然后,BBP可以获取至少一个前端模块产生放大增益的时刻(记为第六时刻),获取收发机产生放大增益的时刻(记为第七时刻);BBP根据第六时刻和第七时刻计算得到第二时长。
一般而言,在收发机和mipi转GPIO模块同时接收到mipi指令的情况下,“收发机从接收到mipi指令开始,到产生放大增益”所需时间大于“mipi转GPIO模块从接收到mipi指令开始,到至少一个前端模块产生放大增益”所需时间。
例如,假设BBP获取的第六时刻(即至少一个前端模块产生放大增益的时刻)为t6,BBP获取的第七时刻(即收发机产生放大增益的时刻)为t7,则BBP计算的第二时长为t7-t6。
S702、BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令。
其中,由于第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块分别产生放大增益的时间差;因此,在“收发机和mipi转GPIO模块能够同时接收到mipi指令”的情况下,如果BBP控制mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令,便可以保证收发机和至少一个前端模块同时产生放大增益。其中,BBP根据预设的第一时长,分别向mipi转GPIO模块和收发机发送mipi指令,便可以保证“收发机和mipi转GPIO模块能够同时接收到mipi指令”。
例如,BBP确定的第二时长t7-t6为1分钟,BBP可以控制mipi转GPIO模块从接收到mipi指令开始的1分钟后,向至少一个前端模块发送GPIO指令,使得至少一个前端模块产生放大增益,如此便使得收发机和至少一个前端模块可以同时产生放大增益。
相应的,如图7所示,图5所示的S505可以替换为S505a:
S505a、mipi转GPIO模块根据BBP的控制,从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令。
其中,mipi转GPIO模块在接收到BBP发送的mipi指令后,对mipi指令译码转换处理,得到GPIO指令,并在第二时长后向至少一个前端模块发送GPIO指令,使得至少一个前端模块在接收到GPIO指令后产生放大增益。
由于第二时长为收发机和mipi转GPIO模块同时接收到mipi指令时,收发机和至少一个前端模块产生放大增益的时间差;因此,如果mipi转GPIO模块从接收到mipi指令开始的第二时长后,向至少一个前端模块发送GPIO指令,便可以使得收发机和至少一个前端模块同时产生放大增益。
本发明实施例可以通过BBP向收发机发送第一命令(该第一命令中携带有第二时长)的方法,实现收发机和至少一个前端模块同步产生放大增益。具体的,如图8所示,图7所示的S702可以替换为S702a,图7所示的S505a可以替换为S505b-S505e:
S702a、BBP向收发机发送第一命令。
其中,该第一命令中携带有第二时长,该第一命令用于指示收发机从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令。使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。
BBP可以在确定第二时长后,通过向收发机发送第一命令,使收发机在接收到mipi指令的第二时长后,向mipi转GPIO模块发送使能指令,使得该mipi转GPIO模块在接收到使能指令后,向至少一个前端模块发送GPIO指令,从而使至少一个前端模块产生放大增益。
示例性的,上述使能指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。
S505b、收发机接收BBP发送的第一命令。
其中,第一命令用于指示收发机从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令。
S505c、收发机从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令。
其中,收发机在接收第一命令后,可以从接收到mipi指令开始的第二时长后,向mipi转GPIO模块发送使能指令,使得mipi转GPIO模块在接收到使能指令后,向至少一个前端模块发送GPIO指令,从而使至少一个前端模块产生放大增益。
S505d、mipi转GPIO模块接收使能指令。
其中,使能指令用于指示mipi转GPIO模块向至少一个前端模块发送GPIO指令。GPIO指令可以为使能指令,用于使能至少一个前端模块产生放大增益。
S505e、mipi转GPIO模块接收到使能指令时,向至少一个前端模块发送GPIO指令。
示例性的,mipi转GPIO模块可以包括mipi接口、处理模块和输出模块。处理模块可以将mipi接口接收的mipi指令转换为GPIO指令,并在接收到使能指令时,通过输出模块向至少一个前端模块发送GPIO指令。
示例性的,如图9所示,其示出了本发明实施例中的mipi转GPIO模块处理mipi指令的运行时序示意图。其中,mipi转GPIO模块可以将接收到的mipi指令写入到Reg1中,并根据Reg1中的比特位D0-D7与GPIO_0-GPIO_7的映射关系,在经过第二时长td后,将Reg1中的比特值译码到对应的GPIO端口上输出。其中,图9中GPIO指令的输出值由低电平到高电平转换值标记为Vh,GPIO指令的输出值由高电平到低电平转换值标记为Vlow。
例如,Reg1中的比特0与GPIO_0输出的时序如图9所示,mipi转GPIO模块将Reg1中的比特0译码为GPIO_0指令,并译码到GPIO_0端口上,在GPIO_0指令的输出值经过第二时长td后达到高电平Vh后,向至少一个前端模块输出GPIO_0指令。
进一步的,至少一个前端模块可能已经产生放大增益或者至少一个前端模块中并未包含有LNA,此时,至少一个前端模块并不需要产生放大增益。因此,BBP可以在向收发机发送第一命令之前,判断至少一个前端模块是否需要产生放大增益,并根据判断结果向收发机发送命令,该命令用于指示收发机向mipi转GPIO模块发送使能指令。具体的,如图10所示,在图8所示的S702a之前,本发明实施例的方法还可以包括S1001:
S1001、BBP判断至少一个前端模块是否产生放大增益。
示例性的,BBP可以通过获取终端或者基站的业务情况,确定至少一个前端模块是否需要产生放大增益。若至少一个前端模块已经产生放大增益,或者至少一个前端模块中未包含有LNA时,BBP则确定至少一个前端模块不需要产生放大增益。
若BBP确定至少一个前端模块需要产生放大增益,则继续执行S702a、S505b-S505e和S506;若BBP确定至少一个前端模块不产生需要放大增益,则继续执行S1002-S1004:
S1002、BBP向收发机发送第二命令。
其中,第二命令用于指示收发机在接收到mipi指令后,向mipi转GPIO模块发送禁止指令。禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
当BBP确定至少一个前端模块不需要产生放大增益时,可以向mipi转GPIO模块发送禁止指令,使得收发机在接收到mipi指令后,直接向mipi转GPIO模块发送禁止指令。
示例性的,若BBP确定至少一个前端模块已经产生放大增益或者至少一个前端模块中未包含有LNA时,BBP则可以向收发机发送第二命令,使收发机向mipi转GPIO模块发送禁止指令,该禁止指令可以为同步信号,该同步信号的取值可以为0或1。BBP可以预先设定当同步信号的取值为1时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。或者,BBP也可以预先设定当同步信号的取值为0时,禁止指令用于指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
S1003、收发机接收BBP发送的第二命令。
S1004、mipi转GPIO模块不向至少一个前端模块发送GPIO指令。
其中,由于BBP确定至少一个前端模块不需要产生放大增益,BBP可以不考虑收发机与至少一个前端模块是否同步产生放大增益,只需要向收发机发送第二命令,使得收发机在接收到第二命令后,指示mipi转GPIO模块向至少一个前端模块发送输出值全为0的GPIO指令,即指示mipi转GPIO模块不向至少一个前端模块发送GPIO指令即可。
当然,本发明实施例中的至少一个前端模块不需要产生放大增益时,BBP也可以不向收发机发送第一命令或者第二命令,BBP只需要分别向收发机和mipi转GPIO模块发送mipi指令,使得收发机和mipi转GPIO模块分别根据mipi指令处理数据等。
示例性的,如图11所示,若图11中的前端模块401、前端模块402和前端模块403均需要产生放大增益,BBP 100可以向收发机300发送第一命令,该第一命令中携带有第二时长,该第一命令用于指示收发机300从接收到mipi指令开始的第二时长后,分别向mipi转GPIO模块203和mipi转GPIO模块204发送使能指令。
若图11中的前端模块401和/或前端模块402需要产生放大增益,而前端模块403不需要产生放大增益时,BBP 100可以向收发机300发送第一命令,该第一命令用于指示收发机300从接收到mipi指令开始的第二时长后,仅向mipi转GPIO模块203发送使能指令。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (9)
1.一种通信设备,其特征在于,包括:基带信号处理器BBP、收发机、移动行业处理器接口mipi转通用输入输出GPIO模块和至少一个前端模块;
所述BBP分别与所述收发机和所述mipi转GPIO模块相耦合,所述mipi转GPIO模块分别与所述至少一个前端模块相耦合,所述收发机分别与所述至少一个前端模块相耦合;
所述BBP,用于根据预设的第一时长,分别向所述mipi转GPIO模块和所述收发机发送mipi指令;
其中,所述第一时长为当所述BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令时,所述mipi转GPIO模块和所述收发机分别接收到所述mipi指令的时间差;或者,所述第一时长为从BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令开始,到所述至少一个前端模块和所述收发机分别产生放大增益的时间差;
所述收发机,用于接收所述BBP发送的所述mipi指令,并在所述mipi指令的使能下,产生放大增益;
所述mipi转GPIO模块,用于接收所述BBP发送的所述mipi指令,并在所述mipi指令的使能下,将所述mipi指令转换为GPIO指令,为所述至少一个前端模块提供所述GPIO指令;
所述至少一个前端模块用于分别接收所述mipi转GPIO模块发送的所述GPIO指令,并在所述GPIO指令的使能下,产生放大增益。
2.根据权利要求1所述的通信设备,其特征在于,所述mipi转GPIO模块包括:mipi接口、处理模块、和输出接口;
所述mipi接口,用于接收所述BBP发送的所述mipi指令;
所述处理模块,用于将所述mipi接口接收的所述mipi指令转换为所述GPIO指令,并缓存所述GPIO指令;
所述输出接口,用于将所述GPIO指令分别发送给所述至少一个前端模块。
3.根据权利要求1所述的通信设备,其特征在于,在第一时长为当所述BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令时,所述mipi转GPIO模块和所述收发机分别接收到所述mipi指令的时间差的情况下,
所述BBP,还用于控制所述mipi转GPIO模块从接收到所述mipi指令开始的第二时长后,向所述至少一个前端模块发送所述GPIO指令;
其中,所述第二时长为所述收发机和所述mipi转GPIO模块同时接收到所述mipi指令时,所述收发机和所述至少一个前端模块分别产生放大增益的时间差。
4.根据权利要求3所述的通信设备,其特征在于,所述BBP,具体用于:
向所述收发机发送第一命令,所述第一命令中携带有所述第二时长,所述第一命令用于指示所述收发机从接收到所述mipi指令开始的所述第二时长后,向所述mipi转GPIO模块发送使能指令;
其中,所述使能指令用于指示所述mipi转GPIO模块向所述至少一个前端模块发送所述GPIO指令。
5.根据权利要求3或4所述的通信设备,其特征在于,所述BBP,还用于:
确定所述至少一个前端模块均不产生放大增益;
向所述收发机发送第二命令,所述第二命令用于指示所述收发机在接收到所述mipi指令后,向所述mipi转GPIO模块发送禁止指令;
其中,所述禁止指令用于指示所述mipi转GPIO模块不向所述至少一个前端模块发送所述GPIO指令。
6.一种增益控制方法,其特征在于,基带信号处理器BBP分别与收发机和移动行业处理器接口mipi转通用输入输出GPIO模块相耦合,所述mipi转GPIO模块分别与至少一个前端模块相耦合,所述方法包括:
所述BBP根据预设的第一时长,分别向所述mipi转GPIO模块和所述收发机发送mipi指令,指示所述mipi转GPIO模块在所述mipi指令的使能下,将所述mipi指令转换为GPIO指令,为所述至少一个前端模块提供所述GPIO指令,以使所述至少一个前端模块在所述GPIO指令的使能下产生放大增益,指示所述收发机在所述mipi指令的使能下产生放大增益;
其中,所述第一时长为当所述BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令时,所述mipi转GPIO模块和所述收发机分别接收到所述mipi指令的时间差;或者,所述第一时长为从BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令开始,到所述至少一个前端模块和所述收发机分别产生放大增益的时间差。
7.根据权利要求6所述的方法,其特征在于,在所述第一时长为当所述BBP在同一时刻分别向所述mipi转GPIO模块和所述收发机发送mipi指令时,所述mipi转GPIO模块和所述收发机分别接收到所述mipi指令的时间差的情况下,
所述方法还包括:
所述BBP控制所述mipi转GPIO模块从接收到所述mipi指令开始的第二时长后,向所述至少一个前端模块发送所述GPIO指令;
其中,所述第二时长为所述收发机和所述mipi转GPIO模块同时接收到所述mipi指令时,所述收发机和所述至少一个前端模块分别产生放大增益的时间差。
8.根据权利要求7所述的方法,其特征在于,所述BBP控制所述mipi转GPIO模块从接收到所述mipi指令开始的第二时长后,向所述至少一个前端模块发送所述GPIO指令,包括:
所述BBP向所述收发机发送第一命令,所述第一命令中携带有所述第二时长,所述第一命令用于指示所述收发机从接收到所述mipi指令开始的所述第二时长后,向所述mipi转GPIO模块发送使能指令;
其中,所述使能指令用于指示所述mipi转GPIO模块向所述至少一个前端模块发送所述GPIO指令。
9.根据权利要求7或8所述的方法,其特征在于,还包括:
所述BBP确定所述至少一个前端模块均不产生放大增益;
所述BBP向所述收发机发送第二命令,所述第二命令用于指示所述收发机在接收到所述mipi指令后,向所述mipi转GPIO模块发送禁止指令;
其中,所述禁止指令用于指示所述mipi转GPIO模块不向所述至少一个前端模块发送所述GPIO指令。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710150893.1A CN106851811B (zh) | 2017-03-14 | 2017-03-14 | 一种通信设备及增益控制方法 |
PCT/CN2018/078873 WO2018166450A1 (zh) | 2017-03-14 | 2018-03-13 | 一种通信设备及增益控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710150893.1A CN106851811B (zh) | 2017-03-14 | 2017-03-14 | 一种通信设备及增益控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106851811A CN106851811A (zh) | 2017-06-13 |
CN106851811B true CN106851811B (zh) | 2019-11-05 |
Family
ID=59143881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710150893.1A Active CN106851811B (zh) | 2017-03-14 | 2017-03-14 | 一种通信设备及增益控制方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN106851811B (zh) |
WO (1) | WO2018166450A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106851811B (zh) * | 2017-03-14 | 2019-11-05 | 华为技术有限公司 | 一种通信设备及增益控制方法 |
CN114745772B (zh) * | 2022-06-14 | 2022-08-23 | 杰创智能科技股份有限公司 | 数字自动增益控制方法、装置、设备及其程序产品 |
CN117707028A (zh) * | 2024-02-06 | 2024-03-15 | 芯睿微电子(昆山)有限公司 | 射频模式控制电路、射频控制芯片和射频芯片 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104917541A (zh) * | 2014-03-14 | 2015-09-16 | 英飞凌科技股份有限公司 | 移动设备中的从设备的连接性 |
CN105657786A (zh) * | 2016-01-20 | 2016-06-08 | 华为技术有限公司 | 用户设备和低噪声放大器的调整增益的方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150055720A1 (en) * | 2013-08-21 | 2015-02-26 | Aviacomm Inc. | Simple and flexible interface architecture for controlling rf front-end components |
CN106851811B (zh) * | 2017-03-14 | 2019-11-05 | 华为技术有限公司 | 一种通信设备及增益控制方法 |
-
2017
- 2017-03-14 CN CN201710150893.1A patent/CN106851811B/zh active Active
-
2018
- 2018-03-13 WO PCT/CN2018/078873 patent/WO2018166450A1/zh active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104917541A (zh) * | 2014-03-14 | 2015-09-16 | 英飞凌科技股份有限公司 | 移动设备中的从设备的连接性 |
CN105657786A (zh) * | 2016-01-20 | 2016-06-08 | 华为技术有限公司 | 用户设备和低噪声放大器的调整增益的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN106851811A (zh) | 2017-06-13 |
WO2018166450A1 (zh) | 2018-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105893304B (zh) | 一种支持双网数据传输的终端及其实现方法 | |
US8959272B2 (en) | Interposer and intelligent multiplexer to provide a plurality of peripherial buses | |
CN106851811B (zh) | 一种通信设备及增益控制方法 | |
CN110797925B (zh) | 电池控制系统和方法、电子设备 | |
CN105517081B (zh) | 一种混合网络制式下的业务处理方法、装置及移动终端 | |
CN105357403B (zh) | 一种通信终端中的网络切换方法、装置及通信终端 | |
CN106502826B (zh) | 数据备份及传输方法及移动终端 | |
CN103067059B (zh) | 基于延迟分集和cpci总线的短波收发信道处理设备 | |
US20210250064A1 (en) | Communication device and method for operating the same | |
CN106951521A (zh) | 日志文件的读写方法、装置及系统 | |
CN102622643A (zh) | 一种能通过无线网络传输数据的安全数码卡 | |
CN106063338A (zh) | 用以发现无线网络中操作在60GHz频带中的接入点(AP)的系统和方法 | |
CN105068825A (zh) | 一种车载通讯终端升级的系统、方法及升级设备 | |
CN105517123A (zh) | 一种通信终端的载波聚合模式设定方法及通信终端 | |
CN110797924A (zh) | 电池控制系统和方法、电子设备 | |
CN106775491B (zh) | 数据处理方法及存储设备 | |
CN104040902B (zh) | 用于射频中继的系统和方法 | |
CN109165185B (zh) | 一种基于FPGA的PCIe信号的转换方法及装置 | |
US20170110990A1 (en) | Time control system and time control method for multiple motors | |
CN108769368A (zh) | 一种电子设备及信息处理方法 | |
CN105406839B (zh) | 一种电路和电子装置 | |
CN106658101A (zh) | 一种控制节目播放的方法、装置及系统 | |
CN204168282U (zh) | 一种可穿戴设备配对系统 | |
JP2017519302A (ja) | 共有バスシステム内で非同期マスタデバイス基準クロックを使用して組合せバスクロック信号を生成すること、ならびに関連する方法、デバイス、およびコンピュータ可読媒体 | |
CN108363628A (zh) | 消息处理方法、装置、计算机终端和计算机可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |