CN117707028A - 射频模式控制电路、射频控制芯片和射频芯片 - Google Patents

射频模式控制电路、射频控制芯片和射频芯片 Download PDF

Info

Publication number
CN117707028A
CN117707028A CN202410167938.6A CN202410167938A CN117707028A CN 117707028 A CN117707028 A CN 117707028A CN 202410167938 A CN202410167938 A CN 202410167938A CN 117707028 A CN117707028 A CN 117707028A
Authority
CN
China
Prior art keywords
circuit
control
mode
radio frequency
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410167938.6A
Other languages
English (en)
Inventor
陈波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Core Microelectronics Kunshan Co ltd
Original Assignee
Core Microelectronics Kunshan Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Core Microelectronics Kunshan Co ltd filed Critical Core Microelectronics Kunshan Co ltd
Priority to CN202410167938.6A priority Critical patent/CN117707028A/zh
Publication of CN117707028A publication Critical patent/CN117707028A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

本申请实施例提供了一种涉及无线通信技术领域,具体地,涉及一种射频模式控制电路、射频控制芯片和射频芯片。该射频模式控制电路包括:信号输入设备,用于产生并输出第一电平信号和第二电平信号;模式切换器的第一控制输入端和模式切换器的第二控制输入端分别与信号输入设备电连接,模式切换器的电源端用于连接输入电源,输出控制端用于连接待模式切换的射频器件,用于根据输入电源的输入电平和第一电平信号产生第一控制信号并基于第一控制信号控制射频器件在第一状态模式下工作;以及根据第二电平信号产生第二控制信号,并基于第二控制信号控制射频器件在第二状态模式下工作。提供了一种可以同时兼容GPIO和MIPI模式的芯片。

Description

射频模式控制电路、射频控制芯片和射频芯片
技术领域
本申请涉及无线通信技术领域,具体地,涉及一种射频模式控制电路、射频控制芯片和射频芯片。
背景技术
射频开关和射频转换器是最常用的射频元器件之一,大量应用于物联网、通信基站、小基站、直放站、测试仪器、雷达、WiFi(无线网络)、RFID(射频电路)等多个领域中,在射频链路中用作执行通道切换、收发状态切换等功能。
例如,射频开关连接于与射频处理电路之间,用于切换工作状态,实现频段切换以及信号接收与发射等,通过该射频开关可以将不同频段、不同制式的信号分离,进而输出至手机的不同系统中进行处理,可以减少不同信号之间的互相干扰,帮助提高信号接受灵敏度。射频开关是手机射频前端必不可少的关键器件,性能的优劣直接决定手机终端信号质量。
射频开关一般包含GPIO(General-purpose input/output,通用型之输入输出)和MIPI(Mobile Industry Processor Interface,移动行业处理器接口)两种工作模式,由于两种工作模式所需的输入电和逻辑处理过程不同,因此目前芯片一般有且仅支持一种工作模式,这就给芯片的应用造成了局限。
因此,目前亟需一种可以同时兼容GPIO和MIPI模式的芯片。
发明内容
为了解决上述技术问题,本申请实施例中提供了一种射频模式控制电路、射频控制芯片和射频芯片。
本申请实施例的第一个方面,提供了一种射频模式控制电路,包括:
信号输入设备,用于产生并输出第一电平信号和第二电平信号;
模式切换器,所述模式切换器的第一控制输入端和所述模式切换器的第二控制输入端分别与所述信号输入设备电连接,所述模式切换器的电源端用于连接输入电源,所述模式切换器的输出控制端用于连接待模式切换的射频器件,所述模式切换器用于根据所述输入电源的输入电平和所述第一电平信号产生第一控制信号,并基于所述第一控制信号控制所述射频器件在第一状态模式下工作;以及,所述模式切换器用于根据所述第二电平信号产生第二控制信号,并基于所述第二控制信号控制所述射频器件在第二状态模式下工作。
在本申请一个可选实施例中,所述模式切换器至少包括:
连接器,所述连接器的所述第一控制输入端和所述连接器的所述第二控制输入端分别与所述信号输入设备电连接,所述连接器的电源端用于连接所述输入电源,所述连接器的输出控制端用于连接待模式切换的所述射频器件;
信号识别电路,所述信号识别电路的输入端分别与所述第一控制输入端和所述第二控制输入端以及所述连接器的电源端电连接,所述信号识别电路的输出端与所述连接器的所述输出控制端电连接,所述信号识别电路用于在所述输入电源的输入电平和所述第一电平信号的驱动下产生所述第一控制信号;以及在所述第二电平信号的驱动下产生第二控制信号。
在本申请一个可选实施例中,所述信号识别电路至少包括:
第一状态模式识别电路,所述第一状态模式识别电路的第一输入端与所述连接器的电源端电连接,所述第一状态模式识别电路的第二输入端与所述连接器的所述第一控制输入端电连接,所述第一状态模式识别电路的第三输入端与所述连接器的所述第二控制输入端电连接;
第二状态模式识别电路,所述第二状态模式识别电路的第一输入端与所述连接器的所述第一控制输入端,所述第二状态模式识别电路的第二输入端与所述连接器的所述第一控制输入端电连接;
多路选择电路,所述多路选择电路的第一输入端与所述第一状态模式识别电路的输出端电连接,所述多路选择电路的第二输入端与所述第二状态模式识别电路的输出端电连接,所述多路选择电路的输出端与所述连接器的输出控制端电连接,所述多路选择电路用于根据所述第一状态模式识别电路和所述第二状态模式识别电路输出的电平信号产生并输出所述第一控制信号或所述第二控制信号。
在本申请一个可选实施例中,所述第一状态模式识别电路至少包括:
复位电路,所述复位电路的输入端与所述连接器的电源端电连接;
时序电路,所述时序电路的第一输入端与所述连接器的所述第一控制输入端电连接,所述时序电路的第二输入端与所述复位电路的输出端电连接;
逻辑判断电路,所述逻辑判断电路的第一输入端与所述连接器的所述第二控制输入端电连接,所述逻辑判断电路的第二输入端与所述时序电路的输出端电连接;
反相电路,所述反相电路的输入端与所述逻辑判断电路的输出端电连接,所述反相电路的输出端与所述多路选择电路的第一输入端电连接,所述多路选择电路的第一输入端还与所述时序电路的输出端电连接。
在本申请一个可选实施例中,所述逻辑判断电路至少包含与非门电路。
在本申请一个可选实施例中,所述复位电路中至少包括一下拉电阻,所述下拉电阻用于将所述连接器的电源端输入的初始电平信号转换为低电平信号。
在本申请一个可选实施例中,所述第一状态模式为GPIO模式;和/或,所述第二状态模式为MIPI模式。
在本申请一个可选实施例中,所述第一电平信号为电压控制信号;和/或,所述第二电平信号为SCLK信号和SDATA信号。
本申请实施例的第二个方面,提供了一种射频控制芯片,包括:
如上任一项所述的射频模式控制电路。
本申请实施例的第三个方面,提供了一种射频芯片,包括:
如上所述的射频控制芯片;
射频器件,与所述射频控制芯片中模式切换器的输出控制端电连接,所述射频器件在所述射频控制芯片输出的第一控制信号和第二控制信号的作用下控制芯片模式切换。
本申请实施例提供的射频模式控制电路包括:信号输入设备和模式切换器,该信号输入设备用于产生并输出第一电平信号和第二电平信号,该模式切换器的第一控制输入端和所述模式切换器的第二控制输入端分别与所述信号输入设备电连接,所述模式切换器的电源端用于连接输入电源,所述模式切换器的输出控制端用于连接待模式切换的射频器件,所述模式切换器用于根据所述输入电源的输入电平和所述第一电平信号产生第一控制信号,并基于所述第一控制信号控制所述射频器件在第一状态模式下工作;以及,所述模式切换器用于根据所述第二电平信号产生第二控制信号,并基于所述第二控制信号控制所述射频器件在第二状态模式下工作。即本申请实施例可以通过信号输入设备产生的第一电平信号和第二电平信号来控制模式切换器,从而使得模式切换器可在第一电平信号的作用下切换至第一状态模式,在第二电平信号的作用下切换至第二状态模式,当该第一状态模式为GPIO模式,当该第二状态模式为MIPI模式的情况下,即可提供一种可以同时兼容GPIO和MIPI模式的芯片。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为本申请实施例提供的射频模式控制电路结构示意图;
图2为本申请实施例提供的射频模式控制电路中连接器的结构示意图;
图3为本申请实施例提供的射频模式控制电路中信号识别电路结构示意图;
图4为本申请实施例提供的射频模式控制电路在GPIO模式下的工作原理示意图;
图5为本申请实施例提供的射频模式控制电路在MIPI模式下的工作原理示意图。
其中:
10、射频模式控制电路;100、信号输入设备;200、模式切换器;210、连接器;220、信号识别电路;221、第一状态模式识别电路;222、第二状态模式识别电路。
具体实施方式
在实现本申请的过程中,申请人发现,目前亟需一种可以同时兼容GPIO和MIPI模式的芯片。
针对上述问题,本申请实施例中提供了一种射频模式控制电路、射频控制芯片和射频芯片。为了使本申请的目的、技术方案及优点更加清楚明白,以下通过实施例,并结合附图,对本申请的一种射频模式控制电路、射频控制芯片和射频芯片进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。在本申请的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
请参见图1,本申请实施例提供了一种射频模式控制电路10,包括:信号输入设备100和模式切换器200,其中:
该信号输入设备100用于产生并输出第一电平信号和第二电平信号;该信号输入设备100可以为CPU(Central Processing Unit,中央处理器)、计算机、服务器、笔记本电脑、移动终端等任意可以产生并输出逻辑控制信号的电子设备,本申请实施例不作具体限定,可根据实际情况灵活调整。该第一电平信号用于控制模式切换器200切换至第一状态模式,即该第一电平信号为模式切换器200以及与该模式切换器200连接的射频器件工作在第一状态模式下所需要的输入信号;对应的,该第二电平信号用于控制模式切换器200切换至第二状态模式,即该第二电平信号为模式切换器200以及与该模式切换器200连接的射频器件工作在第二状态模式下所需要的输入信号;该第一电平信号可以根据第一状态模式所需的输入信号进行灵活调整,该第二电平信号可以根据第二状态模式所需的输入信号进行灵活调整,该第一电平信号和该第二电平信号可以为一组信号,也可以为多组信号的集合,本申请实施例不作具体限定。
该模式切换器200的第一控制输入端Pin3和所述模式切换器200的第二控制输入端Pin4分别与所述信号输入设备100电连接,所述模式切换器200的电源端VDD用于连接输入电源,所述模式切换器200的输出控制端Pin1和Pin6用于连接待模式切换的射频器件,所述模式切换器200用于根据所述输入电源的输入电平和所述第一电平信号产生第一控制信号,并基于所述第一控制信号控制所述射频器件在第一状态模式下工作;以及,所述模式切换器200用于根据所述第二电平信号产生第二控制信号,并基于所述第二控制信号控制所述射频器件在第二状态模式下工作。该模式切换器200以及与该模式切换器200连接的射频器件的工作模式包括但不限于本申请实施例中的第一状态模式和第二状态模式,还可以包括其他例如第三状态模式、第四状态模式等,本申请试试不作具体限定,可根据实际情况灵活调整,只需要可以实现根据第一电平信号切换至第一状态模式,根据第二电平信号切换至第二状态模式的功能即可。
本申请实施例提供的射频模式控制电路10包括:信号输入设备100和模式切换器200,该信号输入设备100用于产生并输出第一电平信号和第二电平信号,该模式切换器200的第一控制输入端和所述模式切换器200的第二控制输入端分别与所述信号输入设备100电连接,所述模式切换器200的电源端用于连接输入电源,所述模式切换器200的输出控制端用于连接待模式切换的射频器件,所述模式切换器200用于根据所述输入电源的输入电平和所述第一电平信号产生第一控制信号,并基于所述第一控制信号控制所述射频器件在第一状态模式下工作;以及,所述模式切换器200用于根据所述第二电平信号产生第二控制信号,并基于所述第二控制信号控制所述射频器件在第二状态模式下工作。即本申请实施例可以通过信号输入设备100产生的第一电平信号和第二电平信号来控制模式切换器200,从而使得模式切换器200可在第一电平信号的作用下切换至第一状态模式,在第二电平信号的作用下切换至第二状态模式,当该第一状态模式为GPIO模式,当该第二状态模式为MIPI模式的情况下,即可提供一种可以同时兼容GPIO和MIPI模式的芯片。
请一并参见图2和图3,在本申请一个可选实施例中,所述模式切换器200至少包括:连接器210和信号识别电路220,其中:
请参见图2,为一示例性连接器210,如图2中该连接器210包括6个连接端口:Pin1、Pin2、Pin3、Pin4、Pin5、Pin6,其中,Pin1和Pin6作为连接器210的输出控制端,用于连接待模式切换的所述射频器件;Pin2为所述连接器210的电源端,用于连接所述输入电源;Pin3为该连接器210的所述第一控制输入端,与所述信号输入设备100电连接,在实际使用中通过连接的连接器210的电源端Pin2接通输入电源VDD或VIO,或者接收信号输入设备100输入的第二电平信号;Pin4为连接器210的所述第二控制输入端,与所述信号输入设备100电连接,用于接收信号输入设备100输出的第一电平信号或第二电平信号;Pin5为连接器210的接地端,在实际使用中接地,用以保护连接器210的电性安全。
该信号识别电路220的输入端分别与所述第一控制输入端和所述第二控制输入端以及所述连接器210的电源端电连接,所述信号识别电路220的输出端与所述连接器210的所述输出控制端电连接,所述信号识别电路220用于在所述输入电源的输入电平和所述第一电平信号的驱动下产生所述第一控制信号;以及在所述第二电平信号的驱动下产生第二控制信号。该信号识别电路220通过对第一控制输入端的输入信号进行识别,从而基于识别的信号确定连接器210或者与该连接器210连接的射频器件的状态模式,产生并输出对应的第一控制信号或第二控制信号,以通过第一控制信号或第二控制信号控制连接器210和/或与连接器210连接的射频器件的工作。
本申请实施例提供的所述模式切换器200至少包括:连接器210和信号识别电路220,通过信号识别电路220对第一控制输入端的输入信号进行识别,基于识别的信号确定连接器210或者与该连接器210连接的射频器件的状态模式,从而产生并输出对应的第一控制信号或第二控制信号,以通过第一控制信号或第二控制信号控制连接器210和/或与连接器210连接的射频器件的工作,信号识别电路220简单,可以在保障状态模式切换可靠性的前提下降低电路成本,以及降低电路的复杂性。
请继续参见图3,在本申请一个可选实施例中,所述信号识别电路220至少包括:第一状态模式识别电路221、第二状态模式识别电路222和多路选择电路MUX,其中:
该第一状态模式识别电路221的第一输入端与所述连接器210的电源端电连接,所述第一状态模式识别电路221的第二输入端与所述连接器210的所述第一控制输入端电连接,所述第一状态模式识别电路221的第三输入端与所述连接器210的所述第二控制输入端电连接;所述第一状态模式识别电路221用于根据第一控制输入端输入的电信号识别并确定连接器210和/或与连接器210连接的射频器件是否处于第一状态模式,在确定连接器210和/或与连接器210连接的射频器件处于第一状态模式的情况下产生并输出第一控制信号,并基于该第一控制信号控制射频器件的通断。
该第二状态模式识别电路222的第一输入端与所述连接器210的所述第一控制输入端,所述第二状态模式识别电路222的第二输入端与所述连接器210的所述第一控制输入端电连接;所述第二状态模式识别电路222用于根据第二控制输入端输入的电信号识别并确定连接器210和/或与连接器210连接的射频器件是否处于第二状态模式,在确定连接器210和/或与连接器210连接的射频器件处于第二状态模式的情况下产生并输出第二控制信号,并基于该第二控制信号控制射频器件的通断。
该多路选择电路MUX的第一输入端与所述第一状态模式识别电路221的输出端电连接,所述多路选择电路MUX的第二输入端与所述第二状态模式识别电路222的输出端电连接,所述多路选择电路MUX的输出端与所述连接器210的输出控制端电连接,所述多路选择电路MUX用于根据所述第一状态模式识别电路221和所述第二状态模式识别电路222输出的电平信号产生并输出所述第一控制信号或所述第二控制信号。该多路选择电路MUX即通过第一状态模式识别电路221识别并确定第一状态模式,并基于第一状态模式控制连接器210和/或与该连接器210连接的射频器件在第一状态模式下工作;该多路选择电路MUX即通过第二状态模式识别电路222识别并确定第二状态模式,并基于第二状态模式控制连接器210和/或与该连接器210连接的射频器件在第二状态模式下工作。
本申请实施例中的信号识别电路220至少包括:第一状态模式识别电路221、第二状态模式识别电路222和多路选择电路MUX,通过第一状态模式识别电路221识别并确定第一状态模式,通过第二状态模式识别电路222识别并确定第二状态模式,然后通过多路选择电路MUX将对应的信号传输至连接器210的输出控制端,以基于该输出控制端的输出信号控制连接器210和/或与该连接器210连接的射频器件在第一状态模式下工作,或在第二状态模式下工作,从而实现第一状态模式与第二状态模式的切换,即在同一连接器210或同一芯片上实现两种状态模式的兼容,降低芯片成本;进一步的,该信号识别电路220结构简单,控制可靠性更高。
请继续参见图3,在本申请一个可选实施例中,所述第一状态模式识别电路221至少包括:复位电路POR、时序电路DFF、逻辑判断电路AND和反相电路INV,其中:
该复位电路POR的输入端与所述连接器210的电源端Pin2电连接,连接器210的电源端Pin2用于连接输入电源VDD,该复位电路POR在上电后即可将输入电源的初始信号下拉至低电平0,保持时序电路DFF的第二输入端初始输入为低电平0,进而提高复位电路POR以及第一状态模式识别电路221的工作可靠性。
该时序电路DFF的第一输入端与所述连接器210的所述第一控制输入端Pin3电连接,所述时序电路DFF的第二输入端与所述复位电路POR的输出端电连接,该时序电路DFF即用于在第二状态模式下与第一控制输入端Pin3电连接,向第一控制输入端Pin3产生并输出第一电平信号;
该逻辑判断电路AND的第一输入端与所述连接器210的所述第二控制输入端Pin4电连接,所述逻辑判断电路AND的第二输入端与所述时序电路DFF的输出端电连接;该逻辑判断电路AND用于根据第二控制输入端Pin4的输入信号和时序电路DFF的输出信号进行逻辑判断,以为该第一状态识别电路后续提供通路判断信号。该逻辑判断电路AND的类型与具体结构本申请实施例不作具体限定,可根据实际情况灵活调整,只需要可以实现基于第二控制输入端Pin4的输入信号和时序电路DFF的输出信号进行逻辑判断,以控制与后续电路在不同状态模式下的通断与信号控制的功能即可。
该反相电路INV的输入端与所述逻辑判断电路AND的输出端电连接,所述反相电路INV的输出端与所述多路选择电路MUX的第一输入端电连接,所述多路选择电路MUX的第一输入端还与所述时序电路DFF的输出端电连接。该反相器用于将逻辑判断电路AND输出的信号进行反相处理,从而方便后续多路选择电路MUX的选择与第一控制信号和第二控制信号的产生输出。
本申请实施例所述第一状态模式识别电路221至少包括:复位电路POR、时序电路DFF、逻辑判断电路AND和反相电路INV,通过复位电路POR将输入电源VDD的初始信号下拉至低电平0,然后通过后续的时序电路DFF、逻辑判断电路AND和反相电路INV进行信号处理,使得多路选择电路MUX可以稳定的输出第一控制信号或第二控制信号,可靠性更高。
在本申请一个可选实施例中,所述逻辑判断电路至少包含与非门电路AND。
与非门电路AND是指与门和非门结合电路,先进行与运算,再进行非运算。与非门电路AND是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平。即在本申请实施例中只有当第二控制输入端Pin4与时序电路DFF输出端均处于高电平时才输出低电平信号,即在其他情况下均输出高电平信号,即可基于该输出信号的高低电平来实现为多路选择电路MUX提供多路输入量,以及提供在某一路输入量的信号控制,进一步提高本申请实施例第一状态模式识别电路221的可靠性与稳定性。
在本申请一个可选实施例中,所述复位电路POR中至少包括一下拉电阻,所述下拉电阻用于将所述连接器210的电源端输入的初始电平信号转换为低电平信号0,从而保障时序电路DFF的第二输入端初始输入为低电平0,进而提高复位电路POR以及第一状态模式识别电路221的工作可靠性。
请参见图4和图5,在本申请一个可选实施例中,所述第一状态模式为GPIO模式;和/或,所述第二状态模式为MIPI模式。
即本申请实施例提供的射频模式控制电路10可以实现GPIO模式和MIPI模式的自动切换,在芯片上应用该射频模式控制电路10即可提供一种可以同时兼容GPIO和MIPI模式的芯片,大大丰富芯片的模式与功能,同时降低芯片的成本。
在本申请一个可选实施例中,所述第一电平信号为电压控制信号;和/或,所述第二电平信号为SCLK信号和SDATA信号。
对应的,该SCLK信号是指时钟信号,SDATA信号为时序信号,在实际工作中由信号输入设备100提供,通过该SCLK信号和SDATA信号向与连接器210控制输出端连接的射频器件进行逻辑信息的输入,从而实现基于MIPI模式对连接器210和/或与该连接器210连接的射频器件的控制的目的,结构简单,在具有GPIO模式的情况下进一步实现MIPI模式,在芯片上应用该射频模式控制电路10即可提供一种可以同时兼容GPIO和MIPI模式的芯片,大大丰富芯片的模式与功能,同时降低芯片的成本。
请一并参见图3-图5,以下结合上述所有实施例对本申请实施例提供的射频模式控制电路10的工作原理作简要介绍:
信号输入设备100提供第一电平信号和第二电平信号,其中,第一电平信号至少包括:电压控制的VC信号;第二电平信号至少包括:SCLK信号和SDATA信号。
第一种情况,在GPIO模式下:
请参见图3和图4,在上电前,第一控制输入端Pin3连接输入电源VDD,复位电路POR连接连接器210的电源端Pin2,在连接器210内部电源端Pin2和第一控制输入端Pin3电连接。在上电后,时序电路DFF的输入信号包括两个:第一控制输入端Pin3输入的信号也为VDD电压,以及复位电路POR的输入信号(即也为VDD),该输入信号的初始电平为0,对应的,该时序电路DFF的输出为VDD;
与非门电路AND的第一输入端与连接器210的第二控制输入端Pin4(电压为VC)电连接,与非门电路AND的第二输入端与时序电路DFF的输出端电连接(VDD),与非门电路AND的输出为-Pin4,通过反相电路INV反相后即为Pin4(高电平)。多路选择电路MUX包括三个端口:控制端、第一输入端和第二输入端,其中,多路选择电路MUX的控制端与时序电路DFF的输出端电连接,该时序电路DFF的输出为VDD,即多路选择电路MUX的高电平通路(为1)打开,低电平通路(为0)关闭;而反相电路INV的输出为Pin4(高电平),即多路选择电路MUX第一输入端与第一状态模式识别电路221之间的通路。
相反,多路选择电路MUX第二输入端与第二状态模式识别电路222电连接,第二状态模式识别电路222的输入为第一控制输入端Pin3和第二控制输入端Pin4,MIPI(标准化移动终端系统各器件间通信的通信协议)模块会根据MIPI-RF的协议将第一控制输入端Pin3和第二控制输入端Pin4的信号翻译成高电位或者低电位。而第一控制输入端Pin3和第二控制输入端Pin4的输出至MIPI模块的信号在启始状态下均为低电平(为0),即第二状态模式识别电路222的第二输入端对应的电平通路断开,或者说不被选择。
即该多路选择电路MUX的输出的第一控制信号VC-ctl即跟随第一状态模式识别电路221中第二控制输入端Pin4的变化而变化,通过该第一控制信号控制连接器210输出控制端Pin1和Pin6的通断,进而控制与该输出控制端Pin1和Pin6连接的射频器件在第一电平信号VC信号的作用下在GPIO模式工作。
第二种情况,在于MIPI模式下:
请参见图3和图5,在MIPI模式下,可以将第二控制输入端Pin4的VC功能关闭,在上电前,第一控制输入端Pin3不需要连接输入电源VDD;信号输入设备100分别与第一控制输入端Pin3和第二控制输入端Pin4连接,请参见第二模式识别电路220中,分别为第一控制输入端Pin3和第二控制输入端Pin4提供并输入SCLK信号和SDATA信号。在上电后,由于SCLK信号和SDATA信号的默认电位是0电位,因此时序电路DFF的输出电位为0电位。
多路选择电路MUX包括三个端口:控制端、第一输入端和第二输入端,其中,多路选择电路MUX的控制端与时序电路DFF的输出端电连接,该时序电路DFF的输出为0电位,即多路选择电路MUX的高电平通路(为1)关闭,低电平通路(为0)打开;
由于时序电路DFF的输出电位为0电位,与非门电路AND的输出一直是高电位,反相电路INV输出也为低电平0,而与反相电路INV连接的为多路选择电路MUX的第一输入端(高电平通道),即该第一状态模式识别电路221断开,或者说不工作;而与多路选择电路MUX的第二输入端(低电平通道)连接的第二状态模式识别电路222,在第二状态模式识别电路222中的输入端,由于通过第一控制输入端Pin3和第二控制输入端Pin4输入的SCLK信号和SDATA信号的默认电位是低电平(0电位),即接通了该第二状态模式识别电路222,通过SCLK信号和SDATA信号写入MIMP模式逻辑数据。
本申请一个实施例提供了一种射频控制芯片,包括:
如上任一项所述的射频模式控制电路10。
该射频模式控制电路10的有益效果已经在上述实施例中详细阐述,在此不再赘述。
本申请实施例提供了一种射频控制芯片,通过信号输入设备100产生的第一电平信号和第二电平信号来控制模式切换器200,从而使得模式切换器200可在第一电平信号的作用下切换至第一状态模式,在第二电平信号的作用下切换至第二状态模式,当该第一状态模式为GPIO模式,当该第二状态模式为MIPI模式的情况下,即可提供一种可以同时兼容GPIO和MIPI模式的控制芯片。
本申请一个实施例提供了一种射频芯片,包括:射频控制芯片和射频器件,其中:
如上所述的射频控制芯片;
该射频控制芯片的有益效果已经在上述实施例中详细阐述,在此不再赘述。
该射频控制芯片中模式切换器200的输出控制端电连接,所述射频器件在所述射频控制芯片输出的第一控制信号和第二控制信号的作用下控制芯片模式切换。
该射频器件可以为射频开关,射频天线等,在此不作穷举,可根据实际情况灵活调整。
本申请实施例提供了一种射频芯片,通过信号输入设备100产生的第一电平信号和第二电平信号来控制模式切换器200,从而使得模式切换器200可在第一电平信号的作用下切换至第一状态模式,在第二电平信号的作用下切换至第二状态模式,当该第一状态模式为GPIO模式,当该第二状态模式为MIPI模式的情况下,即可提供一种可以同时兼容GPIO和MIPI模式的射频芯片。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种射频模式控制电路,其特征在于,包括:
信号输入设备,用于产生并输出第一电平信号和第二电平信号;
模式切换器,所述模式切换器的第一控制输入端和所述模式切换器的第二控制输入端分别与所述信号输入设备电连接,所述模式切换器的电源端用于连接输入电源,所述模式切换器的输出控制端用于连接待模式切换的射频器件,所述模式切换器用于根据所述输入电源的输入电平和所述第一电平信号产生第一控制信号,并基于所述第一控制信号控制所述射频器件在第一状态模式下工作;以及,所述模式切换器用于根据所述第二电平信号产生第二控制信号,并基于所述第二控制信号控制所述射频器件在第二状态模式下工作。
2.根据权利要求1所述的射频模式控制电路,其特征在于,所述模式切换器至少包括:
连接器,所述连接器的所述第一控制输入端和所述连接器的所述第二控制输入端分别与所述信号输入设备电连接,所述连接器的电源端用于连接所述输入电源,所述连接器的输出控制端用于连接待模式切换的所述射频器件;
信号识别电路,所述信号识别电路的输入端分别与所述第一控制输入端和所述第二控制输入端以及所述连接器的电源端电连接,所述信号识别电路的输出端与所述连接器的所述输出控制端电连接,所述信号识别电路用于在所述输入电源的输入电平和所述第一电平信号的驱动下产生所述第一控制信号;以及在所述第二电平信号的驱动下产生第二控制信号。
3.根据权利要求2所述的射频模式控制电路,其特征在于,所述信号识别电路至少包括:
第一状态模式识别电路,所述第一状态模式识别电路的第一输入端与所述连接器的电源端电连接,所述第一状态模式识别电路的第二输入端与所述连接器的所述第一控制输入端电连接,所述第一状态模式识别电路的第三输入端与所述连接器的所述第二控制输入端电连接;
第二状态模式识别电路,所述第二状态模式识别电路的第一输入端与所述连接器的所述第一控制输入端,所述第二状态模式识别电路的第二输入端与所述连接器的所述第一控制输入端电连接;
多路选择电路,所述多路选择电路的第一输入端与所述第一状态模式识别电路的输出端电连接,所述多路选择电路的第二输入端与所述第二状态模式识别电路的输出端电连接,所述多路选择电路的输出端与所述连接器的输出控制端电连接,所述多路选择电路用于根据所述第一状态模式识别电路和所述第二状态模式识别电路输出的电平信号产生并输出所述第一控制信号或所述第二控制信号。
4.根据权利要求3所述的射频模式控制电路,其特征在于,所述第一状态模式识别电路至少包括:
复位电路,所述复位电路的输入端与所述连接器的电源端电连接;
时序电路,所述时序电路的第一输入端与所述连接器的所述第一控制输入端电连接,所述时序电路的第二输入端与所述复位电路的输出端电连接;
逻辑判断电路,所述逻辑判断电路的第一输入端与所述连接器的所述第二控制输入端电连接,所述逻辑判断电路的第二输入端与所述时序电路的输出端电连接;
反相电路,所述反相电路的输入端与所述逻辑判断电路的输出端电连接,所述反相电路的输出端与所述多路选择电路的第一输入端电连接,所述多路选择电路的第一输入端还与所述时序电路的输出端电连接。
5.根据权利要求4所述的射频模式控制电路,其特征在于,所述逻辑判断电路至少包含与非门电路。
6.根据权利要求4所述的射频模式控制电路,其特征在于,所述复位电路中至少包括一下拉电阻,所述下拉电阻用于将所述连接器的电源端输入的初始电平信号转换为低电平信号。
7.根据权利要求1所述的射频模式控制电路,其特征在于,所述第一状态模式为GPIO模式;和/或,所述第二状态模式为MIPI模式。
8.根据权利要求1所述的射频模式控制电路,其特征在于,所述第一电平信号为电压控制信号;和/或,所述第二电平信号为SCLK信号和SDATA信号。
9.一种射频控制芯片,其特征在于,包括:
如权利要求1-8任一项所述的射频模式控制电路。
10.一种射频芯片,其特征在于,包括:
如权利要求9所述的射频控制芯片;
射频器件,与所述射频控制芯片中模式切换器的输出控制端电连接,所述射频器件在所述射频控制芯片输出的第一控制信号和第二控制信号的作用下控制芯片模式切换。
CN202410167938.6A 2024-02-06 2024-02-06 射频模式控制电路、射频控制芯片和射频芯片 Pending CN117707028A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410167938.6A CN117707028A (zh) 2024-02-06 2024-02-06 射频模式控制电路、射频控制芯片和射频芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410167938.6A CN117707028A (zh) 2024-02-06 2024-02-06 射频模式控制电路、射频控制芯片和射频芯片

Publications (1)

Publication Number Publication Date
CN117707028A true CN117707028A (zh) 2024-03-15

Family

ID=90157451

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410167938.6A Pending CN117707028A (zh) 2024-02-06 2024-02-06 射频模式控制电路、射频控制芯片和射频芯片

Country Status (1)

Country Link
CN (1) CN117707028A (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201213255Y (zh) * 2008-04-25 2009-03-25 中兴通讯股份有限公司 旁路功放的应用电路
US20100231285A1 (en) * 2009-03-12 2010-09-16 Boomer James B Mipi analog switch for automatic selection of multiple image sensors
US20120233374A1 (en) * 2011-03-11 2012-09-13 Skyworks Solutions, Inc. Dual mode serial/parallel interface and use thereof in improved wireless devices and switching components
CN104917511A (zh) * 2015-05-13 2015-09-16 广州钧衡微电子科技有限公司 一种能兼容mipi和gpio控制的射频功放模组的接口电路
CN106851811A (zh) * 2017-03-14 2017-06-13 华为技术有限公司 一种通信设备及增益控制方法
CN112448705A (zh) * 2019-08-28 2021-03-05 上海顺久电子科技有限公司 模式选择电路、集成电路及电子设备
CN113485173A (zh) * 2021-06-11 2021-10-08 荣耀终端有限公司 一种开关切换方法及相关装置
CN113691759A (zh) * 2021-09-06 2021-11-23 上海集成电路装备材料产业创新中心有限公司 基于fpga接收mipi信号的方法、fpga、终端和介质
CN116346159A (zh) * 2023-05-30 2023-06-27 广州通则康威智能科技有限公司 一种通信终端的射频通路复用系统
CN116841493A (zh) * 2023-07-26 2023-10-03 深圳莲偶科技有限公司 一种扩展屏控制电路
CN116886111A (zh) * 2023-08-01 2023-10-13 维沃移动通信有限公司 通信控制电路和电子设备
CN117424325A (zh) * 2022-07-11 2024-01-19 江苏乾合微电子有限公司 用于mipi收发电路的电源控制电路和mipi收发电路

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201213255Y (zh) * 2008-04-25 2009-03-25 中兴通讯股份有限公司 旁路功放的应用电路
US20100231285A1 (en) * 2009-03-12 2010-09-16 Boomer James B Mipi analog switch for automatic selection of multiple image sensors
US20120233374A1 (en) * 2011-03-11 2012-09-13 Skyworks Solutions, Inc. Dual mode serial/parallel interface and use thereof in improved wireless devices and switching components
CN104917511A (zh) * 2015-05-13 2015-09-16 广州钧衡微电子科技有限公司 一种能兼容mipi和gpio控制的射频功放模组的接口电路
CN106851811A (zh) * 2017-03-14 2017-06-13 华为技术有限公司 一种通信设备及增益控制方法
CN112448705A (zh) * 2019-08-28 2021-03-05 上海顺久电子科技有限公司 模式选择电路、集成电路及电子设备
CN113485173A (zh) * 2021-06-11 2021-10-08 荣耀终端有限公司 一种开关切换方法及相关装置
CN113691759A (zh) * 2021-09-06 2021-11-23 上海集成电路装备材料产业创新中心有限公司 基于fpga接收mipi信号的方法、fpga、终端和介质
CN117424325A (zh) * 2022-07-11 2024-01-19 江苏乾合微电子有限公司 用于mipi收发电路的电源控制电路和mipi收发电路
CN116346159A (zh) * 2023-05-30 2023-06-27 广州通则康威智能科技有限公司 一种通信终端的射频通路复用系统
CN116841493A (zh) * 2023-07-26 2023-10-03 深圳莲偶科技有限公司 一种扩展屏控制电路
CN116886111A (zh) * 2023-08-01 2023-10-13 维沃移动通信有限公司 通信控制电路和电子设备

Similar Documents

Publication Publication Date Title
US5793989A (en) Dual function interface for PCMCIA compatible peripheral cards and method of use therein
SG128568A1 (en) Wireless local area network communications module and integrated chip package
CN111800697B (zh) 充电盒、耳机系统、充电控制方法和存储介质
US20110150137A1 (en) Architecture of multi-power mode serial interface
CN109032980B (zh) 串行通信装置及串行通信方法
CN113258960A (zh) 通信装置及其操作方法
FI104920B (fi) Elektroniikkalaite, korttiliitäntä ja laajennuskortti
CN105320634A (zh) 数据转换系统及其控制方法
US6184592B1 (en) System and method for supplying power to an expansion card
CN111049706B (zh) 通讯模块测试装置
US8036613B2 (en) Communication system and method for operating a communication system
CN117707028A (zh) 射频模式控制电路、射频控制芯片和射频芯片
US20070299929A1 (en) Client device interface for portable communication devices
WO2010074443A2 (ko) 접촉식 아이씨카드 판독기의 전원 인터페이스회로
US11288219B2 (en) USB switching circuit and electronic apparatus having the same
CN113836951A (zh) 模块切换电路、模块切换方法及模块切换装置
CN111294091A (zh) 内外置天线切换方法、移动终端及可读存储介质
CN115173913A (zh) 一种车载终端内置外置天线自适应切换装置及方法
CN201215948Y (zh) 一种天线切换装置和终端
CN216118787U (zh) 模块切换电路及模块切换装置
CN212811546U (zh) 一种芯片控制转换电路
CN215871361U (zh) 信号转换装置和电子设备
CN115313846A (zh) 边带信号调整系统、方法和存储装置
CN214378816U (zh) 一种适用于车载多媒体设备的蓝牙装置和车
US20240028548A1 (en) Universal serial bus (usb) hub with host bridge function and control method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination