CN106708228B - 一种低电平有效开关复位电路 - Google Patents

一种低电平有效开关复位电路 Download PDF

Info

Publication number
CN106708228B
CN106708228B CN201611039658.9A CN201611039658A CN106708228B CN 106708228 B CN106708228 B CN 106708228B CN 201611039658 A CN201611039658 A CN 201611039658A CN 106708228 B CN106708228 B CN 106708228B
Authority
CN
China
Prior art keywords
reset
sub
subsystem
capacitor
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611039658.9A
Other languages
English (en)
Other versions
CN106708228A (zh
Inventor
张敏
王苏晓
孙元军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Jiuding Creative Development Technology Co ltd
Original Assignee
Shenzhen Jiuding Creative Development Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Jiuding Creative Development Technology Co ltd filed Critical Shenzhen Jiuding Creative Development Technology Co ltd
Priority to CN201611039658.9A priority Critical patent/CN106708228B/zh
Publication of CN106708228A publication Critical patent/CN106708228A/zh
Application granted granted Critical
Publication of CN106708228B publication Critical patent/CN106708228B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

本发明揭示了一种低电平有效开关复位电路,包括总复位电路、至少一子复位电路;子复位电路包括第一上拉电阻、第一电容、第一开关、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端;总复位电路包括第二上拉电阻、第二电容、总开关,第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端;各子系统的子复位信号端分别通过第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端。本发明提出的开关复位电路,可实现一对多复位操作,同时能延伸应用于其他一对多操作的场合的一种适用性较广的电路结构。

Description

一种低电平有效开关复位电路
技术领域
本发明属于开关复位技术领域,涉及一种复位电路,尤其涉及一种低电平有效开关复位电路。
背景技术
随着高新技术的迅速发展,越来越多的场合用到集成芯片,传统对芯片的复位包括上电复位,按钮开关复位,但仅适用于单个芯片的复位,而不能对多个芯片同时进行复位操作。
有鉴于此,如今迫切需要设计一种新的复位方式,以便克服现有复位方式存在的上述缺陷。
发明内容
本发明所要解决的技术问题是:提供一种低电平有效开关复位电路,可实现一对多的复位操作,同时能延伸应用于其他一对多操作的场合的一种适用性较广的电路结构。
为解决上述技术问题,本发明采用如下技术方案:
一种低电平有效开关复位电路,所述开关复位电路包括:总复位电路、至少一子复位电路,各子复位电路与总复位电路连接;各子复位电路用于各个子系统复位;
所述子复位电路包括第一上拉电阻、第一电容、第一开关、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端VCC;
所述总复位电路包括第二上拉电阻、第二电容、总开关,第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端VCC;
各子系统的子复位信号端分别通过各自的第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端;
系统上电时,各个子系统的子复位电路中的第一电容两端电压从0突变,这时子复位电路对第一电容充电,电流经第一电容流入地,对应子复位信号端为低电平,完成对子系统上电复位过程;
当某子系统中的第一开关闭合后,该子系统记为第一子系统,第一子系统的子复位信号端被短接至地,呈低电平,与此同时其他子系统的子复位信号端和总复位信号端因各第一上拉电阻常态为高电平,由于第一子系统的第一二极管的单向导电性,此时第一子系统的子复位信号端的低电平因第一子系统的第一二极管处于未导通状态,而不会受到其他子复位信号端上以及总复位信号端上高电平的影响,保持低电平,从而对该第一子系统复位,即实现各个子系统的单独复位功能;
当总开关闭合时,总复位信号端被短接至地,呈低电平,与此同时各子系统的子复位信号端因第一上拉电阻常态为高电平,因此在第一二极管两端产生电势差,致使第一二极管单向导通,电流从电源端VCC先后流经第一上拉电阻、第一二极管、总开关后流入地;各个第一二极管均被导通,各个子复位信号端的电压均等于所接第一二极管的前向导通压降,成功复位各个子系统;
为保证可靠复位,各个二极管均采用低导通压降的锗管,导通压降为0.3V,为低电平,成功复位各个子系统。
一种低电平有效开关复位电路,所述开关复位电路包括:总复位电路、至少一子复位电路,各子复位电路与总复位电路连接;各子复位电路用于各个子系统复位;
所述子复位电路包括第一上拉电阻、第一电容、第一开关、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端VCC;
所述总复位电路包括第二上拉电阻、第二电容、总开关,第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端VCC;
各子系统的子复位信号端分别通过第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端。
作为本发明的一种优选方案,系统上电时,各个子系统的子复位电路中的第一电容两端电压从0突变,这时子复位电路对第一电容充电,电流经第一电容流入地,对应子复位信号端为低电平,完成对子系统上电复位过程。
作为本发明的一种优选方案,当某子系统中的第一开关闭合后,该子系统记为第一子系统,第一子系统的子复位信号端被短接至地,呈低电平,与此同时其他子系统的子复位信号端和总复位信号端因各第一上拉电阻常态为高电平,由于第一子系统的第一二极管的单向导电性,此时第一子系统的子复位信号端的低电平因第一子系统的第一二极管处于未导通状态,而不会受到其他子复位信号端上以及总复位信号端上高电平的影响,保持低电平,从而对该第一子系统复位,即实现各个子系统的单独复位功能。
作为本发明的一种优选方案,当总开关闭合时,总复位信号端被短接至地,呈低电平,与此同时各子系统的子复位信号端因第一上拉电阻常态为高电平,因此在第一二极管两端产生电势差,致使第一二极管单向导通,电流从电源端VCC先后流经第一上拉电阻、第一二极管、总开关后流入地;各个第一二极管均被导通,各个子复位信号端的电压均等于所接第一二极管的前向导通压降,成功复位各个子系统。
作为本发明的一种优选方案,为保证可靠复位,各个二极管均采用低导通压降的锗管,导通压降为0.3V,为低电平,成功复位各个子系统。
本发明的有益效果在于:本发明提出的低电平有效开关复位电路,可实现一对多的复位操作,同时能延伸应用于其他一对多操作的场合的一种适用性较广的电路结构。本发明设计的复位电路适用性较广,能够同时对多个复位信号极性相同的电路进行复位操作,且能延伸应用于其他一对多操作的场合。
附图说明
图1为本发明开关复位电路的电路示意图。
具体实施方式
下面结合附图详细说明本发明的优选实施例。
实施例一
请参阅图1,本发明揭示了一种低电平有效开关复位电路,所述开关复位电路包括:总复位电路、至少一子复位电路,各子复位电路与总复位电路连接;各子复位电路用于各个子系统复位;
所述子复位电路包括第一上拉电阻、第一电容、第一开关(可以为按钮开关,也可以为其他开关)、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端VCC;
所述总复位电路包括第二上拉电阻、第二电容、总开关(可以为按钮开关,也可以为其他开关),第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端VCC;
各子系统的子复位信号端分别通过各自的第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端;
系统上电时,各个子系统的子复位电路中的第一电容两端电压从0突变,这时子复位电路对第一电容充电,电流经第一电容流入地,对应子复位信号端为低电平,完成对子系统上电复位过程;
当某子系统中的第一开关闭合后,该子系统记为第一子系统,第一子系统的子复位信号端被短接至地,呈低电平,与此同时其他子系统的子复位信号端和总复位信号端因各第一上拉电阻常态为高电平,由于第一子系统的第一二极管的单向导电性,此时第一子系统的子复位信号端的低电平因第一子系统的第一二极管处于未导通状态,而不会受到其他子复位信号端上以及总复位信号端上高电平的影响,保持低电平,从而对该第一子系统复位,即实现各个子系统的单独复位功能;
当总开关闭合时,总复位信号端被短接至地,呈低电平,与此同时各子系统的子复位信号端因第一上拉电阻常态为高电平,因此在第一二极管两端产生电势差,致使第一二极管单向导通,电流从电源端VCC先后流经第一上拉电阻、第一二极管、总开关后流入地;各个第一二极管均被导通,各个子复位信号端的电压均等于所接第一二极管的前向导通压降,成功复位各个子系统;
为保证可靠复位,各个二极管均采用低导通压降的锗管,导通压降为0.3V,为低电平,成功复位各个子系统。
子系统信号端与总信号端的信号流向是单向的,且通过低压降二极管连接实现,不局限于一对多开关复位操作,可拓展作其他用途的低电平有效的一对多操作,如一对多LED灯点亮,一对多入离网等操作。
实施例二
一种低电平有效开关复位电路,所述开关复位电路包括:总复位电路、至少一子复位电路,各子复位电路与总复位电路连接;各子复位电路用于各个子系统复位;
所述子复位电路包括第一上拉电阻、第一电容、第一开关、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端VCC;
所述总复位电路包括第二上拉电阻、第二电容、总开关,第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端VCC;
各子系统的子复位信号端分别通过第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端。
实施例三
如图1所示的低电平有效总复位电路结构,包括用于各个子系统复位的独立复位电路,和总复位电路。各个子系统的复位电路由电容、开关和上拉电阻组成,电容与开关并联后一端接地,另一端作为子复位信号端,并经上拉电阻接至VCC电源端;总复位电路也具有子系统相同的电路元件,此外,各子系统的子复位信号端分别通过二极管与总复位信号端连接在一起,且各二极管的PN结电流导通方向均流入总复位信号端。系统上电时,各个子系统(如子系统1)复位电路中的电容(如C1)两端电压从0突变,这时电路对电容充电,电流经电容流入地,子复位信号端(如Reset1)为低电平,完成对子电路系统上电复位过程;当子系统(如子系统1)中的开关(如S1)闭合后,子系统(如子系统1)的子复位信号端(如Reset1)被短接至地,呈低电平,与此同时其他子系统的子复位信号端和总复位信号端(如Reset2、Reset_L)因上拉电阻(R2、R0)常态为高电平,由于二极管(D1)的单向导电性,此时子复位信号端(如Reset1)的低电平因二极管(D1)处于未导通状态,而不会受到其他子复位信号端上以及总复位信号端上高电平的影响,保持低电平,从而对子电路系统(如子系统1)复位,即实现各个子系统的单独复位功能;当总开关(S0)闭合时,总复位信号端(Reset_L)被短接至地,呈低电平,与此同时子系统的子复位信号端(如Reset1)因上拉电阻(R1)常态为高电平,因此在二极管(如D1)两端产生电势差,致使二极管(D1)单向导通,电流从VCC先后流经电阻(R1)、二极管(D1)、总开关(S0)后流入地;同理各个二极管均被导通,各个子复位信号端的电压均等于所接二极管的前向导通压降,为保证可靠复位,二极管均采用低导通压降的锗管,导通压降约为0.3V,为低电平,成功复位各个子电路系统(二极管的类型和前向导通压降等参数可根据实际应用需要)。
综上所述,本发明提出的开关复位电路,可实现一对多的复位操作,同时能延伸应用于其他一对多操作的场合的一种适用性较广的电路结构。
这里本发明的描述和应用是说明性的,并非想将本发明的范围限制在上述实施例中。这里所披露的实施例的变形和改变是可能的,对于那些本领域的普通技术人员来说实施例的替换和等效的各种部件是公知的。本领域技术人员应该清楚的是,在不脱离本发明的精神或本质特征的情况下,本发明可以以其它形式、结构、布置、比例,以及用其它组件、材料和部件来实现。在不脱离本发明范围和精神的情况下,可以对这里所披露的实施例进行其它变形和改变。

Claims (4)

1.一种低电平有效开关复位电路,其特征在于,所述开关复位电路包括:总复位电路、至少一子复位电路,各子复位电路与总复位电路连接;各子复位电路用于各个子系统复位;
所述子复位电路包括第一上拉电阻、第一电容、第一开关、第一二极管,第一电容与第一开关并联后一端接地,另一端作为子复位信号端,并经第一上拉电阻接至电源端VCC;
所述总复位电路包括第二上拉电阻、第二电容、总开关,第二电容与第二开关并联后一端接地,另一端作为总复位信号端,并经第二上拉电阻接至电源端VCC;
各子系统的子复位信号端分别通过第一二极管与总复位信号端连接在一起,且各第一二极管的PN结电流导通方向均流入总复位信号端;
系统上电时,各个子系统的子复位电路中的第一电容两端电压从0突变,这时子复位电路对第一电容充电,电流经第一电容流入地,对应子复位信号端为低电平,完成对子系统上电复位过程;
为保证可靠复位,各个二极管均采用低导通压降的锗管,导通压降为0.3V,为低电平,成功复位各个子系统。
2.根据权利要求1所述的低电平有效开关复位电路,其特征在于:
当某子系统中的第一开关闭合后,该子系统记为第一子系统,第一子系统的子复位信号端被短接至地,呈低电平,与此同时其他子系统的子复位信号端和总复位信号端因各第一上拉电阻常态为高电平,由于第一子系统的第一二极管的单向导电性,此时第一子系统的子复位信号端的低电平因第一子系统的第一二极管处于未导通状态,而不会受到其他子复位信号端上以及总复位信号端上高电平的影响,保持低电平,从而对该第一子系统复位,即实现各个子系统的单独复位功能。
3.根据权利要求1所述的低电平有效开关复位电路,其特征在于:
当总开关闭合时,总复位信号端被短接至地,呈低电平,与此同时各子系统的子复位信号端因第一上拉电阻常态为高电平,因此在第一二极管两端产生电势差,致使第一二极管单向导通,电流从电源端VCC先后流经第一上拉电阻、第一二极管、总开关后流入地;各个第一二极管均被导通,各个子复位信号端的电压均等于所接第一二极管的前向导通压降,成功复位各个子系统。
4.根据权利要求1所述的低电平有效开关复位电路,其特征在于:
子系统信号端与总信号端的信号流向是单向的,且通过低压降二极管连接实现。
CN201611039658.9A 2016-11-11 2016-11-11 一种低电平有效开关复位电路 Active CN106708228B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611039658.9A CN106708228B (zh) 2016-11-11 2016-11-11 一种低电平有效开关复位电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611039658.9A CN106708228B (zh) 2016-11-11 2016-11-11 一种低电平有效开关复位电路

Publications (2)

Publication Number Publication Date
CN106708228A CN106708228A (zh) 2017-05-24
CN106708228B true CN106708228B (zh) 2024-05-03

Family

ID=58941274

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611039658.9A Active CN106708228B (zh) 2016-11-11 2016-11-11 一种低电平有效开关复位电路

Country Status (1)

Country Link
CN (1) CN106708228B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111596747A (zh) * 2020-05-21 2020-08-28 深圳市信锐网科技术有限公司 一种部件复位方法、装置、设备及可读存储介质
CN115206242B (zh) * 2022-05-10 2023-10-20 重庆惠科金渝光电科技有限公司 像素电路以及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004350126A (ja) * 2003-05-23 2004-12-09 Denso Corp パワーオンリセット回路装置
CN101359904A (zh) * 2008-07-25 2009-02-04 北京航空航天大学 一种防止恒复位的多路互隔离复位电路
JP2009302810A (ja) * 2008-06-12 2009-12-24 Denso Corp パワーオンリセット回路
CN202495920U (zh) * 2012-03-26 2012-10-17 青岛海信宽带多媒体技术有限公司 复位电路及具有该电路的机顶盒
CN103036544A (zh) * 2011-09-29 2013-04-10 比亚迪股份有限公司 一种上电复位电路
CN203734639U (zh) * 2013-12-24 2014-07-23 深圳Tcl新技术有限公司 电子设备及其防静电复位电路
CN205485898U (zh) * 2016-03-11 2016-08-17 福建师范大学 一种抗高频干扰的电源电压塌陷快速响应低电平复位电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100427034B1 (ko) * 2002-07-22 2004-04-14 주식회사 하이닉스반도체 반도체 장치의 피워온리셋 회로

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004350126A (ja) * 2003-05-23 2004-12-09 Denso Corp パワーオンリセット回路装置
JP2009302810A (ja) * 2008-06-12 2009-12-24 Denso Corp パワーオンリセット回路
CN101359904A (zh) * 2008-07-25 2009-02-04 北京航空航天大学 一种防止恒复位的多路互隔离复位电路
CN103036544A (zh) * 2011-09-29 2013-04-10 比亚迪股份有限公司 一种上电复位电路
CN202495920U (zh) * 2012-03-26 2012-10-17 青岛海信宽带多媒体技术有限公司 复位电路及具有该电路的机顶盒
CN203734639U (zh) * 2013-12-24 2014-07-23 深圳Tcl新技术有限公司 电子设备及其防静电复位电路
CN205485898U (zh) * 2016-03-11 2016-08-17 福建师范大学 一种抗高频干扰的电源电压塌陷快速响应低电平复位电路

Also Published As

Publication number Publication date
CN106708228A (zh) 2017-05-24

Similar Documents

Publication Publication Date Title
CN100468724C (zh) 静电保护电路及使用它的半导体集成电路器件
US7893734B2 (en) Power-on reset circuit
CN103247621B (zh) 静电放电保护电路
CN106708228B (zh) 一种低电平有效开关复位电路
CN106098092A (zh) 实现存储卡写保护和复位的电路
CN102594300B (zh) 光控信号发生电路
CN102866931B (zh) 一种高压输电线路故障行波监测装置的看门狗电路
CN110957713B (zh) 一种静电放电箝位电路
CN104466912A (zh) 一种具有短路保护的线性稳压器
US9887188B2 (en) Electro-static discharge structure, circuit including the same and method of using the same
CN103051325B (zh) 可防止反灌电的上拉电阻电路
CN106406480B (zh) 一种高电平有效开关复位电路
CN102315633B (zh) 静电防护电路
CN102693979A (zh) 全芯片esd保护电路
CN106411301B (zh) 高低电平混合有效开关复位电路
CN105116200B (zh) 一种兼容开关量和电平量的检测电路
CN110794942B (zh) 一种复位芯片电路
CN110798187B (zh) 一种上电复位电路
CN206060723U (zh) Agv电路板之间的通讯电路
CN106788361B (zh) Mcu长按复位电路
CN105823977A (zh) 一种闩锁检测电路及集成电路
CN205566252U (zh) 一种复位控制电路
CN108226690B (zh) 检测电路
CN1734269A (zh) 低电压检测电路
CN112803720B (zh) 多电源系统的电源电压监控电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20240320

Address after: 518000, Building 1, Xinyi Lingyu R&D Center, No. 30 Honglang North Second Road, Xingdong Community, Xin'an Street, Bao'an District, Shenzhen City, Guangdong Province, China, 1412-1416

Applicant after: Shenzhen Jiuding Creative Development Technology Co.,Ltd.

Country or region after: China

Address before: Room 523, No. 188 Changyi Road, Baoshan District, Shanghai, 200441

Applicant before: SHANGHAI ACADIATECH Co.,Ltd.

Country or region before: China

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant