CN106572588A - 印刷电路板 - Google Patents
印刷电路板 Download PDFInfo
- Publication number
- CN106572588A CN106572588A CN201510648809.XA CN201510648809A CN106572588A CN 106572588 A CN106572588 A CN 106572588A CN 201510648809 A CN201510648809 A CN 201510648809A CN 106572588 A CN106572588 A CN 106572588A
- Authority
- CN
- China
- Prior art keywords
- pole via
- signal transmission
- positive
- negative
- printed circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0245—Lay-out of balanced signal pairs, e.g. differential lines or twisted lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/025—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/025—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
- H05K1/0251—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance related to vias or transitions between vias and transmission lines
Abstract
一种印刷电路板,包括一差分信号传输线,所述差分信号传输线包括正极信号传输线及负极信号传输线,所述正极信号传输线上设有第一正极过孔及第二正极过孔,所述负极信号传输线上设有第一负极过孔及第二负极过孔,其中所述第一正极过孔与所述第一负极过孔之间的距离为第一预设值,所述第二正极过孔与所述第二负极过孔之间的距离等于第一预设值,所述第一正极过孔与所述第二正极过孔之间的距离为第二预设值,所述第一负极过孔与所述第二负极过孔之间的距离不等于第二预设值。所述印刷电路板可以有效地提升所述差分信号传输线的信号传输质量。
Description
技术领域
本发明涉及一种印刷电路板。
背景技术
随着集成电路输出开关速度的提高以及PCB的布线密度的增加,信号完整性已经成为高速数字PCB设计必须关心的问题之一。元器件和PCB的参数、元器件在PCB上的布局、高速信号的布线等因素,都会引起信号完整性问题,导致系统工作不稳定,甚至完全不工作。如何在PCB的设计过程中充分考虑到信号完整性的因素,并采取有效的控制措施,已经成为当今PCB设计业界中的一个热门课题。对于PCB上的信号传输线来讲,保持信号完整性最重要是阻抗匹配。传输线的特征阻抗与负载阻抗不匹配时,信号到达接收端后有一部分能量将沿着传输线反射回去,使信号波形发生畸变,甚至出现信号的过冲和下冲。信号如果在传输线上来回反射,就会产生往返振荡。影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。目前在高速电路设计中,差分信号(Differential Signal)的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,这是因为差分信号与普通的单端信号相比具有如下优点:a.抗干扰能力强;b.能有效抑制EMI;c.时序定位精确。对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥承载该差分信号地一对走线即差分信号传输线的这些优势,并同时保证该差分信号的完整性。为确保差分信号的完整性,一般要求差分信号传输线要等长、等距对称分布。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。然而,在实际中却因为测试点,贯穿导孔等原因引起传输线上阻抗的不连续,这种阻抗不连续使传输线的特征阻抗与负载阻抗不匹配,因而会产生信号反射。
发明内容
鉴于此,有必要提供一种印刷电路板,其可提升差分信号的完整性。
一种印刷电路板,包括:
一差分信号传输线,所述差分信号传输线包括正极信号传输线及负极信号传输线,所述正极信号传输线上设有第一正极过孔及第二正极过孔,所述负极信号传输线上设有第一负极过孔及第二负极过孔,其中所述第一正极过孔与所述第一负极过孔之间的距离为第一预设值,所述第二正极过孔与所述第二负极过孔之间的距离等于第一预设值,所述第一正极过孔与所述第二正极过孔之间的距离为第二预设值,所述第一负极过孔与所述第二负极过孔之间的距离不等于第二预设值。
通过过孔距离设置,所述印刷电路板可以有效地提升所述差分信号传输线的信号传输质量,并且由于过孔错开,可以有效地减少布线面积。
附图说明
图1为现有的印刷电路板上差分信号传输线的示意图。
图2为本发明印刷电路板的较佳实施方式的示意图。
主要元件符号说明
印刷电路板 | 100 |
信号层 | 200 |
差分信号传输线 | 30 |
过孔 | 11、21、311、312、321、322 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参考图1,现有的差分信号传输线的正极信号线及负极信号线上的一组过孔通常为对应设置,即过孔11及过孔21中心连线垂直于所述差分信号传输线。如此,差分信号的特性阻抗较低,且对应设置面积需要在所述差分信号传输线的垂直方向同时开孔,会占用较多的布线面积。
请参考图2,本发明印刷电路板100的较佳实施方式包括一信号层200,所述信号层200上设置有一差分信号传输线30,所述差分信号传输线30包括一正极信号传输线31及一负极信号传输线32。所述正极信号传输线31上设有第一正极过孔311及第二正极过孔312,所述负极信号传输线32上设有第一负极过孔321及第二负极过孔322,其中所述第一正极过孔311与所述第一负极过孔321之间的距离D1为第一预设值S1,所述第二正极过孔312与所述第二负极322过孔之间的距离D2等于第一预设值S1。所述第一正极过孔311与所述第二正极过孔312之间的距离D3为第二预设值S2,所述第一负极过孔321与所述第二负极过孔322之间的距离D4不等于第二预设值S2。
本实施方式中,所述第一正极过孔311与所述第二正极过孔312在所述正极信号传输线31上相邻。所述第一负极过孔321与所述第二负极过孔322在所述负极信号传输线32上相邻。
本实施方式中,所述第一预设值S1=(T*V)/2。其中T为差分信号的上升时间,V为差分信号的传输速度。
本实施方式中,所述第一负极过孔321与所述第二负极过孔322之间的距离D4的值减去所述第一正极过孔311与所述第二正极过孔312之间的距离D3的值等于T*V,即两倍的第一预设值S1。
本实施方式中,所述印刷电路板100为四层印刷电路板,在其他实施方式中,所述印刷电路板100也可以为其他多层电路板。
通过上述设计,当对所述差分信号进行仿真时,通过调节信号上升时间,采用上述设计的差分信号传输线信号反射最弱,信号完整性最佳。
最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。
Claims (6)
1.一种印刷电路板,包括:
一差分信号传输线,所述差分信号传输线包括正极信号传输线及负极信号传输线,所述正极信号传输线上设有第一正极过孔及第二正极过孔,所述负极信号传输线上设有第一负极过孔及第二负极过孔,其中所述第一正极过孔与所述第一负极过孔之间的距离为第一预设值,所述第二正极过孔与所述第二负极过孔之间的距离等于第一预设值,所述第一正极过孔与所述第二正极过孔之间的距离为第二预设值,所述第一负极过孔与所述第二负极过孔之间的距离不等于第二预设值。
2.如权利要求1所述的印刷电路板,其特征在于:所述第一正极过孔与所述第二正极过孔在所述正极信号传输线上相邻,所述第一负极过孔与所述第二负极过孔在所述负极信号传输线上相邻。
3.如权利要求2所述的印刷电路板,其特征在于:所述第一预设值为(T*V)/2,其中T为差分信号的上升时间,V为差分信号的传输速度。
4.如权利要求3所述的印刷电路板,其特征在于:所述第一负极过孔与所述第二负极过孔之间的距离的值减去所述第一正极过孔与所述第二正极过孔之间的距离的值结果等于T*V。
5.如权利要求1所述的印刷电路板,其特征在于:所述差分信号传输线设置于同一信号层上。
6.如权利要求1所述的印刷电路板,其特征在于:所述印刷电路板为四层印刷电路板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510648809.XA CN106572588B (zh) | 2015-10-09 | 2015-10-09 | 印刷电路板 |
US14/921,170 US9854666B2 (en) | 2015-10-09 | 2015-10-23 | Printed circuit board with a differential line pair having vias in each line that are not equally spaced apart |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510648809.XA CN106572588B (zh) | 2015-10-09 | 2015-10-09 | 印刷电路板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106572588A true CN106572588A (zh) | 2017-04-19 |
CN106572588B CN106572588B (zh) | 2019-07-30 |
Family
ID=58499200
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510648809.XA Active CN106572588B (zh) | 2015-10-09 | 2015-10-09 | 印刷电路板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9854666B2 (zh) |
CN (1) | CN106572588B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1882219A (zh) * | 2005-06-17 | 2006-12-20 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板传输线的布线结构 |
US20070130555A1 (en) * | 2005-11-22 | 2007-06-07 | Hitachi, Ltd. | Multilayer printed circuit board for high-speed differential signal, communication apparatus, and data storage apparatus |
CN102196662A (zh) * | 2010-02-23 | 2011-09-21 | 弗莱克斯电子有限责任公司 | 用于高速总线的测试点设计 |
CN102573272A (zh) * | 2010-12-21 | 2012-07-11 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板 |
US20120243184A1 (en) * | 2011-03-23 | 2012-09-27 | Via Technologies, Inc. | Differential signal pair transmission structure, wiring board and electronic module |
-
2015
- 2015-10-09 CN CN201510648809.XA patent/CN106572588B/zh active Active
- 2015-10-23 US US14/921,170 patent/US9854666B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1882219A (zh) * | 2005-06-17 | 2006-12-20 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板传输线的布线结构 |
US20070130555A1 (en) * | 2005-11-22 | 2007-06-07 | Hitachi, Ltd. | Multilayer printed circuit board for high-speed differential signal, communication apparatus, and data storage apparatus |
CN102196662A (zh) * | 2010-02-23 | 2011-09-21 | 弗莱克斯电子有限责任公司 | 用于高速总线的测试点设计 |
CN102573272A (zh) * | 2010-12-21 | 2012-07-11 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板 |
US20120243184A1 (en) * | 2011-03-23 | 2012-09-27 | Via Technologies, Inc. | Differential signal pair transmission structure, wiring board and electronic module |
Also Published As
Publication number | Publication date |
---|---|
US20170105281A1 (en) | 2017-04-13 |
US9854666B2 (en) | 2017-12-26 |
CN106572588B (zh) | 2019-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7880094B2 (en) | Differential signal layout printed circuit board | |
CN100438727C (zh) | 印刷电路板传输线的布线结构 | |
US9544864B1 (en) | Data transmission system and receiving device | |
CN104333973A (zh) | 一种针对3w2s绕线补偿的阻抗优化设计方法 | |
CN104822224B (zh) | 电路组件桥设备 | |
CN105007682A (zh) | 一种pcb和一种电路板 | |
CN205961564U (zh) | 一种pcb过孔结构及pcb | |
CN204231747U (zh) | Pcb电路中的贴片电阻焊盘结构 | |
Liu et al. | Analysis of power supply and signal integrity of high speed pcb board | |
US20050036247A1 (en) | PCB trace coupling system for providing high voltage isolation | |
WO2022062534A1 (zh) | 一种pcb板上的晶振电路、pcb板以及服务器 | |
CN105764232A (zh) | 印刷电路板及应用该印刷电路板的电子装置 | |
CN106572588A (zh) | 印刷电路板 | |
CN104039075A (zh) | Pcb电路 | |
US20080116994A1 (en) | Circuit topology for multiple loads | |
CN116418301A (zh) | 一种输出阻抗自动匹配的方法及装置 | |
US20210151951A1 (en) | Laser driver with high-speed and high-current and integrated circuit thereof | |
US8604351B2 (en) | Printed circuit board with circuit topology | |
Shang et al. | Signal integrity analysis for high speed digital circuit | |
CN207305041U (zh) | 一种印刷电路板 | |
TW201414103A (zh) | 高速傳輸介面電路及其設計方法 | |
Lai | Experimental Noise and Signal Analysis on Printed Circuits Board Design | |
CN210137305U (zh) | 一种改进vga拓扑设计系统 | |
WO2020224066A1 (zh) | 一种高速信号连接器、服务器系统及服务器 | |
TWI566654B (zh) | 多重負載拓撲佈線架構 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |