CN106571815B - 电平式高阻型数字鉴相器 - Google Patents
电平式高阻型数字鉴相器 Download PDFInfo
- Publication number
- CN106571815B CN106571815B CN201510646321.3A CN201510646321A CN106571815B CN 106571815 B CN106571815 B CN 106571815B CN 201510646321 A CN201510646321 A CN 201510646321A CN 106571815 B CN106571815 B CN 106571815B
- Authority
- CN
- China
- Prior art keywords
- output end
- phase detector
- analog switch
- pdo
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本申请电平式高阻型数字鉴相器的工作原理如下:“高阻态形成检出”的方式无论“同步码检出”还是“异步码检出”,如果有效检出则输出信号作为控端信号断开标识为4的模拟开关S2,鉴相器输出为高阻态;否则S2闭合。与标识为3的模拟开关S1控端直接相连的信号Wr,如果Wr=1时则S1的公端即S2的输入端与Vcc相接;否则S2的输入端与GND相接。最终,鉴相器的输出符合各自设计定义,即电平式同步码高阻型数字鉴相器为:WrWc=00=11时输出为高阻态,WrWc=01时输出为“0”态值,WrWc=10时输出为“1”态值;电平式异步码高阻型数字鉴相器为:WrWc=01=10时输出为高阻态,WrWc=00时输出为“0”态值,WrWc=11时输出为“1”态值。
Description
技术领域
本发明所涉及的内容与电路形式,其理论在现有发行刊物与书籍中并不存在,所依据的理论是发明者本人编写的专著《PLL设计的理论与应用》中的第4.7节《电平式三态类异步码高阻型相位比较器的设计与时序分析》及第4.8节《电平式三态类同步码高阻型相位比较器的设计与时序分析》中相关内容。所依据的设计方式是采用了发明名称为《标准化设计高阻型数字鉴相器的结构原理方案》中规定的方法。电平式高阻型数字鉴相器,这是一个全新概念的鉴相器。
本发明所涉及的电路形式不仅适合于通用型数字或模拟IC芯片组建数字鉴相器,更适合应用于集成化电路设计的高阻型数字鉴相器电路中。
背景技术
现有高阻型数字鉴相器仅有一种形式,其中之一型号为图1所示的74HC4046的IC中上升边沿触发式数字鉴相器,分析其设计时的输入输出信号间工作定义即规定可以归纳为如下:
a.初态
每一次复位后鉴相器都回归到初态这一常态,标志为WrWc(=QrQc)=00,鉴相器输出PDo=高阻态。
b.D触发器的工作特征
输入信号Wr与Wc有着各自独立的上升边沿触发式D触发器,处在初态即Q=“0”码的D触发器一旦有上升边沿触发,触发器输出为Q=“1”码。这种输出状态保持到复位条件形成为止,一旦复位后触发器输出回归到Q=“0”码;即Q=“1”是过渡态不是常态。
c.触发器输出Q=“1”码时的最短时间至少有形成复位信号输出所需最短时间即图1中与非门的一个周期的工作时间,与D触发器复位所需的一个周期的工作时间之和。
d.鉴相器输出状态取决于D触发器输出Q值这一电平值所决定的,即是由QrQc码值状态所决定的。设计定义初态QrQc=11时PDo=高阻态;有相位检出即边沿有效触发时如果QrQc=01则PDo=“H”态,如果QrQc=10则PDo=“L”态;相位检出结束的标志是QrQc=00这一过度状态,规定PDo=高阻态。
由此,图1中A所指的电路部分构成了一个完整电平式高阻型数字鉴相器的雏形。
发明内容
本发明中涉及二种形式的电平式高阻型数字鉴相器,一种是电平式同步码高阻型数字鉴相器(以下简称为同步码鉴相器),为图2所示的电路方框图;另一种是电平式异步码高阻型数字鉴相器(以下简称为异步码鉴相器),为图3所示的电路方框图;都是基于专利申请号为2015106449019的《标准化设计高阻型数字鉴相器的结构原理方案》中的规定方法设计的。作为具体实现电路的案例,图4为一个电平式同步码高阻型数字鉴相器的电路图,图5为一个异步码高阻型数字鉴相器的电路图。
附图说明
首先作为一个名词的解释,测试法是指二个串联电阻其二端分别接鉴相器供电电源的二端,其中点接鉴相器的输出(端)PDo并作为测试电路的输出端,这就是测试法下鉴相器输出端的连接方法。
图1是摘录自该芯片厂商的数据手册,内中A部分电路是一个同步码鉴相器的雏形。
图2为本发明内容的同步码鉴相器的结构原理方案。
图3为本发明内容的异步码鉴相器的结构原理方案。
图4是作为一个具体的同步码鉴相器实现形式的电路图。
图5是作为一个具体的异步码鉴相器实现形式的电路图。
图6是电平式同步码鉴相器的信号关系仿真图。
图7是电平式异步码鉴相器的信号关系仿真图。
具体实施方式
同步码鉴相器定义为:
二个输入信号形式为“HH”或“LL”即同步码时鉴相器输出信号为高阻态;二个输入信号为非同步码时如果一个规定的输入信号为“H”时输出信号为“H”,否则为“L”。
图1所示的现有高阻型数字鉴相器的内部结构电路中存在着一个同步码鉴相器,只是这一鉴相器的输入信号属于中间态的Qr与Qc,不是输入信号Wr与Wc自身,所以不能成为一个独立的同步码鉴相器。
异步码鉴相器定义为:
二个输入信号形式为同步码的“H”时鉴相器的输出信号为“H”,为同步码的“L”时鉴相器输出信号为“L”;如果二个输入信号形式并不相同即为异步码时鉴相器输出信号为高阻态。
实现形式
图3,图5的异步码鉴相器
对于图3的异步码鉴相器,输入信号WrWc的关系为异步码时标识为1的“异步码检测”检出到则作为控端信号的输出信号断开标识为4的单向模拟开关S2,鉴相器输出为高阻态;否则S2闭合。标识为2的“高电平检出”并不存在具体器件而是直接连接到标识为3的二选一模拟开关S1的控端,如果WrWc=1-(-为任意码)时则S1的公端即S2的输入端与Vcc相接;如果WrWc=0-时则S2的输入端与GND相接。最终,鉴相器输出符合设计定义:WrWc=01=10时输出为高阻态,WrWc=00时输出为“0”态值,WrWc=11时输出为“1”态值。
对于图5这一具体电路形式的异步码鉴相器,当WrWc为异步码时与非门IC1输出为“1”态值则p型场效应管开关断开,或非门IC2输出为“0”态值则n型场效应管开关断开;当WrWc=11时与非门输出为“0”态值则p型场效应管开关导通,或非门输出为“0”态值则n型场效应管开关断开;当WrWc=00时与非门输出为“1”态值则p型场效应管开关断开,或非门输出为“1”态值则n型场效应管开关导通。最终,鉴相器的输出符合设计定义:
WrWc=01=10时输出为高阻态,WrWc=00时输出为“0”态值,WrWc=11时输出为“1”态值。
图2,图4的同步码鉴相器
对于图2的同步码鉴相器,输入信号Wr,Wc的关系为同步码时被标识为1的“同步码检测”检出到则输出信号作为控端信号断开标识为4的单向模拟开关S2,鉴相器输出为高阻态;否则S2闭合。标识为2的“高电平检出”并不存在具体器件而是直接连接到标识为3的二选一模拟开关S1的控端,如果WrWc=1-(-为任意码)时则S1的公端即S2的输入端与Vcc相接;如果WrWc=0-时则S2的输入端与GND相接。最终,鉴相器的输出符合设计定义:WrWc=00=11时输出为高阻态,WrWc=01时输出为“0”态值,WrWc=10时输出为“1”态值。
图4是作为一个具体的同步码鉴相器实现形式的电路图,图中反相器IC4的作用是将输入信号WrWc关系的“同步码”与“异步码”互为转换:鉴相器的工作方式参照图5的说明,最终鉴相器的输出符合设计定义:WrWc=00=11时输出为高阻态,WrWc=01时输出为“0”态值,WrWc=10时输出为“1”态值。
输入输出信号间的仿真结果关系
同步码鉴相器的输入输出信号间关系,其仿真结果如图6所示,具体各个过程的说明如下:
1)锁定过程:二个信号完全同频,分为二种类型。之一的“反相”类型是指输入信号完全处在异步即相反状态状态,则输出信号的波形与定义中规定的输入信号波形完全一致,符合定义中的关系式。另一的“同相”类型是指输入信号完全处在同步,则输出信号的波形由以下“另2”条款所规定。
2)“定义”过程,二个信号完全同频,输入输出信号间的波形完全符合定义中的规定。
3)初态过程,模拟以本发明的鉴相器构成一个锁相环路在启动时一种常有的单端有输入形式,输入输出信号间的波形关系,分为二种类型。一种是Wr单端有输入,另一种是Wc单端有输入,都完全符合定义中的关系式。
最终,根据《PLL设计的理论与应用》一书及现有锁相环理论中的观点,一个由本发明的鉴相器构成一个锁相环最终在同相同步状态下实现稳定的锁定工作状态。
异步码鉴相器的输入输出信号间关系,其仿真结果如图7所示,具体各个过程的说明如下:
1)锁定过程:二个信号完全同频,分为二种类型。之一的“同相”类型是指输入信号完全处在同步即相反状态状态,则输出信号的波形与输入信号波形完全一致,符合定义中的关系式。另一的“反相”类型是指输入信号完全处在异步,则输出信号的波形由以下“另2”条款所规定。
2)“定义”过程,二个信号完全同频,输入输出信号间的波形完全符合定义中的规定。
3)初态过程,模拟以本发明的鉴相器构成一个锁相环路在启动时一种常有的单端有输入形式,输入输出信号间的波形关系,完全符合定义中的关系式。
最终,根据《PLL设计的理论与应用》一书及现有锁相环理论中的观点,一个由本发明的鉴相器构成一个锁相环最终在同相同步状态下实现稳定的锁定工作状态。
另1,图2,3中括弧内“假性锁定过程”是指理论讨论中以本发明的鉴相器构成一个锁相环路其中一种工作形式,详细内容请参《PLL设计的理论与应用》该书,这里不做讨论与说明。
另2,图6的锁定过程中的“同相”类型,及图7的锁定过程中的“反相”类型,双向箭头标识输出波形,在理论上应是高阻状态下一个在供电位置之间的某一电平值,测试法下则是串联电阻的分压值。但是在实际应用中由于器件的频率特性及锁相环路工作特征的限制,在通用型示波器上所能观察到的波形往往是基于高阻状态即供电位置间电平值下一个正向窄脉冲输出信号波形,或者一个负向窄脉冲输出信号波形,或者一个双向窄脉冲输出信号波形;即为图中标识双向箭头所示。
综合以上内容,基于发明名称为《标准化设计高阻型数字鉴相器的结构原理方案》设计方法中的规定,可以实现电平式高阻型数字鉴相器的设计开发工作的。
Claims (4)
1.一种电平式同步码高阻型数字鉴相器,设置鉴相器的Wr、Wc二个输入端、输出端PDo,包括:同步码检出,高电平检出,单向模拟开关,二选一模拟开关;其特征在于,输入端Wr、Wc连接同步码检出输入端,输入端Wr连接高电平检出输入端,二选一模拟开关的控端连接所述高电平检出输出端、二个输入端分别接到电源二端、公端连接单向模拟开关一端,所述单向模拟开关的控端连接所述同步码检出输出端、另一端连接鉴相器输出端PDo,当所述同步码检出输出端检出到规定信号状态值时鉴相器输出端PDo与所述二选一模拟开关公端为断开状态,当所述同步码检出输出端未检出到规定信号状态值时鉴相器输出端PDo与所述二选一模拟开关公端为导通状态,如果所述高电平检出输出端检出到规定信号状态值时鉴相器输出端PDo通过所述二选一模拟开关公端与Vcc端导通,如果所述高电平检出输出端未检出到规定信号状态值时鉴相器输出端PDo通过所述二选一模拟开关公端与GND端导通。
2.根据权利要求1所述的一种电平式同步码高阻型数字鉴相器,设置鉴相器的Wr、Wc二个输入端、输出端PDo,包括:与非门,或非门,反相器,n型、p型场效应管开关;其特征在于,输入端Wc连接反相器输入端,输入端Wr、所述反相器输出端同时连接与非门、或非门的输入端,p型场效应开关管的控端连接所述与非门输出端、一端接Vcc端,n型场效应开关管的控端连接所述或非门输出端、一端接GND端,所述n型、p型场效应开关管各自另一端连接鉴相器输出端PDo。
3.一种电平式异步码高阻型数字鉴相器,设置鉴相器的Wr、Wc二个输入端、输出端PDo,包括:异步码检出,高电平检出,单向模拟开关,二选一模拟开关;其特征在于,输入端Wr、Wc连接异步码检出输入端,输入端Wr连接高电平检出输入端,二选一模拟开关的控端连接所述高电平检出输出端、二个输入端分别接到电源二端、公端连接单向模拟开关一端,所述单向模拟开关的控端连接所述异步码检出输出端、另一端连接鉴相器输出端PDo,当所述异步码检出输出端检出到规定信号状态值时鉴相器输出端PDo与所述二选一模拟开关公端为断开状态,当所述异步码检出输出端未检出到规定信号状态值时鉴相器输出端PDo与所述二选一模拟开关公端为导通状态,如果所述高电平检出输出端检出到规定信号状态值时鉴相器输出端PDo通过所述二选一模拟开关公端与Vcc端导通,如果所述高电平检出输出端未检出到规定信号状态值时鉴相器输出端PDo通过所述二选一模拟开关公端与GND端导通。
4.根据权要求3所述的一种电平式异步码高阻型数字鉴相器,设置鉴相器的Wr、Wc二个输入端、输出端PDo,包括:与非门,或非门,n型、p型场效应管开关;其特征在于,输入端Wr、Wc同时连接与非门、或非门的输入端,p型场效应开关管的控端连接所述与非门输出端、一端接Vcc端,n型场效应开关管的控端连接所述或非门输出端、一端接GND端,所述n型、p型场效应开关管各自另一端连接鉴相器输出端PDo。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510646321.3A CN106571815B (zh) | 2015-10-09 | 2015-10-09 | 电平式高阻型数字鉴相器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510646321.3A CN106571815B (zh) | 2015-10-09 | 2015-10-09 | 电平式高阻型数字鉴相器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106571815A CN106571815A (zh) | 2017-04-19 |
CN106571815B true CN106571815B (zh) | 2023-06-02 |
Family
ID=58506491
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510646321.3A Active CN106571815B (zh) | 2015-10-09 | 2015-10-09 | 电平式高阻型数字鉴相器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106571815B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108988848B (zh) * | 2017-06-01 | 2022-08-23 | 张伟林 | 现有边沿式高阻型数字鉴相器输出端优化设计案 |
CN109088632A (zh) * | 2017-06-14 | 2018-12-25 | 张伟林 | 电平式高阻型数字鉴相器的通用设计方案 |
CN111865302B (zh) * | 2019-04-30 | 2024-06-04 | 张伟林 | 全自动锁定工作状态的高阻型鉴相器组环锁相环 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4291274A (en) * | 1978-11-22 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase detector circuit using logic gates |
US4378509A (en) * | 1980-07-10 | 1983-03-29 | Motorola, Inc. | Linearized digital phase and frequency detector |
CN1494218A (zh) * | 2002-12-26 | 2004-05-05 | 北京大学 | 一种鉴频鉴相器和采用该鉴频鉴相器的锁相环 |
US7092475B1 (en) * | 2002-09-25 | 2006-08-15 | National Semiconductor Corporation | Phase-frequency detector with linear phase error gain near and during phase-lock in delta sigma phase-locked loop |
CN103701460A (zh) * | 2013-12-12 | 2014-04-02 | 中国原子能科学研究院 | 锁相环ⅲ型数字鉴相器在低电平调谐环路的稳定工作方法 |
CN104485947A (zh) * | 2014-12-30 | 2015-04-01 | 中南民族大学 | 一种用于gps驯服晶振的数字鉴相器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1032889C (zh) * | 1992-03-18 | 1996-09-25 | 汤姆森电子用品公司 | 自动环路控制的方法和装置 |
IT1308744B1 (it) * | 1999-06-22 | 2002-01-10 | Cselt Centro Studi Lab Telecom | Pompa di corrente per circuiti ad aggancio di fase integrati. |
CN201174688Y (zh) * | 2008-01-22 | 2008-12-31 | 无锡硅动力微电子股份有限公司 | 数字辅助pll锁相环电路 |
CN101841328B (zh) * | 2010-06-07 | 2012-05-23 | 西安交通大学 | 一种预充电型鉴频鉴相器 |
-
2015
- 2015-10-09 CN CN201510646321.3A patent/CN106571815B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4291274A (en) * | 1978-11-22 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase detector circuit using logic gates |
US4378509A (en) * | 1980-07-10 | 1983-03-29 | Motorola, Inc. | Linearized digital phase and frequency detector |
US7092475B1 (en) * | 2002-09-25 | 2006-08-15 | National Semiconductor Corporation | Phase-frequency detector with linear phase error gain near and during phase-lock in delta sigma phase-locked loop |
CN1494218A (zh) * | 2002-12-26 | 2004-05-05 | 北京大学 | 一种鉴频鉴相器和采用该鉴频鉴相器的锁相环 |
CN103701460A (zh) * | 2013-12-12 | 2014-04-02 | 中国原子能科学研究院 | 锁相环ⅲ型数字鉴相器在低电平调谐环路的稳定工作方法 |
CN104485947A (zh) * | 2014-12-30 | 2015-04-01 | 中南民族大学 | 一种用于gps驯服晶振的数字鉴相器 |
Also Published As
Publication number | Publication date |
---|---|
CN106571815A (zh) | 2017-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106571815B (zh) | 电平式高阻型数字鉴相器 | |
TWI508411B (zh) | Usb適配器及usb線 | |
US9024663B2 (en) | Clock glitch detection circuit | |
CN103424601B (zh) | 一种电压检测电路 | |
CN101174827A (zh) | 复位装置 | |
US20150121158A1 (en) | Functional path failure monitor | |
CN101453313A (zh) | 主从设备通信电路 | |
KR20230117734A (ko) | 칩 포트 상태 모니터링 회로, 칩 및 통신 단말기 | |
CN103208980B (zh) | 一种窗口电压比较装置 | |
CN203705526U (zh) | 一种电压极性判断电路及系统 | |
CN106612116B (zh) | 现有边沿式高阻型数字鉴相器的新设计方法 | |
CN106571812B (zh) | 标准化设计高阻型数字鉴相器的结构原理方案 | |
CN202421440U (zh) | 电路延时时间测量装置 | |
CN108988848B (zh) | 现有边沿式高阻型数字鉴相器输出端优化设计案 | |
CN203365654U (zh) | 一种电源自检电路 | |
CN106547332B (zh) | 电源启动重置电路、电源启动重置方法及其电子装置 | |
CN203554401U (zh) | 高响应速度、低温度系数的复位电路 | |
CN204886919U (zh) | 简易式逻辑电平转换电路结构 | |
CN204945294U (zh) | 带uvw磁极信号的增量式编码器断线检测电路 | |
CN204649888U (zh) | 一种新型局域网设备用电接口识别电路 | |
CN108040022A (zh) | 一种用于随钻测量仪器的总线编解码装置及方法 | |
CN103675472B (zh) | 一种节点信号强度检测电路 | |
CN112311387B (zh) | 不同触发器组合的高阻型数字鉴相器 | |
CN203606436U (zh) | 一种节点信号强度检测电路 | |
CN206302404U (zh) | 一种键盘扫描电路及数控系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |