CN106557340B - 一种配置方法及装置 - Google Patents

一种配置方法及装置 Download PDF

Info

Publication number
CN106557340B
CN106557340B CN201510633627.5A CN201510633627A CN106557340B CN 106557340 B CN106557340 B CN 106557340B CN 201510633627 A CN201510633627 A CN 201510633627A CN 106557340 B CN106557340 B CN 106557340B
Authority
CN
China
Prior art keywords
configuration information
bios
configuration
bmc
pcie
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510633627.5A
Other languages
English (en)
Other versions
CN106557340A (zh
Inventor
熊玉娜
常锐
刘隽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201510633627.5A priority Critical patent/CN106557340B/zh
Priority to PCT/CN2016/092750 priority patent/WO2017054573A1/zh
Publication of CN106557340A publication Critical patent/CN106557340A/zh
Application granted granted Critical
Publication of CN106557340B publication Critical patent/CN106557340B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明提供一种配置方法,所述方法包括:基本输入输出系统BIOS通过基板管理控制器BMC获取外围组件快速互连转接卡PCIE Riser卡的现场可更换单元FRU中存储的配置信息;当所述BIOS启动时,所述BIOS根据所述配置信息对CPU端口进行配置。上述方案将配置CPU端口的配置信息存放在PCIE Riser卡的FRU中,在BIOS启动阶段,通过BMC获取配置信息,从而对CPU端口进行配置,实现了对CPU端口的动态配置。

Description

一种配置方法及装置
技术领域
本发明涉及通信领域,具体涉及一种配置方法及装置。
背景技术
在一些关键领域,如网络中心、电信机房和银行的数据库中心都会选择使用一些高性能的服务器。这些服务器大多使用Intel x86架构的高性能处理器。这些处理器内部集成了很多PCIE Lane提供给硬件设计人员接入板内设备或者引出到PCIE Riser卡(Peripheral Component Interconnect Express Riser,外围组件快速互连转接卡)插槽。再有硬件设计人员设计PCIE Riser卡提供标准PCIE插槽。用户可以根据自己的业务需要选择使用标准PCIE设备。
CPU内部的这些PCIE Lane,在逻辑上是以端口的方式进行管理的,需要BIOS根据硬件实际的走线对CPU相应的端口进行正确的配置,才能使之在操作系统下正常使用。
目前BIOS业界通用的做法,是根据硬件提供的端口设计说明文档将这些参数信息以静态表的方式写在BIOS中,服务器在打开电源进行开机上电过程中,BIOS将这些参数信息配置到CPU端口相应的寄存器中,完成端口的配置。这种做法有以下2个重大缺陷:
1、BIOS工程师必须预先知道CPU端口的使用情况,也就是说需要硬件设计人员预先开发出的Pcie Riser卡,提供了端口设计说明文档,BIOS工程师才能对CPU的端口进行配置。做不到动态兼容不同的PCIE Riser卡。这样最大的隐患是外场已经出货的服务器,如果用户需要支持新的Pcie Riser卡,就需要更新BIOS。
2、对于新的Pcie Riser卡开发,BIOS都要随之做相应的开发工作,影响工作效率。
发明内容:
本发明提供一种配置方法及装置,实现对CPU端口的动态配置。
为解决上述技术问题,本发明提供一种配置方法,所述方法包括:
基本输入输出系统BIOS通过基板管理控制器BMC获取外围组件快速互连转接卡PCIE Riser卡的现场可更换单元FRU中存储的配置信息;
当所述BIOS启动时,所述BIOS根据所述配置信息对CPU端口进行配置。
优选地,
所述配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;
其中,所述数据结构表中含有配置CPU所需的参数;
所述头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息。
优选地,
所述基本输入输出系统BIOS通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息包括:
所述BIOS向所述BMC发送智能平台管理接口IPMI命令后,接收所述BMC读取的PCIERiser卡的FRU中存储的配置信息。
优选地,
所述基本输入输出系统BIOS通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息后,所述BIOS根据所述配置信息对CPU端口进行配置前,所述方法还包括:
所述BIOS将所述配置信息存入非挥发性变量区中。
优选地,
所述BIOS根据所述配置信息对CPU端口进行配置包括:
所述BIOS读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
本发明还提供一种配置装置,设置于基本输入输出系统BIOS,所述装置包括:
信息获取模块,用于通过基板管理控制器BMC获取外围组件快速互连转接卡PCIERiser卡的现场可更换单元FRU中存储的配置信息;
配置模块,用于当所述BIOS启动时,根据所述配置信息对CPU端口进行配置。
优选地,
所述配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;
其中,所述数据结构表中含有配置CPU所需的参数;
所述头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息。
优选地,
所述信息获取模块用于通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息具体是指:
所述信息获取模块向所述BMC发送智能平台管理接口IPMI命令后,接收所述BMC读取的PCIE Riser卡的FRU中存储的配置信息。
优选地,
所述装置还包括:
存储模块,用于将所述配置信息存入非挥发性变量区中。
优选地,
所述配置模块用于根据所述配置信息对CPU端口进行配置具体是指:
所述配置模块读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
上述方案将配置CPU端口的配置信息存放在PCIE Riser卡的FRU中,在BIOS启动阶段,通过BMC获取配置信息,从而对CPU端口进行配置,实现了对CPU端口的动态配置。
附图说明
图1为实施例一中的配置方法的流程图;
图2为实施例一中的配置装置的结构示意图;
图3为实施例二中的BIOS、BMC、FRU数据传递示意图;
图4为实施例二中的CPU端口配置参数排布示意图;
图5为实施例二中的自制工具生成的二进制文件结构示意图;
图6为实施例二中的生成的二进制文件结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚明白,下文中将结合附图对本申请的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
实施例一
如图1所示,本实施例提供一种配置方法,所述方法包括:
步骤S11:基本输入输出系统BIOS通过基板管理控制器BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息;
配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;其中,所述数据结构表中含有配置CPU所需的参数;
头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息,在具体的实现中可以根据具体情况进行自定义。
步骤S13:当所述BIOS启动时,所述BIOS根据所述配置信息对CPU端口进行配置。
优选地,步骤S11后,步骤S12前还包括:
步骤S12:所述BIOS将所述配置信息存入非挥发性变量区中。
再具体的实现中,BIOS读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
如图2所示,本实施例还提供一种配置装置,设置于基本输入输出系统BIOS,所述装置包括:
信息获取模块11,用于通过基板管理控制器BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息;
配置模块12,用于当所述BIOS启动时,根据所述配置信息对CPU端口进行配置。
优选地,
所述配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;
其中,所述数据结构表中含有配置CPU所需的参数;
所述头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息。
优选地,
所述信息获取模块用于通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息具体是指:
所述信息获取模块向所述BMC发送智能平台管理接口IPMI命令后,接收所述BMC读取的PCIE Riser卡的FRU中存储的配置信息。
优选地,所述装置还包括:
存储模块13,用于将所述配置信息存入非挥发性变量区中。
优选地,
所述配置模块用于根据所述配置信息对CPU端口进行配置具体是指:
所述配置模块读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
实施例二
下面进一步说明本发明的技术方案。
如图3所示,在本发明中,CPU端口参数信息不再以静态表的方式写在BIOS代码中,而是存放在PCIE Riser卡的FRU中。在BIOS POST阶段,通过与BMC交换IPMI(IntelligentPlatform Management Interface,智能型平台管理接口)命令方式,先由BIOS向BMC发IPMI命令,再由BMC从PCIE Riser卡的FRU中获取CPU端口配置信息,BMC获取到配置信息后传给BIOS,BIOS对信息进行校验之后,更新到SPI Flash的非挥发性变量区中,最后修改BIOS流程,读取存放在变量区中的配置信息进行CPU相应端口的配置。
1、首先将BIOS配置CPU端口所需要的参数如CPU个数、CPU类型。
CPU PCIE Lane硬件走线等抽象成一个数据大小和数据格式固定的数据结构如下:
Figure BDA0000814438100000061
Figure BDA0000814438100000071
Figure BDA0000814438100000081
按照上述结构,将参数数据填写为如图4所示的一个一个连续的数据结构表。
2、如图5、6所示,制作二进制生成工具,将以上所填写的数据表项生成二进制文件,
同时在生成的二进制文件头部加入自定义的OEM头部信息,以用来将生成的二进制文件烧写进PCIE Riser卡的FRU中。
3、自定义如下IPMI命令,用于BIOS与BMC之间进行配置参数的数据传输。BIOS发送IPMI命令给BMC,BMC收到此条命令,通过I2C总线读取PCIE Riser卡上的FRU中的配置参数。BMC读到配置参数后,将数据传送给BIOS。
Bios与BMC约定通过如表1的自定义接口进行通讯,传递FRU数据:
NetFun=0x0034 CmdType=0x0036,CmdVer=1(Host读取PCIE RISER EEPROM)
Figure BDA0000814438100000082
Figure BDA0000814438100000091
表1
4、BIOS获取到配置参数后,将参数以一定的数据结构写入BIOS的
Flash变量区中存放起来。BIOS启动的各个阶段,读取变量区中的数据进行CPU端口的配置。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令相关硬件完成,所述程序可以存储于计算机可读存储介质中,如只读存储器、磁盘或光盘等。可选地,上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现,相应地,上述实施例中的各模块/模块可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。本申请不限制于任何特定形式的硬件和软件的结合。

Claims (10)

1.一种配置方法,其特征在于,所述方法包括:
基本输入输出系统BIOS通过基板管理控制器BMC获取外围组件快速互连转接卡PCIERiser卡的现场可更换单元FRU中存储的配置信息,所述PCIE Riser卡用于连接PCIE设备;
当所述BIOS启动时,所述BIOS根据所述配置信息对CPU端口进行配置。
2.如权利要求1所述的方法,其特征在于:
所述配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;
其中,所述数据结构表中含有配置CPU所需的参数;
所述头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息。
3.如权利要求2所述的方法,其特征在于:
所述基本输入输出系统BIOS通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息包括:
所述BIOS向所述BMC发送智能平台管理接口IPMI命令后,接收所述BMC读取的PCIERiser卡的FRU中存储的配置信息。
4.如权利要求1至3任一所述的方法,其特征在于:
所述基本输入输出系统BIOS通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息后,所述BIOS根据所述配置信息对CPU端口进行配置前,所述方法还包括:
所述BIOS将所述配置信息存入非挥发性变量区中。
5.如权利要求4所述的方法,其特征在于:
所述BIOS根据所述配置信息对CPU端口进行配置包括:
所述BIOS读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
6.一种配置装置,设置于基本输入输出系统BIOS,其特征在于,所述装置包括:
信息获取模块,用于通过基板管理控制器BMC获取外围组件快速互连转接卡PCIERiser卡的现场可更换单元FRU中存储的配置信息,所述PCIE Riser卡用于连接PCIE设备;
配置模块,用于当所述BIOS启动时,根据所述配置信息对CPU端口进行配置。
7.如权利要求6所述的装置,其特征在于:
所述配置信息包括根据一个或多个数据结构表生成的二进制文件和所述二进制文件的头部信息;
其中,所述数据结构表中含有配置CPU所需的参数;
所述头部信息为用于将所述二进制文件写入所述PCIE Riser卡的信息。
8.如权利要求7所述的装置,其特征在于:
所述信息获取模块用于通过BMC获取PCIE Riser卡的现场可更换单元FRU中存储的配置信息具体是指:
所述信息获取模块向所述BMC发送智能平台管理接口IPMI命令后,接收所述BMC读取的PCIE Riser卡的FRU中存储的配置信息。
9.如权利要求6至8任一所述的装置,其特征在于,所述装置还包括:
存储模块,用于将所述配置信息存入非挥发性变量区中。
10.如权利要求9所述的装置,其特征在于:
所述配置模块用于根据所述配置信息对CPU端口进行配置具体是指:
所述配置模块读取所述非挥发性变量区中的配置信息,根据所述读取到的配置信息对所述CPU端口进行配置。
CN201510633627.5A 2015-09-29 2015-09-29 一种配置方法及装置 Active CN106557340B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510633627.5A CN106557340B (zh) 2015-09-29 2015-09-29 一种配置方法及装置
PCT/CN2016/092750 WO2017054573A1 (zh) 2015-09-29 2016-08-01 一种配置方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510633627.5A CN106557340B (zh) 2015-09-29 2015-09-29 一种配置方法及装置

Publications (2)

Publication Number Publication Date
CN106557340A CN106557340A (zh) 2017-04-05
CN106557340B true CN106557340B (zh) 2022-11-15

Family

ID=58414690

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510633627.5A Active CN106557340B (zh) 2015-09-29 2015-09-29 一种配置方法及装置

Country Status (2)

Country Link
CN (1) CN106557340B (zh)
WO (1) WO2017054573A1 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107145455B (zh) * 2017-04-19 2020-02-14 深圳市国鑫恒宇科技有限公司 一种整机系统更新smbios静态信息的方法
CN109240754B (zh) * 2017-07-03 2022-03-25 中兴通讯股份有限公司 一种配置bios启动项的逻辑器件及方法、系统
CN107612606A (zh) * 2017-09-28 2018-01-19 郑州云海信息技术有限公司 一种PCIe X16连接器转Oculink连接器的Riser卡及转换方法
CN108509301A (zh) * 2018-03-13 2018-09-07 郑州云海信息技术有限公司 一种smbios中系统插槽信息的更新方法及更新系统
CN109254798A (zh) * 2018-08-29 2019-01-22 郑州云海信息技术有限公司 服务器启动方法、装置、服务器及计算机可读存储介质
CN110347553A (zh) * 2019-07-02 2019-10-18 英业达科技有限公司 自动配置PCIe插槽的BIOS及其方法
CN111143256B (zh) * 2019-11-29 2023-01-10 苏州浪潮智能科技有限公司 一种读取现场可更换单元信息的方法和装置
CN111221774B (zh) * 2020-01-10 2023-05-19 华为技术有限公司 处理单元配置方法和处理单元配置装置
CN113434202B (zh) * 2020-09-18 2024-03-29 阿里巴巴集团控股有限公司 一种设备的启动方法、装置、电子设备及计算机存储介质
CN112398684A (zh) * 2020-11-02 2021-02-23 英业达科技有限公司 PCIe带宽自动调配系统及方法
CN113010217B (zh) * 2021-03-18 2023-04-07 山东英信计算机技术有限公司 一种bios参数设置方法、装置、电子设备及存储介质
CN113032164B (zh) * 2021-03-24 2023-04-07 山东英信计算机技术有限公司 Bmc与bios信息交互方法、装置、bmc和介质
CN113407397B (zh) * 2021-06-10 2022-12-27 浪潮电子信息产业股份有限公司 一种设备机箱丝印的显示方法、装置、设备及介质
CN113567834B (zh) * 2021-07-21 2024-09-24 东莞记忆存储科技有限公司 小卡电路通路测试方法、装置、计算机设备及存储介质
CN113645049B (zh) * 2021-07-30 2022-11-18 苏州浪潮智能科技有限公司 一种网卡上电方法、系统、存储介质及设备
CN114003535B (zh) * 2021-10-14 2023-07-14 苏州浪潮智能科技有限公司 一种设备带宽配置方法、系统及电子设备和存储介质
CN114237751B (zh) * 2021-12-20 2024-07-23 联想(北京)信息技术有限公司 一种信息配置方法及装置
CN114489818A (zh) * 2021-12-30 2022-05-13 中电科技(北京)股份有限公司 一种基于bios的bmc配置方法和装置
TWI830352B (zh) 2022-08-30 2024-01-21 神雲科技股份有限公司 用於讀取多張不同規格之轉接卡資訊的讀取方法及基板管理控制模組
CN116010327B (zh) * 2022-12-30 2024-01-23 合芯科技有限公司 一种PCIe Switch自动配置系统及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101625645A (zh) * 2009-08-11 2010-01-13 成都市华为赛门铁克科技有限公司 固态硬盘、bios装置、操作系统引导方法和设备
CN103412769A (zh) * 2013-07-25 2013-11-27 华为技术有限公司 外接卡参数配置方法、设备以及系统
CN104200156A (zh) * 2014-08-27 2014-12-10 山东超越数控电子有限公司 一种基于龙芯处理器的可信加密系统

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1516014A (zh) * 2003-01-07 2004-07-28 英业达股份有限公司 外围部件互连总线的测试方法
CN101192168A (zh) * 2006-11-30 2008-06-04 英业达股份有限公司 通用性电脑产品硬件配置管理控制程序设定方法及系统
CN102184122B (zh) * 2011-05-16 2014-04-23 曙光信息产业股份有限公司 一种龙芯CPU主板bios及中断的实现方法
CN102467420A (zh) * 2010-11-15 2012-05-23 鸿富锦精密工业(深圳)有限公司 外接板卡配置信息保存与恢复系统及方法
CN102253909A (zh) * 2011-06-30 2011-11-23 济南大学 Fpga环境下多用途pci接口及其数据传输方法
US9043500B2 (en) * 2012-06-30 2015-05-26 Intel Corporation System and method for generating a virtual PCI-type configuration space for a device
US8990472B2 (en) * 2012-10-24 2015-03-24 Mellanox Technologies, Ltd Methods and systems for running network protocols over peripheral component interconnect express
US20140237153A1 (en) * 2013-02-15 2014-08-21 Nvidia Corporation Device-ready-status to function-ready-status conversion
CN103176930B (zh) * 2013-04-02 2015-08-12 无锡江南计算技术研究所 一种基于标准PCIe上行端口的IO扩展架构方法
CN104657243A (zh) * 2013-11-25 2015-05-27 英业达科技有限公司 服务器与服务器检测方法
CN104111886B (zh) * 2014-06-25 2017-01-18 曙光信息产业(北京)有限公司 一种兼容不同gpu的管理系统及其设计方法
CN104202194B (zh) * 2014-09-10 2018-05-29 华为技术有限公司 PCIe拓扑的配置方法和装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101625645A (zh) * 2009-08-11 2010-01-13 成都市华为赛门铁克科技有限公司 固态硬盘、bios装置、操作系统引导方法和设备
CN103412769A (zh) * 2013-07-25 2013-11-27 华为技术有限公司 外接卡参数配置方法、设备以及系统
CN104200156A (zh) * 2014-08-27 2014-12-10 山东超越数控电子有限公司 一种基于龙芯处理器的可信加密系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
高性能以太网交换芯片BCM56132的研究与应用;孟芳等;《电视技术》;20120630;第57-60页 *

Also Published As

Publication number Publication date
CN106557340A (zh) 2017-04-05
WO2017054573A1 (zh) 2017-04-06

Similar Documents

Publication Publication Date Title
CN106557340B (zh) 一种配置方法及装置
CN107526665B (zh) 机箱管理系统及机箱管理方法
US9940123B1 (en) Updating device code through a bus
US9792240B2 (en) Method for dynamic configuration of a PCIE slot device for single or multi root ability
US10372639B2 (en) System and method to avoid SMBus address conflicts via a baseboard management controller
US8103993B2 (en) Structure for dynamically allocating lanes to a plurality of PCI express connectors
CN111143256B (zh) 一种读取现场可更换单元信息的方法和装置
US10592285B2 (en) System and method for information handling system input/output resource management
CN107145455B (zh) 一种整机系统更新smbios静态信息的方法
CN104615572A (zh) 热插拔处理系统及方法
US10282190B2 (en) System and method for updating a UEFI image in an information handling system
CN103176913B (zh) 硬盘动态映射方法与应用其的服务器
CN102495742A (zh) Bios的刷新方法和装置、以及计算机
CN103098039A (zh) 高速外围器件互连总线端口配置方法及设备
CN111294413A (zh) 一种互联网协议ip地址的确定方法、装置和可读介质
CN104679566A (zh) 更新smbios的方法和终端设备
CN105634635A (zh) 一种共享rtc的方法、装置和系统
US20200349103A1 (en) System and method for generation of configuration descriptors for a chipset
CN100498731C (zh) 基本输入输出系统支持直立卡的方法
US11164607B2 (en) Identification of storage resources in multiple domains
CN102393838A (zh) 数据处理方法及装置、pci-e总线系统、服务器
CN107340815B (zh) 机动服务器配置系统及方法
CN112564924B (zh) 计算机扩展卡及区块链终端设备
CN204189089U (zh) 一种服务器
CN108710508B (zh) 一种处理方法、装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant