CN106533654A - 可配置物理不可克隆函数电路及其响应产生方法 - Google Patents

可配置物理不可克隆函数电路及其响应产生方法 Download PDF

Info

Publication number
CN106533654A
CN106533654A CN201610891480.4A CN201610891480A CN106533654A CN 106533654 A CN106533654 A CN 106533654A CN 201610891480 A CN201610891480 A CN 201610891480A CN 106533654 A CN106533654 A CN 106533654A
Authority
CN
China
Prior art keywords
input
configurable
gate
counter
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610891480.4A
Other languages
English (en)
Other versions
CN106533654B (zh
Inventor
刘伟强
张磊
崔益军
王成华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing University of Aeronautics and Astronautics
Original Assignee
Nanjing University of Aeronautics and Astronautics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing University of Aeronautics and Astronautics filed Critical Nanjing University of Aeronautics and Astronautics
Priority to CN201610891480.4A priority Critical patent/CN106533654B/zh
Publication of CN106533654A publication Critical patent/CN106533654A/zh
Application granted granted Critical
Publication of CN106533654B publication Critical patent/CN106533654B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/06Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols the encryption apparatus using shift registers or memories for block-wise or stream coding, e.g. DES systems or RC4; Hash functions; Pseudorandom sequence generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Hall/Mr Elements (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供一种可配置物理不可克隆函数电路及其响应产生方法,电路中的可配置的环形振荡器为由n个二输入异或门和一个二输入与门依次串联形成的串行环路。电路结构中利用二输入异或门替代传统环形振荡器中的反相器,通过提取可配置的环形振荡器振荡频率间的随机性差异来产生激励响应对。通过调整配置信号使得该电路结构能够在产生相同比特序列的条件下使用更少的资源,从而大大降低了单位成本。

Description

可配置物理不可克隆函数电路及其响应产生方法
技术领域
本发明涉及物理不可克隆函数领域,尤其是一种可配置物理不可克隆函数电路及其响应产生机制。
背景技术
物理不可克隆函数是一种很有前景的加密技术。它可以将每个芯片内部由于集成电路制造过程中工艺偏差而引入的随机差异提取出来,并转化成相应的比特序列,以此作为芯片的“数字指纹”并唯一的识别该芯片。
基于环形振荡器的物理不可克隆函数是近年来提出一种新型的电路结构,它通过比较不同的环形振荡器之间振荡频率的差异来实现响应输出。为了增加响应序列的随机性,每个环形振荡器的结构必须做到结构完全相同且位置高度对称。每个环形振荡器后端接入计数器来统计一定时间内的计数值,再利用比较器比较计数值的大小来获得比特输出。当环形振荡器I的振荡频率高于环形振荡器II的振荡频率时,输出信号为高电平,反之为低电平。基于环形振荡器的物理不可克隆函数电路结构是一种最常见的类型,具有良好的唯一性与可靠性。但是由于其在产生相同位数的比特序列的情况下资源消耗量远远大于其他电路结构,限制了该电路结构在应用上的发展。从目前最新的研究进展来看,成本问题依然是该研究领域急需解决的问题。
发明内容
发明目的:为解决上述技术问题,本发明提出一种可配置物理不可克隆函数电路及其响应产生机制,能够在资源消耗较小的情况下产生足够多的激励响应对。
技术方案:为实现上述技术效果,本发明提供的技术方案为:
可配置物理不可克隆函数电路,包括至少一个可配置的比特序列产生器;可配置的比特序列产生器包括第一、第二选择器、m个结构相同的可配置的环形振荡器、第一计数器、第二计数器、第一寄存器、第二寄存器和比较器;其中,
可配置的环形振荡器包括由n个二输入异或门依次串联形成的串联支路和一个二输入与门;每个异或门的两个输入端中,一个输入端与前一个异或门的输出端相连,另一输入端为配置信号的输入端,当二输入异或门的一个输入端输入高电平,另一个输入端输入低电平时,所述二输入异或门表征为一个反向器;当二输入异或门的两个输入端输入电平相同时,所述二输入异或门表征为一个延时器;串联支路与二输入与门形成一个串行环路,串行环路中,串联支路最前端异或门的一个输入端与二输入与门的输出端相连,串联支路最末端异或门的输出端与二输入与门的一个输入端相连,二输入与门的另一个输入端为使能信号输入端;
第一、第二选择器均为m选1选择器,第一、第二选择器的选择输入端分别与m个环形振荡器的输出端相连;第一选择器的输出端与第一计数器相连,第二选择器的输出端与第二计数器相连;第一计数器的输出端通过第一寄存器与比较器的第一输入端相连,第二计数器的输出端通过第二寄存器与比较器的第二输入端相连;比较器的输出端即为所述可配置的比特序列产生器的输出端。
进一步的,所述可配置物理不可克隆函数电路还包括配置信号产生模块、控制模块和定时器模块;其中,
配置信号产生模块产生一组能使环形振荡器有效振荡的配置信号,并将配置信号输入到各可配置的环形振荡器;其中,
控制模块用于产生使能信号,并将使能信号输入各可配置的环形振荡器中的二输入与门的使能信号输入端;
定时器模块用于产生定时控制信号,并分别发送至第一、第二计数器的使能端,控制第一、第二计数器的计数时间。
本发明还提出一种利用上述可配置物理不可克隆函数电路产生激励响应的响应产生方法,该方法中,所述可配置物理不可克隆函数电路对于任意一组激励信号产生一位相应码,每一位响应码产生的步骤为:
(1)定义一组激励信号为C1,C1={S1,S2,...Sn,T1,T2,...Tm},将{S1,S2,...Sn}作为配置信号输入各可配置的环形振荡器,每个激励信号对应一个二输入异或门的配置信号输入端;可配置的环形振荡器分别根据接收到的配置信号产生具有唯一频率的振荡信号;设第j个可配置的环形振荡器产生的正当信号为fj,j∈[1,2,…,m];
(2)将{T1,T2,...Tm}作为选择信号输入第一、第二数据选择器中;第一、第二选择器分别选出一个可配置的环形振荡器x、y,并将两个环形振荡器的振荡信号fx、fy分别输送给第一、第二计数器;x,y∈[1,2,…,m],且x≠y;
(3)第一、第二计数器对选出的可配置的环形振荡器产生的振荡信号fx、fy的振荡次数进行计数,并将计数结果Fx和Fy分别存储到第一寄存器和第二寄存器中;
(4)比较器对第一寄存器中存储的fx振荡信号的振荡次数Fx和第二寄存器中存储的振荡信号fy的荡次数Fy进行比较,并输出比较结果;若Fx>Fy,输出R=0;若fx<Fy,输出R=1。
有益效果:与现有技术相比,本发明具有以下优势:
1、由于配置信号的多样性使得本结构能够在产生相同比特序列的条件下使用更少的资源,从而大大降低了单位成本。
2、与传统的环形振荡器电路结构相比,本发明二输入异或门替代了反相器,大大提高了设计的灵活性,能够产生更多的激励响应对。
3、具有较好的唯一性与可靠性,适用于低功耗、低成本的应用。
附图说明
图1为基于二输入异或门的环形振荡器物理不可克隆函数电路结构;
图2为二输入异或门配置的环形振荡器单元的原理图;
图3为本发明的配置过程与响应产生机制图。
具体实施方式
本发明采用二输入异或门替代传统环形振荡器中的反相器,利用二输入异或门配置的环形振荡器振荡频率间的随机性差异来产生激励响应对。下面结合附图和实施例对本发明作更进一步的说明。实施例中,所述异或门为二输入异或门。
图1为本实施例中二输入异或门的环形振荡器物理不可克隆函数电路结构示意图,采用二输入异或门替代传统环形振荡器中的反相器,通过调整配置信号来获得多种可能的振荡频率。每一个环形振荡器的振荡频率之间互有差别,通过提取环形振荡器振荡频率间的微小差异来产生随机的响应值。
n个二输入异或门和一个二输入与门构成一个可配置的环形振荡器,如图2所示,n个二输入异或门依次串联形成串联支路;每个异或门的两个输入端中,一个输入端与前一个异或门的输出端相连,另一输入端为配置信号的输入端,当二输入异或门的一个输入端输入高电平,另一个输入端输入低电平时,所述二输入异或门表征为一个反向器;当二输入异或门的两个输入端输入电平相同时,所述二输入异或门表征为一个延时器;串联支路与二输入与门形成一个串行环路,串行环路中,串联支路最前端异或门的一个输入端与二输入与门的输出端相连,串联支路最末端异或门的输出端与二输入与门的一个输入端相连,二输入与门的另一个输入端为使能信号输入端。配置信号决定了参与形成环形振荡器的二输入异或门的个数。每个异或门环路被输入同样的配置信号构成相同的环形振荡器来进行振荡频率的比较。
本实施例所述的二输入异或门的环形振荡器物理不可克隆函数电路响应产生的原理如图3所示,包括配置信号产生模块、控制模块和定时器模块;其中,
配置信号产生模块产生一组有效振荡的配置信号,并将配置信号输入到各可配置的环形振荡器;
控制模块用于产生使能信号,并将使能信号输入各可配置的环形振荡器中的二输入与门的使能信号输入端;
定时器模块用于产生定时控制信号,并分别发送至第一、第二计数器的使能端,来控制第一、第二计数器的计数时间。
由于环形振荡器中反相器个数必须为奇数个才能产生振荡信号,在本实施例所述的可配置的物理不可克隆函数电路中:当配置信号中有奇数个‘1’时,可配置环形振荡器开始振荡,整个系统进入正常工作状态;当配置信号中有偶数个‘1’时,可配置环形振荡器并未起振,此时的响应值为电路中受噪声干扰无法稳定的输出,整个系统无法进入正常工作状态。故可配置的物理不可克隆函数电路正常启用的约束条件是需要奇数个‘1’存在于配置信号中。
本实施例所述的可配置的物理不可克隆函数电路根据激励信号产生相应响应函数的步骤为:
定义一组激励信号为C1,C1={S1,S2,...Sn,T1,T2,...Tm}。将{S1,S2,...Sn}作为配置信号输入到各可配置的环形振荡器,其中,配置信号si,i∈[1,2,…,n]对应可配置的环形振荡器第i个二输入异或门的配置信号输入端;可配置的环形振荡器根据接收到的配置信号产生具有唯一频率的振荡信号,设第j个可配置的环形振荡器产生的正当信号为fj,j∈[1,2,…,m];
当配置信号中‘1’的个数为奇数时,环形振荡器开始振荡,此时第一、第二计数器和定时器开始工作,包括步骤:
将{T1,T2,...Tm}作为选择信号输入第一、第二数据选择器中;第一、第二选择器分别选出一个可配置的环形振荡器x、y,并将两个环形振荡器的振荡信号fx、fy分别输送给第一、第二计数器,x,y∈[1,2,…,m],且x≠y。
第一、第二计数器对选出的可配置的环形振荡器产生的振荡信号fx、fy的振荡次数进行计数,并将计数结果Fx和Fy,分别存储到第一寄存器和第二寄存器中;
比较器对第一寄存器中存储的fx振荡信号的振荡次数Fx和第二寄存器中存储的振荡信号fy的荡次数Fy进行比较,并输出比较结果;若Fx>Fy,输出R=0;若Fx<Fy,输出R=1。
由于配置方法的多样性使得设计的灵活性大大提高,不同的配置信号将产生完全不同的结果。例如,当图2所示的可配置环形振荡器中n=3时,共有{0,0,1},{0,1,0},{1,0,0},{1,1,1}四种不同的配置方式,对于同一个可配置的环形振荡器来说,每种配置方式所得到的振荡频率是各不相同的。这样就可以通过调整配置信号使得在不增加硬件电路资源的条件下产生更多的响应比特序列,从而大大降低了单位成本。
唯一性与可靠性是检验物理不可克隆函数电路结构性能的标准,通常以片间汉明距离和片内汉明距离作为唯一性与可靠性的计算依据。为了对本发明的性能进行验证,我们在专用集成电路和可编程逻辑器件双平台上进行了测试。得到唯一性趋近50%,可靠性趋近于0%,非常接近理想情况。
以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (3)

1.可配置物理不可克隆函数电路,其特征在于,包括至少一个可配置的比特序列产生器;可配置的比特序列产生器包括第一、第二选择器、m个结构相同的可配置的环形振荡器、第一计数器、第二计数器、第一寄存器、第二寄存器和比较器;其中,
可配置的环形振荡器包括由n个二输入异或门依次串联形成的串联支路和一个二输入与门;每个异或门的两个输入端中,一个输入端与前一个异或门的输出端相连,另一输入端为配置信号的输入端,当二输入异或门的一个输入端输入高电平,另一个输入端输入低电平时,所述二输入异或门表征为一个反向器;当二输入异或门的两个输入端输入电平相同时,所述二输入异或门表征为一个延时器;串联支路与二输入与门形成一个串行环路,串行环路中,串联支路最前端异或门的一个输入端与二输入与门的输出端相连,串联支路最末端异或门的输出端与二输入与门的一个输入端相连,二输入与门的另一个输入端为使能信号输入端;
第一、第二选择器均为m选1选择器,第一、第二选择器的选择输入端分别与m个环形振荡器的输出端相连;第一选择器的输出端与第一计数器相连,第二选择器的输出端与第二计数器相连;第一计数器的输出端通过第一寄存器与比较器的第一输入端相连,第二计数器的输出端通过第二寄存器与比较器的第二输入端相连;比较器的输出端即为所述可配置的比特序列产生器的输出端。
2.根据权利要求1所述的一种可配置物理不可克隆函数电路,其特征在于,还包括配置信号产生模块、控制模块和定时器模块;其中,
配置信号产生模块产生一组能使环形振荡器有效振荡的配置信号,并将配置信号输入到各可配置的环形振荡器;
控制模块用于产生使能信号,并将使能信号输入各可配置的环形振荡器中的二输入与门的使能信号输入端;
定时器模块用于产生定时控制信号,并分别发送至第一、第二计数器的使能端,控制第一、第二计数器的计数时间。
3.一种利用权利要求1至2中任意一项所述的可配置物理不可克隆函数电路产生激励响应的响应产生方法,其特征在于,所述可配置物理不可克隆函数电路对于任意一组激励信号产生一位相应码,响应码产生的步骤为:
(1)定义一组激励信号为C1,C1={S1,S2,...Sn,T1,T2,...Tm},将{S1,S2,...Sn}作为配置信号输入各可配置的环形振荡器,每个激励信号对应一个二输入异或门的配置信号输入端;司配置的环形振荡器分别根据接收到的配置信号产生具有唯一频率的振荡信号;设第j个可配置的环形振荡器产生的正当信号为fj,j∈[1,2,…,m];
(2)将{T1,T2,...Tm}作为选择信号输入第一、第二数据选择器中;第一、第二选择器分别选出一个可配置的环形振荡器x、y,并将两个环形振荡器的振荡信号fx、fy分别输送给第一、第二计数器;x,y∈[1,2,…,m],且x≠y;
(3)第一、第二计数器对选出的可配置的环形振荡器产生的振荡信号fx、fy的振荡次数进行计数,并将计数结果Fx和Fy分别存储到第一寄存器和第二寄存器中;
(4)比较器对第一寄存器中存储的fx振荡信号的振荡次数Fx和第二寄存器中存储的振荡信号fy的荡次数Fy进行比较,并输出比较结果;若Fx>Fy,输出R=0;若Fx<Fy,输出R=1。
CN201610891480.4A 2016-10-12 2016-10-12 可配置物理不可克隆函数电路及其响应产生方法 Active CN106533654B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610891480.4A CN106533654B (zh) 2016-10-12 2016-10-12 可配置物理不可克隆函数电路及其响应产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610891480.4A CN106533654B (zh) 2016-10-12 2016-10-12 可配置物理不可克隆函数电路及其响应产生方法

Publications (2)

Publication Number Publication Date
CN106533654A true CN106533654A (zh) 2017-03-22
CN106533654B CN106533654B (zh) 2019-04-19

Family

ID=58331565

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610891480.4A Active CN106533654B (zh) 2016-10-12 2016-10-12 可配置物理不可克隆函数电路及其响应产生方法

Country Status (1)

Country Link
CN (1) CN106533654B (zh)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107145804A (zh) * 2017-05-08 2017-09-08 北京化工大学 一种基于fpga的低开销的ro puf电路结构
CN107483180A (zh) * 2017-08-21 2017-12-15 湖南大学 一种高稳定性物理不可克隆函数电路及其响应产生方法
CN109167664A (zh) * 2018-06-27 2019-01-08 东南大学 一种基于异或门的可重构环形振荡器puf电路
CN109241781A (zh) * 2018-09-04 2019-01-18 合肥工业大学 基于FPGAs的重配置异或门RO PUF电路及其工作方法
CN111355589A (zh) * 2020-01-16 2020-06-30 南京航空航天大学 一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法
CN111651796A (zh) * 2020-07-09 2020-09-11 中国人民解放军国防科技大学 基于物理不可克隆函数的两级自校准测量方法及自校准减法器
CN111666595A (zh) * 2020-07-09 2020-09-15 中国人民解放军国防科技大学 基于延时可配置振荡器的物理不可克隆函数结构
CN111966329A (zh) * 2020-08-18 2020-11-20 合肥工业大学 一种基于物理不可克隆函数puf的真随机数发生器
CN112905506A (zh) * 2021-03-17 2021-06-04 清华大学无锡应用技术研究院 一种基于多值apuf的可重构系统
CN113707201A (zh) * 2021-10-27 2021-11-26 南京航空航天大学 一种基于rram的高效可重构环形振荡器puf电路
WO2022062711A1 (zh) * 2020-09-28 2022-03-31 京东方科技集团股份有限公司 数字指纹生成器及数字指纹生成方法
CN116208145A (zh) * 2023-04-27 2023-06-02 湖北工业大学 基于fpga的低开销三态puf电路及配置方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103198268A (zh) * 2013-03-18 2013-07-10 宁波大学 一种可重构多端口物理不可克隆函数电路
CN103236922A (zh) * 2013-04-23 2013-08-07 曹元� 具有物理不可克隆功能的电路、电子装置及实现方法
US20140100807A1 (en) * 2012-10-10 2014-04-10 International Business Machines Corporation Chip authentication using multi-domain intrinsic identifiers
CN104200180A (zh) * 2014-07-17 2014-12-10 南京航空航天大学 基于可重构环形振荡器的物理不可克隆函数及其产生方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140100807A1 (en) * 2012-10-10 2014-04-10 International Business Machines Corporation Chip authentication using multi-domain intrinsic identifiers
CN103198268A (zh) * 2013-03-18 2013-07-10 宁波大学 一种可重构多端口物理不可克隆函数电路
CN103236922A (zh) * 2013-04-23 2013-08-07 曹元� 具有物理不可克隆功能的电路、电子装置及实现方法
CN104200180A (zh) * 2014-07-17 2014-12-10 南京航空航天大学 基于可重构环形振荡器的物理不可克隆函数及其产生方法

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107145804B (zh) * 2017-05-08 2020-07-24 北京化工大学 一种基于fpga的低开销的ro puf电路结构
CN107145804A (zh) * 2017-05-08 2017-09-08 北京化工大学 一种基于fpga的低开销的ro puf电路结构
CN107483180A (zh) * 2017-08-21 2017-12-15 湖南大学 一种高稳定性物理不可克隆函数电路及其响应产生方法
CN107483180B (zh) * 2017-08-21 2020-05-01 湖南大学 一种高稳定性物理不可克隆函数电路
CN109167664A (zh) * 2018-06-27 2019-01-08 东南大学 一种基于异或门的可重构环形振荡器puf电路
CN109167664B (zh) * 2018-06-27 2021-03-02 东南大学 一种基于异或门的可重构环形振荡器puf电路
CN109241781A (zh) * 2018-09-04 2019-01-18 合肥工业大学 基于FPGAs的重配置异或门RO PUF电路及其工作方法
CN111355589B (zh) * 2020-01-16 2021-02-19 南京航空航天大学 一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法
CN111355589A (zh) * 2020-01-16 2020-06-30 南京航空航天大学 一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法
CN111666595A (zh) * 2020-07-09 2020-09-15 中国人民解放军国防科技大学 基于延时可配置振荡器的物理不可克隆函数结构
CN111651796A (zh) * 2020-07-09 2020-09-11 中国人民解放军国防科技大学 基于物理不可克隆函数的两级自校准测量方法及自校准减法器
CN111666595B (zh) * 2020-07-09 2023-08-22 中国人民解放军国防科技大学 基于延时可配置振荡器的物理不可克隆函数结构
CN111651796B (zh) * 2020-07-09 2023-08-22 中国人民解放军国防科技大学 基于物理不可克隆函数的两级自校准测量方法及自校准减法器
CN111966329A (zh) * 2020-08-18 2020-11-20 合肥工业大学 一种基于物理不可克隆函数puf的真随机数发生器
WO2022062711A1 (zh) * 2020-09-28 2022-03-31 京东方科技集团股份有限公司 数字指纹生成器及数字指纹生成方法
CN112905506A (zh) * 2021-03-17 2021-06-04 清华大学无锡应用技术研究院 一种基于多值apuf的可重构系统
CN113707201A (zh) * 2021-10-27 2021-11-26 南京航空航天大学 一种基于rram的高效可重构环形振荡器puf电路
CN116208145A (zh) * 2023-04-27 2023-06-02 湖北工业大学 基于fpga的低开销三态puf电路及配置方法

Also Published As

Publication number Publication date
CN106533654B (zh) 2019-04-19

Similar Documents

Publication Publication Date Title
CN106533654B (zh) 可配置物理不可克隆函数电路及其响应产生方法
CN100417029C (zh) 具有加大建立和保持时间的容限的串行器-解串器电路
CN108768619B (zh) 一种基于环形振荡器的强puf电路的工作方法
CN109460681B (zh) 一种基于延时链的可配置物理不可克隆函数电路
KR101987141B1 (ko) 난수 발생기
Kodýtek et al. A design of ring oscillator based PUF on FPGA
CN105426159A (zh) 一种基于数字电路的真随机数发生器
CN109167664B (zh) 一种基于异或门的可重构环形振荡器puf电路
CN102968290B (zh) 一种异构轻量级的真随机数产生器
CN101515228A (zh) 一种真随机数发生器
CN111258548A (zh) 一种真随机数发生器
CN113672199A (zh) 一种具备物理不可克隆函数功能的多熵源随机数发生器
US8250129B2 (en) Cryptographic random number generator using finite field operations
CN105005462A (zh) 一种混合式随机数发生器及其产生随机数的方法
CN103294049A (zh) 用于基于签名的冗余比较的系统和方法
CN112019347B (zh) 一种基于xor-apuf的轻量级安全认证方法
CN114117557B (zh) 基于环形振荡器的混合型puf电路及方法
Hemavathy et al. Arbiter puf—a review of design, composition, and security aspects
CN103399726A (zh) 一种流水线化的组合式伪随机数发生器
CN112131614A (zh) 自适应配置的puf设备、含puf设备的融合终端及身份认证系统
CN114357539A (zh) 一种基于环形振荡器的频率可控puf电路
US8044833B2 (en) High speed serializer
CN109683852B (zh) 一种真随机数发生器
CN117579268B (zh) 一种基于熵源选择原理的trng与puf一体化模块
CN115632799B (zh) 一种抗建模可配置双模puf结构及其配置方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant