CN106506002A - 一种基于恒流充放电实现输入信号满幅的vco电路 - Google Patents

一种基于恒流充放电实现输入信号满幅的vco电路 Download PDF

Info

Publication number
CN106506002A
CN106506002A CN201611204127.0A CN201611204127A CN106506002A CN 106506002 A CN106506002 A CN 106506002A CN 201611204127 A CN201611204127 A CN 201611204127A CN 106506002 A CN106506002 A CN 106506002A
Authority
CN
China
Prior art keywords
circuit
voltage
discharge
charge
fets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611204127.0A
Other languages
English (en)
Other versions
CN106506002B (zh
Inventor
刘锡锋
蒋晓曼
朱宪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Vocational College of Information Technology
Original Assignee
Jiangsu Vocational College of Information Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Vocational College of Information Technology filed Critical Jiangsu Vocational College of Information Technology
Priority to CN201611204127.0A priority Critical patent/CN106506002B/zh
Publication of CN106506002A publication Critical patent/CN106506002A/zh
Application granted granted Critical
Publication of CN106506002B publication Critical patent/CN106506002B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator

Landscapes

  • Amplifiers (AREA)
  • Logic Circuits (AREA)

Abstract

本发明公开了一种基于恒流充放电实现输入信号满幅的VCO电路,由偏置电路、参考电压电路、电压比较器电路、充放电控制电路和输出驱动电路共五个子模块组成;所述充放电控制电路、偏置电路、参考电压电路、电压比较器电路和输出驱动电路从左至右依次连接;所述偏置电路主要由电阻分压模式完成,它为其它模块提供偏置电压;电压比较器电路内部由两级放大器级联组成,第一级为差分放大级,第二级为共源放大级;输出驱动电路由CMOS推挽结构组成。本发明电路输入电压范围能够实现从0V到电源电压的满幅值输入范围,且在输入控制信号为0V时仍有输出信号,实现控制信号无死区。

Description

一种基于恒流充放电实现输入信号满幅的VCO电路
技术领域
本发明涉及电路领域,具体涉及一种基于恒流充放电实现输入信号满幅的VCO电路。
背景技术
压控振荡器(Voltage Controlled Oscillator)是一种常用且非常重要的单元电路,它可通过控制输入电压来实现调节输出信号频率的目的,常被应用于锁相环等电路设计中。VCO设计的关键是在振荡器的基础上实现输出频率调节。传统的VCO主要有两种结构,一种是通过反相器环形级联电流饥饿型VCO。它主要靠反相器回路形成回路形成振荡信号,再通过控制反相器开关电流实现调节频率。另外一种是差分放大器级联结构的VCO,它主要靠差分放大器回路形成振荡信号,再通过调节差放内部负载管电流来调节输出频率,该电路与第一种电路相比有波形信号好,控制稳定等特点。
但上述两种主要电路都存在一个问题,即输入的控制信号范围较小,且不能为0。如输入控制信号低于一定电压值则振荡器会停止工作,无振荡信号输出,即输入控制信号存在死区。此外环形结构如需要得到相对较低的输出频率则需要用到的环级较多,增大芯片面积。
发明内容
本发明的发明目的在于:针对上述存在的问题,为了解决VCO输入信号范围较小,尤其是处于0电压时输出无波形的问题,本发明提供了一种基于电容恒流充放电实现的VCO电路。
本发明采用的技术方案是这样的:
一种基于恒流充放电实现输入信号满幅的VCO电路,其中,由偏置电路、参考电压电路、电压比较器电路、充放电控制电路和输出驱动电路共五个子模块组成;所述充放电控制电路、偏置电路、参考电压电路、电压比较器电路和输出驱动电路从左至右依次连接;所述偏置电路主要由电阻分压模式完成,它为其它模块提供偏置电压;电压比较器电路内部由两级放大器级联组成,第一级为差分放大级,第二级为共源放大级;输出驱动电路由CMOS推挽结构组成。
进一步,所述充放电控制电路由六个场效应管组成,所述六个场效应管包括三个N型场效应管和三个P型场效应管。
进一步,所述参考电压电路由三个场效应管组成,所述三个场效应管包括两个N型场效应管和一个P型场效应管。
进一步,所述两个N型场效应管并联,两个N型场效应管与一个P型场效应管串联。
综上所述,由于采用了上述技术方案,本发明的有益效果是:
该电路输入电压范围能够实现从0V到电源电压的满幅值输入范围,且在输入控制信号为0V时仍有输出信号,实现控制信号无死区。信号输出最小频率为315MHz。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1是本设计VCO整体电路框图及连接关系;
图2是恒流充放电电路;
图3是可变输出参考电压电路;
图4是充放电电路测试波形;
图5是输出频率随控制信号变化波形。
具体实施方式
现在结合附图对本发明作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本发明的基本结构,因此其仅显示与本发明有关的构成。
如图1、2和3所示,一种基于恒流充放电实现输入信号满幅的VCO电路,其中,由偏置电路、参考电压电路、电压比较器电路、充放电控制电路和输出驱动电路共五个子模块组成;所述充放电控制电路、偏置电路、参考电压电路、电压比较器电路和输出驱动电路从左至右依次连接;所述偏置电路主要由电阻分压模式完成,它为其它模块提供偏置电压;电压比较器电路内部由两级放大器级联组成,第一级为差分放大级,第二级为共源放大级;输出驱动电路由CMOS推挽结构组成。
进一步,所述充放电控制电路由六个场效应管组成,所述六个场效应管包括三个N型场效应管和三个P型场效应管。
进一步,所述参考电压电路由三个场效应管组成,所述三个场效应管包括两个N型场效应管和一个P型场效应管。
进一步,所述两个N型场效应管并联,两个N型场效应管与一个P型场效应管串联。
具体实施,本发明主体架构采用电容恒流充放电回路实现震荡功能,通过控制充放电电流大小来实现调节频率的目的。整体电路共有偏置电路、参考电压电路、电压比较器电路、充放电控制电路和输出驱动电路共5个子模块组成,其中电容充放电电路是核心模块。如图1上电后参考电压会达到1.8V电压,参考电压点输入到电压比较器负端输入端;此时电容极板为0V,电容极板电压输入电压比较器正端输入端。此时电压比较器输出低电平,充放电电路接收到电压比较器的输出低电平信号,对电容进行充电工作。当电容电压上升超过1.8V时,电压比较器输出由低电平转向高电平,充放电电路接收到高电平信号,工作状态由充电转为放电。同时电压比较器输出信号控制参考电压电路输出电压由1.8V点转向1.1V,以便维持电压比较器输出低电平信号,保证充放电电路持续放电工作状态。当电容电压低于1.1V时,电压比较器又输出低电平信号,参考电压电路输出由1.1V转向1.8V,同时充放电电路接收到低电平信号给电容充电。反复循环形成振荡。
如图2充放电控制电路所示,在充放电电路中,REF11与REF22作为PM1和NM1的栅电压,同时组成控制管MN1及MP1的栅电压。这两个电压值分别为1.1V和2.2V,由偏置电路提供,以保证充电和放电过程中MP1和MN1的栅压。
充放电电路输入端的控制信号CDC信号是由电压比较器传输过来的,它的信号只存在高/低两种。理想情况下的最高值为3.3V,而最低电压则为0V。但实际情况达不到。当输入为低电平时MP0导通且线性区工作MN0截止,则开始充电,MP0设计工作在线性区,导通电阻较小,经过MP0之的电流可以很大,MP1设计为饱和区工作。电流通过MP0到达MP1后,由于受到MP0限制,电流变到所需要的值,MP1和MN1所组成的电路结构相当于构成一个限制电流的“闸门”,同时令MP1及MN1源端电压维持在1.1-1.8V电压(电容正端电压)以保持MP1和MN1饱和工作。当漏端电压为由1.1V向1.8V转变(充电)时,MP0漏端电压约为3.3V,MP1则源漏倒置工作,且工作在饱和状态,此时MN1工作在正常饱和状态,但由于MN1的VGS较小,电流很小,一旦漏端电压上升到超过1.3V后,MN1立刻由饱和转向截止,因此在充电过程中可以看作仅仅由MP1在对电容进行恒流充电,而MN1不工作。同样当放电过程时,可以看作由MN1在对电容进行恒流放电,而MP1不工作。
由于充放电电流为恒流,输出的电流使得电容的电压变化变为线性变化,因此电容的计算可由简化为成线性方程而I=Qt,因此其中V为电容两端电压,t为电容充放电时间,用1/F求得。从波形中可以看出充电时NMOS的电流非常的小,可以忽略不计,所以充电时的确主要依靠PMOS管。而放电时PMOS的电流可以忽略不计,放电时主要依靠NMOS管。
考虑到需要在实现电压控制振荡器的同时实现频率的调节,因此在这里,加上了压控的部分,使用一个NMOS管来实现。MN2作为调节占空比的MOS管。其中CT是NM2的栅电压,它主要是控制占空比。压空管主要通过改变电流的大小,从而改变周期,达到调频的目的。此NMOS管和传输门中的NMOS管相当于并联的关系,因此它所通过的电流大小为通过PMOS管和NMOS管之间的差值。
充放电控制电路在本设计中还包含了电容。考虑到在工艺中MOS电容的电容值大于双多晶电容,出于减小版图面积考虑,这里用源漏衬短接的MOS代替普通电容。
图3为参考电压电路,在该电路中MN2和MP1这2个MOS管仍然是栅漏短接的连接关系,这里都做电阻使用。但MN1在这里根据FB信号的不同,它的状态会处于导通和截止两种状态,当FB端信号为低电压时,MN1截止,输出参考电压为MN2和MP1的分压,这里设定为1.8V;当FB端信号为高电压时,MN1导通,其导通电阻相当于和MN2并联,从而降低了输出电压,这里设定为1.1V。
图4为充放电电路单独仿真波形,其中可以看到电容正极板电压V由0V-3.3V变化,周期为6ns左右。仿真周期比实际设计振荡周期长的原因是因为VCO实际运行过程中充放电的电压变化范围会比本仿真小,所以这里适当增加充放电周期。
当电容电压由0V上升的时候,主要是MP1的电流在起作用,MN1虽然也有电流,但MN1的电流相对很小,可以认为电容充电过程是通过电流控制管MP1完成的;当电容电压由3.3V下降到0V的过程时,情况正好相反,放电电流主要由MN1和MN2管提供,此时MP1电流几乎为0,所以放电过程可以认为是通过NMOS管来控制的,具体原因在上文电路分析中已经说过。
如图5所示,这里要说明的是:在仿真波形中电容正极板电压并非呈线性上升或者下降,流经电流控制管的电流也并不是恒定电流。这主要是因为在充放电子电路单独仿真的时候,由于作为电流控制管的MN1和MP1源端电压不可控,电压范围可以从0V-3.3V,因此在这个仿真图中就出现了非恒流充放电过程。但在实际使用的时候电流控制管MP1和MN1源端电压变化只是从1.1V-1.8V变化,达不到0V-3.3V,故从仿真图中可以清晰看到在电压为1.1V-1.8V上升过程中,MP1电流基本处于恒定区为50uA,而电容正极板电压在这一电压段内也是呈线性上升的;相反从1.8V-1.1V下降过程中,MN1和MN2的电流也基本处于恒定区,两管电流总流量也为50uA,而此时电容正极板电压下降曲线也是线性的。
以上述依据本发明的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项发明技术思想的范围内,进行多样的变更以及修改。本项发明的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。

Claims (4)

1.一种基于恒流充放电实现输入信号满幅的VCO电路,其特征在于,由偏置电路、参考电压电路、电压比较器电路、充放电控制电路和输出驱动电路共五个子模块组成;所述充放电控制电路、偏置电路、参考电压电路、电压比较器电路和输出驱动电路从左至右依次连接;所述偏置电路主要由电阻分压模式完成,它为其它模块提供偏置电压;电压比较器电路内部由两级放大器级联组成,第一级为差分放大级,第二级为共源放大级;输出驱动电路由CMOS推挽结构组成。
2.根据权利要求1所述的一种基于恒流充放电实现输入信号满幅的VCO电路,其特征在于,所述充放电控制电路由六个场效应管组成,所述六个场效应管包括三个N型场效应管和三个P型场效应管。
3.根据权利要求1所述的一种基于恒流充放电实现输入信号满幅的VCO电路,其特征在于,所述参考电压电路由三个场效应管组成,所述三个场效应管包括两个N型场效应管和一个P型场效应管。
4.根据权利要求3所述的一种基于恒流充放电实现输入信号满幅的VCO电路,其特征在于,所述两个N型场效应管并联,两个N型场效应管与一个P型场效应管串联。
CN201611204127.0A 2016-12-23 2016-12-23 一种基于恒流充放电实现输入信号满幅的vco电路 Active CN106506002B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611204127.0A CN106506002B (zh) 2016-12-23 2016-12-23 一种基于恒流充放电实现输入信号满幅的vco电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611204127.0A CN106506002B (zh) 2016-12-23 2016-12-23 一种基于恒流充放电实现输入信号满幅的vco电路

Publications (2)

Publication Number Publication Date
CN106506002A true CN106506002A (zh) 2017-03-15
CN106506002B CN106506002B (zh) 2023-04-28

Family

ID=58333833

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611204127.0A Active CN106506002B (zh) 2016-12-23 2016-12-23 一种基于恒流充放电实现输入信号满幅的vco电路

Country Status (1)

Country Link
CN (1) CN106506002B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050285686A1 (en) * 2004-06-29 2005-12-29 Fred-Johan Pettersen Circuit for driving a voltage controlled oscillator for frequency modulation
CN101179266A (zh) * 2006-11-10 2008-05-14 天时电子股份有限公司 不受温度变化及供应电压变化影响的稳定振荡器
CN102983857A (zh) * 2012-11-15 2013-03-20 中国航天科技集团公司第九研究院第七七一研究所 一种抗单粒子瞬态的锁相环
CN104320085A (zh) * 2014-11-18 2015-01-28 中国兵器工业集团第二一四研究所苏州研发中心 低温漂cmos振荡器电路
CN105187012A (zh) * 2015-07-20 2015-12-23 上海华虹宏力半导体制造有限公司 用于振荡器电路的低电源敏感度的偏置电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050285686A1 (en) * 2004-06-29 2005-12-29 Fred-Johan Pettersen Circuit for driving a voltage controlled oscillator for frequency modulation
CN101179266A (zh) * 2006-11-10 2008-05-14 天时电子股份有限公司 不受温度变化及供应电压变化影响的稳定振荡器
CN102983857A (zh) * 2012-11-15 2013-03-20 中国航天科技集团公司第九研究院第七七一研究所 一种抗单粒子瞬态的锁相环
CN104320085A (zh) * 2014-11-18 2015-01-28 中国兵器工业集团第二一四研究所苏州研发中心 低温漂cmos振荡器电路
CN105187012A (zh) * 2015-07-20 2015-12-23 上海华虹宏力半导体制造有限公司 用于振荡器电路的低电源敏感度的偏置电路

Also Published As

Publication number Publication date
CN106506002B (zh) 2023-04-28

Similar Documents

Publication Publication Date Title
CN103780212B (zh) 一种运算放大器、电平转换电路以及可编程增益放大器
CN102385410B (zh) 一种摆率增强电路以及集成该电路的低压差线性稳压器
CN105183067A (zh) 应用电荷泵的高压ldo
CN102158075B (zh) 一种电荷泵锁相环中的电荷泵电路
CN102801290B (zh) 一种h半桥驱动电路
CN102545591A (zh) 电荷泵系统控制电路、方法以及系统
CN102710124B (zh) 一种电荷泵电路
CN101888181B (zh) 基于反馈的电荷泵电路
CN104113211B (zh) 一种应用于能量获取系统的低功耗迟滞电压检测电路
CN101272090B (zh) 一种高压电荷泵电路
CN103684354A (zh) 一种环形振荡电路、环形振荡器及其实现方法
CN102255498A (zh) 电荷泵电路
CN105207670A (zh) 分段低压控增益环形振荡器和调谐斜率转换电路
CN104935280A (zh) 运算放大器及其驱动电路
CN108711735A (zh) 用于直调激光驱动器的温度补偿电路
CN105186636A (zh) 电源充电电路
CN103475337A (zh) Rc振荡器
CN104092374B (zh) 开关电源的斜坡补偿电路及方法
CN206341202U (zh) 一种基于恒流充放电实现输入信号满幅的vco电路
CN101521498A (zh) 一种压控振荡器
CN101882909B (zh) 一种实现自带死区的压控振荡器的电路及谐振型电源
CN203482169U (zh) Rc振荡器
CN103117706A (zh) 一种高调谐线性度宽调谐范围环形压控振荡器
CN204835916U (zh) 一种电压转换电路
CN106506002A (zh) 一种基于恒流充放电实现输入信号满幅的vco电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20170315

Assignee: CSMC TECHNOLOGIES FAB2 Co.,Ltd.

Assignor: JIANGSU VOCATIONAL College OF INFORMATION TECHNOLOGY

Contract record no.: X2022980006612

Denomination of invention: A VCO circuit based on constant current charge discharge to realize full range of input signal

License type: Common License

Record date: 20220530

GR01 Patent grant
GR01 Patent grant