CN106502018B - 像素结构和显示面板 - Google Patents

像素结构和显示面板 Download PDF

Info

Publication number
CN106502018B
CN106502018B CN201611270939.5A CN201611270939A CN106502018B CN 106502018 B CN106502018 B CN 106502018B CN 201611270939 A CN201611270939 A CN 201611270939A CN 106502018 B CN106502018 B CN 106502018B
Authority
CN
China
Prior art keywords
conductive layer
voltage
line
dot structure
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611270939.5A
Other languages
English (en)
Other versions
CN106502018A (zh
Inventor
陈猷仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN201611270939.5A priority Critical patent/CN106502018B/zh
Publication of CN106502018A publication Critical patent/CN106502018A/zh
Priority to US15/566,581 priority patent/US10429707B2/en
Priority to PCT/CN2017/086152 priority patent/WO2018120623A1/zh
Application granted granted Critical
Publication of CN106502018B publication Critical patent/CN106502018B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明公开了一种像素结构和显示面板,其中,所述像素结构包括第一导电层、第二导电层和第三导电层,所述第一导电层和主动开关的漏极耦合,所述第二导电层和第一电压线耦合,所述第三导电层和第二电压线耦合;所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖。本发明像素结构具有并列的两个存储电容同时保持像素结构的像素电压大小,减小多个寄生电容的影响,改善耦合效应的影响,使得显示面板能够正常显示。且第一导电层、第二导电层和第三导电层三者叠放在不增加各导电层平面大小的情况下提高像素结构的电容,效果更佳。

Description

像素结构和显示面板
技术领域
本发明涉及显示技术领域,更具体的说,涉及一种像素结构和显示面板。
背景技术
液晶显示器具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。现有市场上的液晶显示器大部分为背光型液晶显示器,其中,薄膜晶体管液晶显示器(Thin FilmTransistor-Liquid Crystal Display,TFT-LCD)由于具有低的功耗、优异的画面品质以及较高的生产良率等性能,目前已经逐渐占据了显示领域的主导地位。
通常液晶显示器包括壳体、设于壳体内的液晶面板及设于壳体内的背光模组(Backlight module)。其中,液晶面板的结构主要是由一薄膜晶体管阵列基板(Thin FilmTransistor Array Substrate,TFT Array Substrate)、一彩膜基板(Color FilterSubstrate,CF Substrate)、以及配置于两基板间的液晶层(Liquid Crystal Layer)所构成,其工作原理是通过在两片玻璃基板上施加驱动电压来控制液晶层的液晶分子的旋转,将背光模组的光线折射出来产生画面。
现有的液晶显示器,通常是根据图像信息通过多个像素(pixel)电极分别提供数据信号,并且控制多个像素单元的透光率来显示所需图像。具体的是,每一个像素电极都分别耦合有数据线和扫描线,扫描线通过TFT(Thin Film Transistor,薄膜晶体管)和像素电极耦合。通过扫描线控制TFT打开,数据线为像素电极充电。但是,数据线在充电过程中产生多个寄生电容,多个寄生电容会因为耦合效应(Crosstalk)使像素电极的电压被share(分压),导致像素电极的电压不足进而造成显示产色异常。而且随着解析度越来越高,耦合效应更加明显。
发明内容
本发明所要解决的技术问题是提供一种能够改善耦合效应的像素结构。
此外,本发明还提供一种采用所述像素结构的显示面板。
本发明的目的是通过以下技术方案来实现的:
根据本发明的一个方面,本发明公开了一种像素结构,所述像素结构包括:
第一导电层,所述第一导电层和主动开关的漏极耦合;
第二导电层,所述第二导电层和第一电压线耦合;
第三导电层,所述第三导电层和第二电压线耦合;
所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖。
其中,所述第一电压线包括共通线。所述共通线为第二导电层充电,使得第二导电层具有电位,这种结构简单。
其中,所述第二电压线和共通线在在第一导电层覆盖区域内重叠设置。若两个或多个导线之间并列设置,相互之间也会产生寄生电容,相互产生干扰,而本发明共通线和第二电压线在第一导电层覆盖区域内重叠设置就可以防止产生寄生电容,提高抗干扰能力。
其中,所述第一电压线包括上一扫描线。像素结构的充电过程是,通过当前扫描线控制主动开关导通,使得当前数据线为像素结构充电,而上一扫描线是在当前扫描线的上一行,通过上一扫描线预先为第二导电层充电,使第二导电层具有电压,在当前数据线充电时可减少充电时间,快速将第二导电层达到预定的电位。
其中,所述第一导电层、第二导电层及第三导电层的其中至少一者采用透明导电材料制成。这是本发明设置第一导电层、第二导电层及第三导电层的一种具体结构,三个导电层(第一导电层、第二导电层及第三导电层)可以都采用透明导电材料制成,也可以仅其中一者或两者采用透明导电材料制成,透明导电材料不仅导电效果好,而且透光性好。
其中,所述透明导电材料包括氧化铟锡。然而,透明导电材料也可以采用其他材料,比如:透明导电胶体。
其中,所述第一导电层、第二导电层和第三导电层的其中至少一者采用导电金属制成。第一导电层、第二导电层和第三导电层三者可以都采用导电金属制成,导电金属导电效果好。
其中,所述第一导电层和第二导电层分别采用导电金属制成,所述第三导电层采用导电胶制成。这是本发明设置第一导电层、第二导电层及第三导电层的另一种具体结构,第一导电层和第二导电层都采用导电金属制成,导电金属导电效果好;第三导电层采用透明导电材料制成同样可以实现导电的效果,且本发明透明导电材料可以使用ITO(氧化铟锡)、透明导电胶体等透明导电材料制成,其透光性好。
其中,所述第一导电层采用导电金属制成,所述第二导电层和第三导电层分别采用透明导电材料制成。这是本发明设置第一导电层、第二导电层及第三导电层的又一种具体结构,第一导电层采用导电金属制成,导电金属导电效果好;第二导电层和第三导电层采用透明导电材料制成同样可以实现导电的效果,且本发明透明导电材料可以使用ITO(氧化铟锡)、透明导电胶体等透明导电材料制成,其透光性好。
其中,所述第一导电层设置在所述第二导电层和第三导电层之间。这是设置第三导电层的一种具体方式,从而第一导电层和第二导电层之间形成一个第一存储电容,第一导电层和第三导电层之间形成一个第二存储电容,这样两个存储电容(第一存储电容、第二存储电容)共同保持像素结构电压的电位,而不会因为当前数据线在充电过程中的充电电压的变化而影响到像素结构的电压,进而就改善了耦合效应现象。
其中,所述第二导电层设置在所述第一导电层和第三导电层之间。这是设置第三导电层的另一种具体方式,从而第一导电层和第二导电层之间形成一个第一存储电容,第二导电层和第三导电层之间形成一个第三存储电容,这样两个存储电容(第一存储电容、第三存储电容)共同保持像素结构电压的电位,而不会因为当前数据线在充电过程中的充电电压的变化而影响到像素结构的电压,进而就改善了耦合效应现象。
根据本发明的另一个方面,本发明还公开了一种显示面板,所述显示面板包括彩膜基板和阵列基板,所述阵列基板上设置有共通线、数据线和扫描线,其特征在于,所述阵列基板包括如权利要求1至9任一项所述的像素结构,所述像素结构分别与所述数据线、扫描线耦合。
现有技术中数据线在给像素电极充电过程中会产生多个寄生电容,多个寄生电容会因为耦合效应(Crosstalk)使像素电极的电压被share(分压),导致像素电极的电压不足进而造成显示产色异常。与现有技术相比,本发明的技术效果是:
本发明像素结构包括有三个导电层,分别为第一导电层、第二导电层及第三导电层,其中,第一导电层耦合到一主动开关(TFT)的漏极,主动开关又分别和当前数据线、当前扫描线耦合,通过当前扫描线对主动开关的控制使得当前数据线为第一导电层充电。其中,第二导电层耦合到第一电压线,第一电压线为第二导电层充电。其中,第三导电层耦合到第二电压线,第二电压线为第三导电层充电。从而三个导电层都可以通电,将第一导电层、第二导电层和第三导电层三者叠放间隔设置,这样三者就可以形成两个存储电容,两个存储电容同时保持像素结构的像素电压大小,以减小多个寄生电容的影响,从而改善耦合效应的影响,以使得显示面板能够正常显示。
另外,本发明直接将第一导电层、第二导电层和第三导电层三者叠放设置,本发明在不增大各个导电层平面大小的情况下就大大提高了像素结构的电容,从而本发明更加适用于解析度高的显示面板中。
附图说明
所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1是本发明一种像素结构的结构示意图;
图2是本发明一种像素结构的结构示意图;
图3是本发明一种像素结构的结构示意图;
图4是本发明一种像素结构的结构示意图;
图5是本发明一种像素结构的电路示意图;
图6是本发明一种像素结构的电路示意图;
图7是本发明一种像素结构的电路示意图;
图8是本发明一种像素结构的电路示意图;
图9是本发明一个实施例像素结构的结构示意图;
图10是本发明一个实施例像素结构的结构示意图;
图11是本发明一个实施例像素结构的结构示意图;
图12是本发明一个实施例像素结构的结构示意图;
图13是本发明一个实施例像素结构的电路示意图;
图14是本发明一个实施例像素结构的电路示意图;
图15是本发明一个实施例第一导电层、第二导电层和第三导电层三者配合的示意图;
图16是本发明一个实施例第一导电层、第二导电层和第三导电层三者配合的示意图。
其中:11、第一导电层;12、第二导电层;13、第三导电层;14、第一存储电容;15、第三存储电容;16、第二存储电容;110、第一像素电极;120、第二像素电极;130、第三像素电极;140、第四像素电极。
具体实施方式
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。但是本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
在本发明的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。另外,术语“包括”及其任何变形,意图在于覆盖不排他的包含。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
下面参考图1至图16描述本发明的像素结构、阵列基板、显示面板及显示装置。
由于单个充电时间内的充电时间较短,为了保持像素结构的电压Vpixel,申请人设计了一种像素结构,如图1至图8所示,具体的,像素结构分别耦合有当前数据线Data n和当前扫描线Gate n,当前扫描线通过主动开关和像素结构耦合。通过当前扫描线控制主动开关打开,当前数据线Data n为像素结构充电。当前数据线Data n通过其充电的电压(Vdata)在为像素结构充电过程中为像素电容Clc和存储电容Cst充电,像素结构通过存储电容Cst来保持像素结构的电压(Vpixel)大小,以使得显示面板能够正常显示。
本发明的主动开关例如采用薄膜晶体管(TFT),需要说明的是,本发明的主动开关并不限于薄膜晶体。
但是,在显示面板显示过程中,会显示不同灰阶,当前数据线Data n为像素结构充电的电压会不断变化,从而使得像素结构的电压也随之变化,由于当前数据线的充电电压和像素结构存在多个寄生电容(Cpd-L、Cgd和Cpd-R),如图7和8中的虚线部分,虚线部分之间的电容为多个寄生电容,多个寄生电容(Cpd-L、Cgd和Cpd-R)会因为耦合效应(Crosstalk)使像素结构的电压被分压,导致像素结构的电压不足进而造成显示产色异常。
为减少多个寄生电容的影响,改善耦合效应的影响,申请人进一步采用以下两种方法:
其一是将数据线设置远离像素结构,从而减小寄生电容的产生,进而使得耦合效应的影响变小,但是这样就增加了显示面板的平面空间,不易用于解析度较高的显示面板中。
其二是加大存储电容Cst,使其远大于寄生电容(Cpd-L、Cgd和Cpd-R),进而使得耦合效应的影响变小,但是这样就需要加大了存储电容中导电层的大小,进而就增加了像素结构的平面空间。随着解析度越来越高,像素电极空间越来越小,也会将存储电容设置变小,从而加大存储电容也不易用于解析度较高的显示面板中,由于受到存储电容平面空间大小的限制,从而通过加大存储电容来改善耦合效应的效果也因此而降低。
为此,申请人又设计了另外的技术方案,以解决以上技术问题,具体如下:
下面结合附图9至16和较佳的实施例对本发明作进一步详细说明。
如图9至16所示,本发明一实施例公开了一种像素结构,本实施例的像素结构可以为多种,多种像素结构可以分别应用于不同的显示装置中,比如,将本发明的像素结构应用到以下几种显示装置中:扭曲向列(Twisted Nematic,TN)或超扭曲向列(Super TwistedNematic,STN)型,平面转换(In-Plane Switching,IPS)型、垂直配向(VerticalAlignment,VA)型、及高垂直配向(High Vertical Alignment,HVA)型、曲面型面板。
具体的,本发明实施例的像素结构可以为如图9至图12所示的4种不同的像素结构,需要说明的是,图9至图12仅仅是本发明实施例对像素结构的几种具体举例说明,本发明实施例的像素结构并不限于这四种结构。本发明实施例像素结构包括有像素电极,其中,图9示出了本发明一种像素结构,该像素结构包括有第一像素电极110;图10示出了本发明另一种像素结构,该像素结构包括有第二像素电极120;图11示出了本发明又一种像素结构,该像素结构包括有第三像素电极130;图12示出了本发明实施例还一种像素结构,该像素结构包括有第四像素电极140。
进一步的,本发明实施例的像素结构包括有第一导电层11、第二导电层12和第三导电层13,如图15和16所示,所述第一导电层11和主动开关(例如薄膜晶体管,但并不限于薄膜晶体管)的漏极耦合,所述第二导电层12和第一电压线耦合,所述第三导电层13和第二电压线耦合;所述第一导电层11、第二导电层12和第三导电层13三者叠放且间隔设置,所述第一导电层11、第二导电层12和第三导电层13三者在垂直空间上相互覆盖。
相比现有技术,本发明实施例的像素结构的三个导电层都可以通电,三者就可以形成两个存储电容,两个存储电容同时保持像素结构的像素电压大小,以减小多个寄生电容的影响,从而改善耦合效应的影响,以使得显示面板能够正常显示。
另外,本发明实施例通过两个存储电容来保持像素结构的电压大小,相比图1至图8中的像素结构,通过一个存储电容来保持像素结构的电压大小,对像素结构的电压大小保持效果更好,使得像素结构的电压大小更加稳定。同时,本发明实施例直接将第一导电层、第二导电层和第三导电层三者叠放设置,就不必增加各个导电层的平面大小,这样本发明实施例在不增大各个导电层平面大小的情况下就大大提高了像素结构的电容,更好的保持了像素结构的电压大小,从而本发明更加适用于解析度高的显示面板中。
在本发明一本实施例中,如图16所示,图16为本发明一实施例第一导电、第二导电层和第三导电层三者叠放的一种具体方式,具体的是,第一导电层11设置在第二导电层12和第三导电层13之间,这样第一导电层11和第二导电层12之间形成第一存储电容14。结合图13和图14所示,第一存储电容14为存储电容Cst,当像素结构采用图16中的结构时,在此将存储电容Cst定义为第一存储电容14。第一导电层和第三导电层13之间形成第二存储电容16,第二存储电容16为存储电容Cnew,在此将存储电容Cnew定义为第二存储电容16。从而两个存储电容(第一存储电容11、第二存储电容16)共同保持像素结构电压的电位,而不会因为当前数据线在充电过程中的充电电压的变化而影响到像素结构的电压,进而就改善了耦合效应现象。
然而,需要说明的是,图16为仅为本发明一实施例的一种具体导电层结构的分布,也可以为其他结构分布,比如:如图15所示,图16为本发明一实施例第一导电、第二导电层和第三导电层三者叠放的另一种具体方式,具体的是,所述第二导电层12设置在所述第一导电层11和第三导电层13之间。这样第一导电层11和第二导电层12之间形成与图16相同的存储电容,即第一存储电容14,同样结合图13和图14所示,第一存储电容14为存储电容Cst,在此将存储电容Cst定义为第一存储电容14。第二导电层12和第三导电层13之间形成一个第三存储电容15,同样结合图13和图14所示中,第三存储电容15也示意为存储电容Cnew(然而,需要说明的是,由于在图13及图14中仅能够示意出一个新的存储电容,即第二存储电容或第三存储电容,因此,图13和图14中的Cnew仅仅是为了说明第二存储电容或第三存储电容,在此,第二存储电容和第三存储电容并不是同一个。),在此当像素结构采用图15中的结构时,此时就将将存储电容Cnew定义为第三存储电容15。这样两个存储电容(第一存储电容、第三存储电容)共同保持像素结构电压的电位,而不会因为当前数据线在充电过程中的充电电压的变化而影响到像素结构的电压,进而就改善了耦合效应现象。
在以下叙述中,本实施例将第二存储电容或第三存储电容用Cnew代替。
如图13和图14所示,第一导电层11和主动开关的漏极耦合,像素电容Clc一端和共通线Vcom耦合,像素电容Clc和主动开关耦合。主动开关分别和当前数据线Data n耦合、当前扫描线Gate n耦合,当前扫描线控制主动开关打开时,当前数据线通过主动开关为像素结构充电,具体是为像素电容Clc充电、以及两个存储电容(Cst和Cnew,具体在图16中,即是第一存储电容和第二存储电容;或者具体在图15中,即是第一存储电容和第三存储电容)。
进一步的,所述第一电压线包括上一扫描线Gate n-1,如图14所示,也就是说第二导电层12和上一扫描线耦合,像素结构的充电过程是,通过当前扫描线Gate n控制主动开关导通,使得当前数据线Data n为像素结构充电,而上一扫描线是在当前扫描线的上一行,通过上一扫描线预先为第二导电层12充电,使第二导电层12具有电压,在当前数据线充电时可减少充电时间,快速将第二导电层12达到预定的电位。这是第二导电层与第一电压线耦合的一种具体方式,当然,需要说明的是,第二导电层也可以耦合到其他的第一电压线,比如:如图13所示,所述第一电压线包括共通线Vcom,也就是说第二导电层12和共通线Vcom耦合,所述共通线Vcom为第二导电层充电,这种方式结构简单。
在本发明一实施例中,第三导电层13和第二电压线耦合,如图9至图14所示,本发明一实施例的第二电压线Vdc耦合到一直流电压,与第二导电层连接的共通线的电压范围例如为7.5V或0V;数据线的电压范围为-5~15V;扫描线的电压范围为-6~35V;由于与第二电压线连接的第三导电层和第一导电层和、第二导电层的电压均不相同,所以第三导电层与第一导电层或第二导电层之间就可以形成存储电容。
在本发明实施例中,单个像素结构中采用三个导电层以形成多个存储电容,需要说明的是,本发明实施例并不限于此,比如:可在像素结构中形成更多堆栈的导电层(大于或等于四个导电层),在像素结构中形成更多的存储电容(第四存储电容、第五存储电容等)。
在本发明一实施例中,其中,所述第一导电层11、第二导电层12及第三导电层13分别采用导电金属制成,这是本发明设置第一导电层、第二导电层及第三导电层的一种具体结构,三个导电层(第一导电层11、第二导电层12及第三导电层13)都采用导电金属制成,导电金属导电效果好。其中,本发明一实施例的导电金属可以是:铝、钼、铜、钛、银或其合金。
需要说明的是,三个导电层(第一导电层11、第二导电层12及第三导电层13)都采用导电金属制成是本发明实施例的一种具体方式,本发明实施例还可以采用其他方式:
例如1:所述第一导电层11和第二导电层12分别采用导电金属制成,所述第三导电层13采用透明导电材料制成。这是本发明实施例设置第一导电层11、第二导电层12及第三导电层13的另一种具体结构,第一导电层11和第二导电层12都采用导电金属制成,导电金属导电效果好;第三导电层13采用透明导电材料制成同样可以实现导电的效果,且本发明实施例的透明导电材料可以使用氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟锡锌(ITZO)等透明导电材料制成,其透光性好。
例如2:所述第一导电层11采用导电金属制成,所述第二导电层12和第三导电层13分别采用透明导电材料制成。这是本发明实施例设置第一导电层11、第二导电层12及第三导电层13的又一种具体结构,第一导电层11采用导电金属制成,导电金属导电效果好;第二导电层12和第三导电层13采用透明导电材料制成同样可以实现导电的效果,且本发明透明导电材料可以使用氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟锡锌(ITZO)等透明导电材料制成,其透光性好。
例如3:所述第一导电层11采用导、第二导电层12和第三导电层13分别采用透明导电材料制成。这是本发明实施例设置第一导电层11、第二导电层12及第三导电层13的还一种具体结构,第一导电层11、第二导电层12和第三导电层13三者都采用透明导电材料制成不仅可以实现导电的效果,而且本发明透明导电材料可以使用氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟锡锌(ITZO)等透明导电材料制成,其透光性好。
在本发明一实施例中,如图9至图12所示,所述第二电压线Vdc和共通线Vcom在空间上部分重叠,具体的是第二电压线和共通线在第一导电层覆盖区域内重叠设置。若两个或多个导线之间并列设置,相互之间也会产生寄生电容,相互产生干扰,而本发明实施例共通线Vcom和第二电压线Vdc在空间上部分重叠就可以防止产生寄生电容,提高抗干扰能力。
更进一步的,本发明一实施例的三个导电层(第一导电层11、第二导电层12、第三导电层13)相互平行,从而就使得三者在平面空间上所占用的空间更小,使得本发明实施例的像素结构应用到显示面板中的效果更佳。
在本发明的另一个实施例中,本发明实施例还公开了一种阵列基板,所述阵列基板上设置有共通线、数据线和扫描线,所述阵列基板还包括有像素结构,所述像素结构分别与所述数据线、扫描线耦合。其中,本实施例阵列基板上的共通线、数据线、扫描线、像素结构可以参见以上实施例中的共通线、数据线、扫描线、像素结构,或者说本实施例阵列基板上的共通线、数据线、扫描线、像素结构可以参见图9至图16中的共通线、数据线、扫描线、像素结构,以及相互的配合、连接关系。本实施例的阵列基板上具有多个像素结构,每个像素结构可参见图9至图16,在此不再对像素结构、共通线、数据线、扫描线等进行一一详述。
在本发明的又一个实施例中,本发明实施例还公开了一种显示面板,所述显示面板包括彩膜基板和阵列基板,所述阵列基板上设置有共通线、数据线和扫描线,所述阵列基板还包括有像素结构,所述像素结构分别与所述数据线、扫描线耦合。其中,本实施例显示面板中的共通线、数据线、扫描线、像素结构可以参见以上实施例中的共通线、数据线、扫描线、像素结构,或者说本实施例显示面板中的共通线、数据线、扫描线、像素结构可以参见图9至图16中的共通线、数据线、扫描线、像素结构,以及相互的配合、连接关系。本实施例的阵列基板上具有多个像素结构,每个像素结构可参见图9至图16,在此不再对像素结构、共通线、数据线、扫描线等进行一一详述。
在本发明的再一个实施例中,本发明实施例还公开了一种显示装置,显示装置包括显示面板和背光模组,其中,所述显示面板包括彩膜基板和阵列基板,所述阵列基板上设置有共通线、数据线和扫描线,所述阵列基板还包括有像素结构,所述像素结构分别与所述数据线、扫描线耦合。其中,本实施例显示面板中的共通线、数据线、扫描线、像素结构可以参见以上实施例中的共通线、数据线、扫描线、像素结构,或者说本实施例显示面板中的共通线、数据线、扫描线、像素结构可以参见图9至图16中的共通线、数据线、扫描线、像素结构,以及相互的配合、连接关系。本实施例的阵列基板上具有多个像素结构,每个像素结构可参见图9至图16,在此不再对像素结构、共通线、数据线、扫描线等进行一一详述。其中,本实施例的显示装置可以为液晶显示器或其他显示装置,当显示装置为液晶显示器时,背光模组可作为光源,用于供应充足的亮度与分布均匀的光源,本实施例的背光模组可以为前光式,也可以为背光式,需要说明的是,本实施例的背光模组并不限于此。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (13)

1.一种像素结构,其特征在于,所述像素结构包括:
第一导电层,所述第一导电层和主动开关的漏极耦合;
第二导电层,所述第二导电层和第一电压线耦合,所述第一电压线包括共通线,所述第二导电层和共通线耦合,所述共通线为第二导电层充电;
第三导电层,所述第三导电层和第二电压线耦合,所述第二电压线耦合到一直流电压,所述第二电压线和共通线在第一导电层覆盖区域内重叠设置,防止产生寄生电容;
所述第一导电层设置在所述第二导电层和第三导电层之间;
所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖,且相互平行;所述像素结构的数据线的电压范围为-5~15V;扫描线的电压范围为-6~35V;与所述第二电压线连接的第三导电层和第一导电层、第二导电层的电压均不相同,所述第一导电层和第二导电层之间形成第一存储电容,所述第一导电层和第三导电层之间形成第二存储电容,所述第一存储电容和第三存储电容共同保持所述像素结构电压的电位。
2.如权利要求1所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V。
3.如权利要求1所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压大于所述第一电压线的电压。
4.如权利要求1或3所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V;所述第一电压线的电压为0V。
5.一种像素结构,其特征在于,所述像素结构包括:
第一导电层,所述第一导电层和主动开关的漏极耦合;
第二导电层,所述第二导电层和第一电压线耦合,所述第一电压线包括上一扫描线,所述第二导电层和上一扫描线耦合,所述上一扫描线为第二导电层充电;
第三导电层,所述第三导电层和第二电压线耦合,所述第二电压线耦合到一直流电压;
所述第一导电层设置在所述第二导电层和第三导电层之间;
所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖,且相互平行;所述像素结构的数据线的电压范围为-5~15V;扫描线的电压范围为-6~35V;与所述第二电压线连接的第三导电层和第一导电层、第二导电层的电压均不相同,所述第一导电层和第二导电层之间形成第一存储电容,所述第一导电层和第三导电层之间形成第二存储电容,所述第一存储电容和第三存储电容共同保持所述像素结构电压的电位。
6.如权利要求5所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V。
7.一种像素结构,其特征在于,所述像素结构包括:
第一导电层,所述第一导电层和主动开关的漏极耦合;
第二导电层,所述第二导电层和第一电压线耦合,所述第一电压线包括共通线,所述第二导电层和共通线耦合,所述共通线为第二导电层充电;
第三导电层,所述第三导电层和第二电压线耦合,所述第二电压线耦合到一直流电压,所述第二电压线和共通线在第一导电层覆盖区域内重叠设置,防止产生寄生电容;
所述第二导电层设置在所述第一导电层和第三导电层之间;
所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖,且相互平行;所述像素结构的数据线的电压范围为-5~15V;扫描线的电压范围为-6~35V;与所述第二电压线连接的第三导电层和第一导电层、第二导电层的电压均不相同,所述第一导电层和第二导电层之间形成第一存储电容,所述第二导电层和第三导电层之间形成第三存储电容,所述第一存储电容和第三存储电容共同保持所述像素结构电压的电位。
8.如权利要求7所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V。
9.如权利要求7所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压大于所述第一电压线的电压。
10.如权利要求7或9所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V;所述第一电压线的电压为0V。
11.一种像素结构,其特征在于,所述像素结构包括:
第一导电层,所述第一导电层和主动开关的漏极耦合;
第二导电层,所述第二导电层和第一电压线耦合,所述第一电压线包括上一扫描线,所述第二导电层和上一扫描线耦合,所述上一扫描线为第二导电层充电;
第三导电层,所述第三导电层和第二电压线耦合,所述第二电压线耦合到一直流电压;
所述第二导电层设置在所述第一导电层和第三导电层之间;
所述第一导电层、第二导电层和第三导电层三者叠放且间隔设置,所述第一导电层、第二导电层和第三导电层三者在垂直空间上相互覆盖,且相互平行;所述像素结构的数据线的电压范围为-5~15V;扫描线的电压范围为-6~35V;与所述第二电压线连接的第三导电层和第一导电层、第二导电层的电压均不相同,所述第一导电层和第二导电层之间形成第一存储电容,所述第二导电层和第三导电层之间形成第三存储电容,所述第一存储电容和第三存储电容共同保持所述像素结构电压的电位。
12.如权利要求11所述的像素结构,其特征在于,所述第二电压线耦合到的直流电压为7.5V。
13.一种显示面板,包括彩膜基板和阵列基板,所述阵列基板上设置有共通线、数据线和扫描线,其特征在于,所述阵列基板包括如权利要求1至12任一项所述的像素结构,所述像素结构分别与所述数据线、扫描线耦合。
CN201611270939.5A 2016-12-30 2016-12-30 像素结构和显示面板 Active CN106502018B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201611270939.5A CN106502018B (zh) 2016-12-30 2016-12-30 像素结构和显示面板
US15/566,581 US10429707B2 (en) 2016-12-30 2017-05-26 Pixel structure and display panel
PCT/CN2017/086152 WO2018120623A1 (zh) 2016-12-30 2017-05-26 像素结构和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611270939.5A CN106502018B (zh) 2016-12-30 2016-12-30 像素结构和显示面板

Publications (2)

Publication Number Publication Date
CN106502018A CN106502018A (zh) 2017-03-15
CN106502018B true CN106502018B (zh) 2019-02-26

Family

ID=58344973

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611270939.5A Active CN106502018B (zh) 2016-12-30 2016-12-30 像素结构和显示面板

Country Status (3)

Country Link
US (1) US10429707B2 (zh)
CN (1) CN106502018B (zh)
WO (1) WO2018120623A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106502018B (zh) * 2016-12-30 2019-02-26 惠科股份有限公司 像素结构和显示面板
CN106527006A (zh) * 2016-12-30 2017-03-22 惠科股份有限公司 像素结构
CN106556952B (zh) * 2016-12-30 2019-05-14 惠科股份有限公司 像素结构
CN109872690B (zh) * 2019-03-27 2020-09-08 武汉华星光电半导体显示技术有限公司 显示面板
CN116500774B (zh) * 2022-01-19 2023-10-31 荣耀终端有限公司 电润湿基板、电润湿显示面板及电润湿显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104142592A (zh) * 2013-05-07 2014-11-12 友达光电股份有限公司 液晶显示面板及其制造方法
CN104795428A (zh) * 2015-04-10 2015-07-22 京东方科技集团股份有限公司 一种阵列基板及其制作方法以及显示装置
CN104965362A (zh) * 2015-06-04 2015-10-07 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100383647C (zh) * 2004-01-13 2008-04-23 鸿富锦精密工业(深圳)有限公司 平面内切换型液晶显示装置及其采用的存储电容
KR101026808B1 (ko) * 2004-04-30 2011-04-04 삼성전자주식회사 박막 트랜지스터 표시판의 제조 방법
US7675582B2 (en) * 2004-12-03 2010-03-09 Au Optronics Corporation Stacked storage capacitor structure for a thin film transistor liquid crystal display
US20070058096A1 (en) * 2005-09-12 2007-03-15 Wintek Corporation Storage capacitor structure for liquid crystal display
TWI351764B (en) * 2007-04-03 2011-11-01 Au Optronics Corp Pixel structure and method for forming the same
TWI336806B (en) * 2007-11-02 2011-02-01 Au Optronics Corp Pixel of transflective liquid crystal display array substrate and method of fabricating the same
CN100552519C (zh) * 2007-11-19 2009-10-21 友达光电股份有限公司 半穿透反射式液晶显示阵列基板的像素结构及制造方法
CN101644866B (zh) * 2009-09-03 2011-05-18 上海广电光电子有限公司 薄膜晶体管阵列基板
CN102162959B (zh) * 2010-02-23 2014-07-23 东莞万士达液晶显示器有限公司 液晶显示装置及其驱动方法
EP2816402B1 (en) * 2012-02-15 2019-11-20 Sharp Kabushiki Kaisha Liquid crystal display
CN103488012B (zh) * 2012-06-08 2016-02-17 瀚宇彩晶股份有限公司 像素结构、像素结构的制作方法以及有源元件阵列基板
CN106502018B (zh) * 2016-12-30 2019-02-26 惠科股份有限公司 像素结构和显示面板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104142592A (zh) * 2013-05-07 2014-11-12 友达光电股份有限公司 液晶显示面板及其制造方法
CN104795428A (zh) * 2015-04-10 2015-07-22 京东方科技集团股份有限公司 一种阵列基板及其制作方法以及显示装置
CN104965362A (zh) * 2015-06-04 2015-10-07 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置

Also Published As

Publication number Publication date
WO2018120623A1 (zh) 2018-07-05
CN106502018A (zh) 2017-03-15
US10429707B2 (en) 2019-10-01
US20190049802A1 (en) 2019-02-14

Similar Documents

Publication Publication Date Title
CN106502018B (zh) 像素结构和显示面板
US10670930B2 (en) Liquid crystal display capable of preventing display defect and rubbing failure
US8514479B2 (en) Electro-wetting display
US6421039B1 (en) Liquid crystal display in-plane structure and method of manufacturing the same
JP4111785B2 (ja) 液晶表示装置
US8581816B2 (en) Liquid crystal display and driving method thereof
JP2007047797A (ja) 薄膜トランジスタ表示板
CN103176317B (zh) 液晶像素电极结构、阵列基板及显示装置
JP2010277068A (ja) 液晶表示装置
JP2008065333A (ja) アレイパネル及びその駆動方法
US9046712B2 (en) Liquid crystal display
CN106527005A (zh) 像素结构的制造方法
KR101462163B1 (ko) 액정 표시 장치
CN102004341A (zh) 液晶显示设备及其制造方法
JP2015166752A (ja) 液晶表示装置および液晶表示装置の駆動方法
US8339533B2 (en) Vertical alignment mode liquid crystal display and method of manufacturing the same
CN106710552A (zh) 像素电路结构
CN106556952B (zh) 像素结构
WO2018120996A1 (zh) 像素结构
CN103064221B (zh) 一种透明显示装置
JP4361104B2 (ja) 液晶表示装置
CN108598155A (zh) 薄膜晶体管、阵列基板及显示装置
CN203149252U (zh) 液晶像素电极结构、阵列基板及显示装置
CN219590639U (zh) 阵列基板、显示面板和显示装置
JP4361105B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant