CN106357237B - 具有宽频率范围的高分辨率振荡器 - Google Patents

具有宽频率范围的高分辨率振荡器 Download PDF

Info

Publication number
CN106357237B
CN106357237B CN201610530126.9A CN201610530126A CN106357237B CN 106357237 B CN106357237 B CN 106357237B CN 201610530126 A CN201610530126 A CN 201610530126A CN 106357237 B CN106357237 B CN 106357237B
Authority
CN
China
Prior art keywords
oscillator
control signal
delay stage
capacitor
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610530126.9A
Other languages
English (en)
Other versions
CN106357237A (zh
Inventor
V·霍
M·贾亚拉姆
H·彻泽尔
D·李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lattice Semiconductor Corp
Original Assignee
Lattice Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lattice Semiconductor Corp filed Critical Lattice Semiconductor Corp
Publication of CN106357237A publication Critical patent/CN106357237A/zh
Application granted granted Critical
Publication of CN106357237B publication Critical patent/CN106357237B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • H03K3/0322Ring oscillators with differential cells

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本公开涉及具有宽频率范围的高分辨率振荡器。具体地,在一个实施例中,压控振荡器具有延迟级的环以及调节每个延迟级的功率的功率调节电路。每个延迟级都具有至少一个反相器,其具有支路,该支路具有控制流过支路的电流的电流调节器,从而控制延迟级的增益。VCO接收影响由每个延迟级施加的延迟量,因此影响VCO输出频率的三个控制信号:第一个被施加以控制功率调节电路,第二个被施加至电流调节器中的至少一个晶体管栅极,以及第三个被施加至电流调节器中的至少一个晶体管本体。功率调节电路具有功率调节晶体管、第一电容器和开关电容器支路的并联结构,其中开关电容器支路具有第二电容器和用于控制设置时间的开关。电容器调节电源而不需要专用的基于运算放大器的电压调节器。

Description

具有宽频率范围的高分辨率振荡器
技术领域
本发明涉及电子工业,更具体地,涉及压控振荡器。
背景技术
本部分介绍可帮助更好地理解本发明的方面。因此,本部分的表述从这种角度阅读,并且不应理解为关于哪些是现有技术或者哪些不是现有技术的阐述。
压控振荡器(VCO)被广泛用于半导体工业,诸如用于时钟和数据恢复(CDR)电路和锁相环(PLL)电路的收发器。例如,期望VCO具有较宽的可调频率范围,以支持各种通信协议,同时仍然保持低功率、低噪声和低电源敏感性。
传统的VCO具有作为输入电压或电流的函数的可调输出频率。传统地,满足由通信协议指定的低噪声/抖动标准的高频VCO要么高耗能,要么仅支持窄带频率。例如,LC谐振回路VCO在高频下产生相对较低的相位噪声,但是具有窄频率范围。另一方面,高频、宽带环形VCO高耗能且难以满足抖动裕度。此外,环形VCO的特征在于具有专用的、基于运算放大器的调节器以提供低电源敏感性,这进一步增加了VCO功耗。
发明内容
在一个实施例中,振荡器包括连接在环中的多个延迟级,其中,,每个延迟级都被连接以向从环中的先前延迟级接收的输入信号施加延迟,从而生成施加至环中的下一延迟级的延迟输出信号。振荡器被连接以接收多个控制信号,这些控制信号控制由至少一个延迟级施加的延迟的幅度。第一控制信号被连接以控制提供给至少一个延迟级的功率,并且第二控制信号被连接以控制至少一个延迟级内的增益,其中由至少一个延迟级施加的延迟的幅度是第一和第二控制信号的函数。
另一实施例是用于控制振荡器的方法。该方法包括:(a)选择用于第一控制信号的初始值,以控制提供给至少一个延迟级的功率;(b)选择用于第二控制信号的初始值,以控制至少一个延迟级的增益;以及(c)基于由振荡器生成的振荡输出信号与第二信号之间的相位差自适应地更新第一和第二控制信号中的至少一个。
在又一实施例中,振荡器包括连接在环中的多个延迟级,其中每个延迟级都被连接以向从环状的先前延迟级接收的输入信号施加延迟,从而生成施加至环中的下一延迟级的延迟输出信号。功率控制电路控制提供给至少一个延迟级的功率。功率控制电路被连接以调节所施加的电源电压而不需要专用的、基于运算放大器的电压调节器,其中由至少一个延迟级施加的延迟的幅度是提供给至少一个延迟级的功率的函数。
附图说明
本发明的实施例将根据以下详细描述、所附权利要求和附图而变得更加完整,其中类似的参考标号表示相似或相同的元件。
图1是根据本公开一个实施例的示例性压控振荡器(VCO)的示意性框图;
图2是用于VCO控制信号Vband、Vcoarse和Vfine的不同组合的图1的VCO的输出信号的频率的图形表示;以及
图3是可用于实施图1的VCO的每个延迟级的电路的示意性晶体管级示图。
图4是图1的VCO 100在从接收到的差分输入数据信号DATA IN中恢复数字时钟和数据信号CLOCK OUT和DATA OUT的双环时钟和数据恢复(CDR)电路400中的一种可能应用的框图。
具体实施方式
本文公开了本发明的详细说明性实施例。然而,本文公开的具体结构和功能细节仅仅是用于描述本发明的示例性实施例的表示。本发明可以许多可选形式来实施,并且不应仅限于本文阐述的实施例。此外,本文使用的术语仅是用于描述具体实施例的目的而不限于本发明的示例性实施例。
如本文所使用的,单数形式“一个”用于包括复数形式,除非另有明确指定。还应该理解,术语“包括”和/或“包含”表明所指特征、步骤或部件的存在,但不排除一个或多个其他特征、步骤或部件的存在或附加。还应该注意,在一些可选实施方式中,功能/动作可以不以图中所示的顺序来执行。例如,连续示出的两个附图实际上可以基本并行执行,或者有时可以逆序执行,这取决于所涉及的功能/动作。
图1是根据本公开一个实施例的示例性环形压控振荡器(VCO)100的示意性框图。VCO 100包括以环结构连接的多个延迟级102,以自动地谐振并生成谐振差分输出信号outp、outn,它们的频率是施加给VCO 100的三个不同的VCO控制信号Vband、Vcoarse和Vfine的函数。尽管VCO 100仅具有两个延迟级102,但本领域技术人员应该理解,本公开的VCO可具有任何适当数量的被连接以形成环的延迟级102。VCO 100还包括功率控制电路104,其基于(i)VCO控制信号Vband和(ii)开关控制信号Cenable将电源电压Vccd转换为向每个延迟级102施加操作功率的操作电压Vc。以下进一步详细描述的功率控制电路104调节电源电压Vccd而不要求提供专用的基于运算放大器的电压调节器。
图2是用于VCO控制信号Vband、Vcoarse和Vfine的不同组合的图1的VCO 100的输出信号的频率的图形表示,其中:
·Vband控制用于VCO输出信号的多个不同的可用频率带中的一个的选择,其中图2表示n个不同的频率带Vband0、Vband1、…、Vbandn,其中每个频率带都包括多个不同斜率的频率曲线;
·Vcoarse控制由Vband选择的对应频率曲线内的对应频率曲线的选择,其中图2表示用于每个不同频率带的m个不同的频率曲线Vcoarse0、Vcoarse1、…、Vcoarsem;以及
·Vfine控制沿着由Vband选择的对应频率曲线内的由Vcoarse选择的对应频率曲线的位置的选择。
在图1的VCO 100的特定实施方式中,控制信号Vband、Vcoarse和Vfine中的每一个都是由数字控制器(未示出)生成的模拟电压,该数字控制器可以生成用于每个控制信号的有限数量的不同电压电平。在这种实施方式中,图2的曲线实际上仅仅是有限设置点的集合,其中曲线中的每个不同点都表示三个控制信号的唯一组合。对于VCO 100的典型实施方式,Vband、Vcoarse和Vfine中的每一个的连续值之间的差异使得点的集合有效地形成图2的不同频率带,其中每个带都包含多个不同斜率的频率曲线。在这种实施方式中,Vband用作最粗分辨率控制信号,Vcoarse用作中分辨率控制信号,以及Vfine用作最细分辨率控制信号。注意,图2所示的曲线是为了说明的目的而不用于限制或精确地表示Vband、Vcoarse和Vfine与用于本发明所有实施方式的VCO输出频率之间的关系。
图3是可用于实施图1的每个延迟级102的电路的示意性晶体管等级示图。延迟级102接收来自VCO环中的先前延迟级的差分输入信号inp、inn,并生成施加于VCO环中的下一延迟级的延迟差分输出信号outp、outn。延迟级102包括两个p型(例如,PMOS)晶体管P1和P2以及六个n型(例如,NMOS)晶体管N1-N8。如传统的VCO延迟级,晶体管P1-P2和N1-N4被连接以形成两个交叉连接的反相器。如传统的VCO延迟级,操作电压Vc被施加给晶体管P1和P2的源极。晶体管N5-N6被连接以形成第一电流调节器,其调节可用于通过晶体管N3的电流量。类似地,晶体管N7-N8被连接以形成第二电流调节器,其控制可用于通过晶体管N4的电流量。本领域技术人员应该理解,具有其他方式来实施电流调节器,诸如使用用于每个电流调节器的单个晶体管。
晶体管N1-N8是三阱n型器件,其中:
·电压Vssd被施加给每个器件的p衬底连接以及晶体管N1-N5和N8的本体(也已知为盆或块);
·电压Vnw被施加给每个器件的深n阱连接以及晶体管N6和N7的栅极;
·控制信号Vfine被施加给晶体管N6-N7的本体;以及
·控制信号Vcoarse被施加给晶体管N5和N8的栅极。
晶体管P1和P2是具有衬底结(substrate ties)的p型器件。
三个控制信号Vband、Vfine和Vcoarse中的每一个都影响在生成延迟差分输出信号outp、outn的过程中由延迟级102施加给所接收的差分输入信号inp、inn的传播延迟的幅度。传播延迟越大,VCO输出信号的振荡频率越小。增加控制信号Vband(其增加操作电压Vc)减小了延迟级102的传播延迟,因此增加了VCO输出信号的频率。
关于控制信号Vcoarse,增加Vcoarse使晶体管N5-N8导通更长,这增加了可用于流过晶体管N3和N4的电流,这降低了延迟级输出节点看到的电容负载,因此增加了延迟级102的增益。如此,增加Vcoarse减小了延迟级102的传播延迟,因此增加了VCO输出信号的频率。
关于控制信号Vfine,增加Vfine增加了晶体管N6和N7的本体电压,从而改变晶体管N6和N7的阈值电压。因此,增加Vfine减小了延迟级102的传播延迟,因此增加了VCO输出信号的频率。
注意,增加Vcoarse和/或增加Vfine将导致延迟级输出节点处更小的电容负载、更高的延迟级增益以及VCO输出信号的更高频率,但是将由于可用于延迟输出节点充电和放电的较少时间而引起较大的相位噪声(闪烁、热)。因此,更大的增益将引起更多的相位噪声,而更小的噪声将减小相位噪声并提高抖动性能。如图2所示,用于控制信号Vband、Vcoarse和Vfine的可用值可被设计为提供可用于不同频带的频率范围之间以及每个频带内的不同频率曲线之间的显著重叠。根据目标频率,VCO可以被配置为在该目标频率处产生最好的可用噪声/抖动性能。
图4是图1的VCO 100在从接收到的差分输入数据信号DATA IN中恢复数字时钟和数据信号CLOCK OUT和DATA OUT的双环时钟和数据恢复(CDR)电路400中的一种可能应用的框图。如图4所示,VCO 100接收来自带校准数模转换器(DAC)402的控制信号Vband、来自比例环DAC 404的控制信号Vcoarse和来自积分环DAC 406的控制信号Vfine。
由VCO 100生成的差分输出时钟VCO OUT通过VCO分压器408和反馈时钟定标器410反馈回频率校准和失锁检测电路412,其(i)在启动时执行初始离线校准程序以设置Vband、Vcoarse和Vfine的初始值,以及(ii)监控CDR电路400的后续在线操作来用于失锁状态。在校准过程期间,校准电路412使用接收的参考时钟CLOCK REF来遍历Vband的不同值以找到用于将反馈时钟锁定到参考时钟的最佳带以及用于Vcoarse和Vfine的初始值。如图2所示,可能在可使用Vband的不同值实现的VCO输出频率之间存在重叠。类似地,在可使用针对给定值的Vband的Vcoarse的不同值实现的VCO输出频率之间还存在重叠。
在一个可能的实施方式中,初始校准过程基于具有参考时钟CLOCK REF的频率与来自反馈时钟定标器410的反馈时钟的频率之间的指定最大期望差的第一带来选择Vband的值。例如,如果选择200ppm作为最大的期望频率差,则初始校准过程将找到满足该标准(即,参考时钟频率-反馈时钟频率<=200ppm)的第一带。在另一可能的实施方式中,初始校准过程基于具有这两个频率之间的最小差的带来选择值Vband。在任一情况下,CDR电路400被设计为使得对于特定的协议,Vband的值将不需要随着不同的PVT条件而变化,而是只有Vcoarse和Vfine的值自适应地通过对应控制环来更新。
由VCO分压器410生成的反馈时钟还被反馈给相位检测器414,其将反馈时钟与差分输入数据信号DATA IN进行比较以生成(i)对Vcoarse(通过双环CDR电路100的成比例环)和Vfine(通过积分环)的在线调整以及(ii)CDR电路的时钟和数据输出信号CLOCK OUT和DATA OUT。在该示例性应用中,在初始校准期间选择Vband,并且不被更新直到系统被再校准。
再次返回到图1,功率控制电路104包括n型(例如,NMOS)晶体管N11和N22以及电容器Cdefault和Cadditional。功率调节晶体管N11类似于传统VCO的对应功率调节晶体管,其调节施加多少量的电源电压Vccd作为操作电压Vc来为延迟级102供电。
在传统VCO中,提供专用的基于运算放大器的电压调节器来调节电源电压Vccd。代替提供专用的基于运算放大器的电压调节器,功率控制电路104依赖于无源电容来衰减电源噪声,从而调节电源电压Vccd。一般而言,电容越大,电源电压调节越好。不幸的是,较大的电容会使得PLL或CDR电路中使用的VCO具有漫长的设置时间,因为较大的电容器将具有延长的充电间隔。为了解决该问题,功率控制电路104具有与开关电容器支路(其通过与开关器件N22串联连接的相对较大的电容器形成)并联连接的相对较小的电容器Cdefault。
在VCO 100的启动期间,开关控制信号Cenable被解除确定(即,通过控制器(未示出)驱动为低),使得开关器件N22断开,并且功率控制电路104的有效电容基于相对较小的Cdefault和Cadditional的独立性,使得VCO 100将具有相对较短的设置时间。当PLL/CDR电路关闭以锁定时,开关控制信号Cenable被确认(即,驱动为高),使得开关器件N22接通,并且功率控制电路104的有效电容将基于相对较小的Cdefault与相对较大的Cadditional的组合,使得每个延迟级102都将以良好调节的电源电压Vccd来操作。
例如,当在CDR电路中使用VCO 100时,CDR启动序列使得CDR环路初始地锁定参考时钟。一旦环路被锁定至参考频率,环路就切换到数据路径,其中CDR跟踪数据信号以生成需要实现并利用数据保持相位锁定的正确信号。CDR校准电路使得环路初始地通过校准对应带以及粗调节带来锁定至参考时钟。当完成该校准时,CDR校准电路发送表示该CDR准备好切换至数据环路的状态标记(包括Cenable)。控制信号Cenable用于使能附加的电容器Cadditional,使得该电容器的电容仅在CDR环路闭合锁定时施加,从而加速设置时间。
尽管在压控振荡器的条件下描述了本发明,但本发明还可以在电流控制振荡器(其采用电流镜来改变Vband、Vcoarse和Vfine)的条件下实施。
尽管本发明被描述为使用MOS技术来实施,但可选实施方式还可以使用其他技术,诸如绝缘体上硅(SOI)技术,其能够实现三阱架构。
此外,为了描述的目的,术语“耦合”、“连接”是指本领域已知或稍后开发的任何方式,其中,允许在两个或更多个元件之间传送能量,并且可以预期一个或多个附加元件的插入,尽管这不是必须的。相反,术语“直接耦合”、“直接连接”等表示不存在这些附加元件。
信号和对应的节点、端口或路径可以由相同名称来表示并且可以互换。
为了说明的目的,晶体管通常被示为单个器件。然而,本领域技术人员应该理解,晶体管将具有各种大小(例如,栅极宽度和长度)和特性(例如,阈值电压、增益等),并且可以由并联耦合的多个晶体管组成,以从该组合得到期望的电特性。此外,所示晶体管可以是复合晶体管。
如说明书和权利要求所使用的,术语“通道节点”一般表示金属氧化物半导体(MOS)晶体管器件(也称为MOSFET)的源极或漏极,术语“通道”是指在源极和漏极之间穿过器件的路径,并且术语“控制节点”一般表示MOSFET的栅极。类似地,如权利要求中使用的,术语“源极”、“漏极”和“栅极”应该理解为MOSFET的源极、漏极和栅极或者双极器件的发射极、集电极和基极(当使用双极晶体管技术实现本发明的实施例时)。
集成电路变得越来越复杂。整个系统由分立的集成电路子系统构成。以适当等级的细节描述这种复杂的技术主题变得必要。通常,应用概念的层级以使得本领域技术人员集中于被解决的问题的细节。
根据这些部分提供的功能描述设计的部分(例如,装置或系统内的不同功能单元)通常是适当等级的摘要,因为这些部分中的每一个都可以包括成千上万、亿万或更多的元件。当解决一些特定特征或这种部分内的特征的实施时,可以适当地识别替代功能或者更详细地表征设计的该部分的一些子部分,同时简述其他子部分或其他功能。
可以指定实施设计的一部分(例如,功能单元)的栅极和互连(网表)的精确逻辑布置。如何在特定芯片中物理地实现这些逻辑布置(逻辑和互连如何在特定设计中布局)在不通过内的工艺技术和/或针对各种其他原因而不同。实施特定功能的电路可以在不同条件下不同,并且特定电路的公开不是对本领域技术人员最有帮助。此外,关于实施的许多细节通常使用设计自动化来确定,从被实施的特征或功能的高级逻辑描述出发。在各个情况下,根据功能描述装置或系统的部分将结构告知于本领域技术人员。如此,与描述其功能相比,通常不需要和/或无益地提供关于部分电路设计的更多细节。
功能模块或单元可以由电路组成,这些电路可以是固定功能、在程序控制下或其他结构信息下进行配置或者一些它们的组合。因此,功能模块可以通过它们执行的功能来描述,以帮助简述如何可以实施这些功能的一些组成部分。在一些情况下,电路、单元和/或功能模块可以部分地以功能术语以及部分以结构术语来描述。在一些情况下,这些描述的结构部分可以根据施加于电路或功能模块或二者的结构来描述。
当被配置为执行或互连以执行每个不同操作时,可配置电路是有效电路或用于可通过电路实施的每个不同操作的部分电路。这种结构可以源自或基于指令、微代码、一次性编程结构、存储结构数据的嵌入式存储器等。在一些实施方式中,用于执行功能的单元或模块表示实施该单元所属的功能的电路的类或组。执行一个功能的电路的表示不意味着一些电路或其部分不能同时或串行地执行其他功能。
尽管电路或功能单元通常可以通过电路来实施,更具体地通过主要依赖于在半导体中制造的晶体管来实施,结合所公开的技术来理解本公开。例如,不通过内的物理工艺可用于实施本公开方面的电路,诸如光学、纳米管、微机电元件、量子开关或存储器存储、磁阻逻辑元件等。尽管用于构造根据技术的电路或功能单元的技术选择可以随时间变化,但这种选择是根据技术的当前状态进行的实施判定。
根据本公开的实施例包括非暂态机器可读介质,其根据本公开存储用于使机器执行、或用于配置机器来执行、或用于描述可执行或以其他方式进行的电路或机器结构(例如,布局)、动作集合或完成所提功能的配置数据或指令。例如,这种数据可以根据硬件描述语言(诸如HDL或VHDL、寄存器传递语言(RTL))或布局格式(诸如GDSII)。
除非另有指定,否则如果词语“关于”或“近似”在值或范围之前,则每个数值和范围应该理解为近似。
应该进一步理解,在不背离由以下权利要求限定的本发明的实施例的情况下,本领域技术人员可以进行部分的细节、材料和配置的各种变化以解释本发明实施例。
在包括任何权利要求的说明书中,术语“每个”可用于表示多个先前引用的元件或步骤中的一个或多个指定特性。当利用开放性术语“包括”时,术语“每个”不排除附加的未描述的元件或步骤。因此,应该理解,装置可具有附加的未描述的元件,并且方法可具有附加的未描述的步骤,其中附加的未描述的元件或步骤不具有一个或多个指定特性。
权利要求中的附图标号和/或附图参考标记的使用用于识别所要求主题的一个或多个可能实施例,以利于解释权利要求。这种使用不用于将权利要求的范围限于对应附图中所示的实施例。
本文参照“一个实施例”或“实施例”表示结合实施例描述的特定特征、结构或特性可以包括在本发明的至少一个实施例中。说明书中各处出现的“在一个实施例中”不需要均表示相同的实施例,也不表示独立或可选实施例需要与其他实施例相互排除。这同样适用于术语“实施方式”。
由说明书中的权利要求覆盖的实施例不限于(1)由该说明书使能且(2)对应于法定主题的实施例。非使能实施例和对应于非法定主题的实施例是明确放弃的,即使它们落入权利要求的范围内。

Claims (16)

1.一种振荡器,包括连接在环中的多个延迟级,其中:
每个延迟级被连接以向从所述环中的先前延迟级接收的输入信号施加延迟,以生成被施加至所述环中的下一延迟级的延迟输出信号;
每个延迟级包括交叉耦合反相器,所述交叉耦合反相器包括相应的NMOS晶体管、第一电流调节器和第二电流调节器,每个电流调节器包括形成在三阱工艺中并且具有本体连接、深阱连接和栅极连接的至少一个NMOS晶体管;
第一控制信号被连接以控制被提供给所述至少一个延迟级的功率;
第二控制信号与所述第一电流调节器和所述第二电流调节器中的所述至少一个NMOS晶体管的所述本体连接电耦合,其中所述第二控制信号的电压电平影响可用于流经所述交叉耦合反相器的相应NMOS晶体管的电流的量,以及由所述至少一个延迟级施加的所述延迟的幅度是所述第一控制信号和所述第二控制信号的函数。
2.根据权利要求1所述的振荡器,还包括第三控制信号,所述第三控制信号与所述第一电流调节器和所述第二电流调节器的所述至少一个NMOS晶体管的栅极耦合,其中所述第三控制信号的电压电平的电压中的增加使所述第一电流调节器和所述第二电流调节器更加导通以减少所述延迟级的输出节点处的电容负载。
3.根据权利要求1所述的振荡器,其中所述振荡器是压控振荡器。
4.根据权利要求1所述的振荡器,还包括功率控制电路,所述功率控制电路被连接以基于所述第一控制信号控制被提供给所述至少一个延迟级的所述功率,其中所述功率控制电路被连接以调节所施加的电源电压而不需要专用的基于运算放大器的电压调节器。
5.根据权利要求4所述的振荡器,其中所述功率控制电路包括:
功率调节晶体管,连接在所述电源电压和所述至少一个延迟级的电源节点之间,其中所述第一控制信号被连接以被施加至所述功率调节晶体管的栅极;以及
至少第一电容器,与所述功率调节晶体管并联连接。
6.根据权利要求5所述的振荡器,其中:
所述功率控制电路还包括与所述功率调节晶体管和所述第一电容器并联连接的开关电容器支路,其中所述开关电容器支路包括与开关串联连接的第二电容器;
当所述开关打开时,所述功率控制电路的电容基于所述第一电容器并且与所述第二电容器无关;以及
当所述开关闭合时,所述功率控制电路的电容基于所述第一电容器和所述第二电容器的组合。
7.根据权利要求6所述的振荡器,其中包括所述振荡器的电路的设置时间在所述开关打开的情况下比在所述开关闭合的情况下短。
8.根据权利要求1所述的振荡器,其中每个延迟级包括含P输入节点的对和N输入节点的对的差分输入信号、含P输出和N输出的差分输出信号,其中所述电流调节器的每一个的一个节点分别与所述差分输出的所述P输出或所述N输出连接。
9.一种振荡器,包括:
连接在环中的多个延迟级,其中每个延迟级被连接以向从所述环中的先前延迟级接收的输入信号施加延迟,以生成被施加至所述环中的下一延迟级的延迟输出信号;以及
功率控制电路,所述功率控制电路控制被提供给至少一个延迟级的功率,其中:
所述功率控制电路被连接以接收用于设置施加的电源电压的带控制信号,其中所述功率控制电路在初始校准过程之后不调节所施加的电源电压;并且
每个延迟级被配置为在电流调节器元件处接收由比例反馈路径生成的第一控制信号以及由积分反馈路径生成的可变的第二控制信号,以响应于所述第一控制信号的变化按照相对粗略的增量调节延迟并且响应于所述第二控制信号的变化按照相对精细的增量调节延迟。
10.根据权利要求9所述的振荡器,其中所述振荡器是压控振荡器。
11.根据权利要求9所述的振荡器,其中所述功率控制电路包括:
功率调节晶体管,连接在所述电源电压与所述至少一个延迟级的电源节点之间,其中控制信号被连接以施加至所述功率调节晶体管的栅极;以及
至少第一电容器,与所述功率调节晶体管并联连接。
12.根据权利要求11所述的振荡器,其中:
所述功率控制电路还包括与所述功率调节晶体管和所述第一电容器并联连接的开关电容器支路,其中所述开关电容器支路包括与开关串联连接的第二电容器;
当所述开关打开时,所述功率控制电路的电容基于所述第一电容器并且与所述第二电容器无关;以及
当所述开关闭合时,所述功率控制电路的电容基于所述第一电容器和所述第二电容器的组合。
13.根据权利要求12所述的振荡器,其中包括所述振荡器的电路的设置时间在所述开关打开的情况下比在所述开关闭合的情况下短。
14.一种用于控制压控振荡器的方法,所述方法包括:
选择用于第一控制信号的初始值,以控制被提供给所述振荡器中的多个延迟级的至少一个延迟级的功率,以设置用于将反馈时钟锁至参考时钟的频带;
选择施加用于第二控制信号的初始值以控制所述多个延迟级的输出节点上的电容负载,以控制所述至少一个延迟级内的增益;以及
将第三控制信号施加至电流调节器的NMOS晶体管的本体,所述电流调节器调节经过每个延迟级中的交叉耦合反相器的支路的电流,其中基于由所述振荡器生成的振荡输出信号与第二信号之间的相位差,自适应地更新所述第二控制信号和所述第三控制信号的值。
15.根据权利要求14所述的方法,其中:
所述振荡输出信号具有用于所述第一控制信号的不同值的重叠频率范围;并且
选择用于所述第一控制信号的初始值包括选择用于所述第一控制信号的所述初始值,以使能在所述振荡器操作期间被自适应更新的所述第二控制信号而不必修改所述第一控制信号。
16.根据权利要求14所述的方法,其中所述相位差在所述振荡输出信号与输入数据信号之间。
CN201610530126.9A 2015-07-13 2016-07-06 具有宽频率范围的高分辨率振荡器 Active CN106357237B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/797,206 US9490778B1 (en) 2015-07-13 2015-07-13 High-resolution oscillator having wide frequency range
US14/797,206 2015-07-13

Publications (2)

Publication Number Publication Date
CN106357237A CN106357237A (zh) 2017-01-25
CN106357237B true CN106357237B (zh) 2021-10-01

Family

ID=57210953

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610530126.9A Active CN106357237B (zh) 2015-07-13 2016-07-06 具有宽频率范围的高分辨率振荡器

Country Status (2)

Country Link
US (1) US9490778B1 (zh)
CN (1) CN106357237B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10027120B1 (en) * 2017-09-01 2018-07-17 Edge Electrons Limited System and method for high efficiency power quality correction
US10459479B2 (en) 2018-03-31 2019-10-29 Western Digital Technologies, Inc. Data storage device calibrating preamp clock using system clock
CN109639272B (zh) * 2018-12-14 2023-06-09 北京时代民芯科技有限公司 一种自适应宽带锁相环电路
CN110061698B (zh) * 2019-04-22 2023-06-09 湖南国科微电子股份有限公司 一种压控振荡器
US11736113B2 (en) * 2021-07-09 2023-08-22 Taiwan Semiconductor Manufacturing Company, Ltd. Automatic hybrid oscillator gain adjustor circuit

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102281061A (zh) * 2010-06-08 2011-12-14 香港科技大学 基于相位调谐技术调谐lc振荡器频率的方法和电路
CN104270147A (zh) * 2014-10-22 2015-01-07 桂林电子科技大学 一种环形振荡器

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ITTO20020288A1 (it) * 2002-04-02 2003-10-02 St Microelectronics Srl Circuito oscillatore a frequenza regolabile e relativo metodo di calibrazione.
JP2005064896A (ja) * 2003-08-13 2005-03-10 Renesas Technology Corp 同期クロック発生回路
US6956442B2 (en) * 2003-09-11 2005-10-18 Xilinx, Inc. Ring oscillator with peaking stages
US7177611B2 (en) * 2004-07-07 2007-02-13 Texas Instruments Incorporated Hybrid control of phase locked loops
US7126431B2 (en) * 2004-11-30 2006-10-24 Stmicroelectronics, Inc. Differential delay cell having controllable amplitude output
US20080002801A1 (en) * 2006-06-29 2008-01-03 Guido Droege Fast-settling clock generator
US7863991B1 (en) 2008-10-06 2011-01-04 Pico Semiconductor, Inc. Wide range/high speed low power CMOS VCO
US8975974B2 (en) 2012-03-01 2015-03-10 Qualcomm Incorporated Low voltage, wide frequency range oscillator
US9007140B1 (en) * 2013-01-08 2015-04-14 University Of South Florida Digitally controlled wide range pulse width modulator
US9000857B2 (en) * 2013-06-17 2015-04-07 Stmicroelectronics International N.V. Mid-band PSRR circuit for voltage controlled oscillators in phase lock loop
US9178498B2 (en) * 2013-10-03 2015-11-03 Futurwei Technologies, Inc. Reconfigurable multi-path injection locked oscillator

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102281061A (zh) * 2010-06-08 2011-12-14 香港科技大学 基于相位调谐技术调谐lc振荡器频率的方法和电路
CN104270147A (zh) * 2014-10-22 2015-01-07 桂林电子科技大学 一种环形振荡器

Also Published As

Publication number Publication date
US9490778B1 (en) 2016-11-08
CN106357237A (zh) 2017-01-25

Similar Documents

Publication Publication Date Title
CN106357237B (zh) 具有宽频率范围的高分辨率振荡器
US8508308B2 (en) Automatic frequency calibration of a multi-LCVCO phase locked loop with adaptive thresholds and programmable center control voltage
EP2520022B1 (en) Temperature-stable oscillator circuit having frequency-to-current feedback
US8432229B2 (en) PVT consistent PLL incorporating multiple LCVCOs
US10635130B2 (en) Process, voltage and temperature tolerant clock generator
US8040191B2 (en) PLL circuit with VCO gain control
EP1229658B1 (en) High-speed, high PSRR, wide operating range voltage controlled oscillator
US8212596B2 (en) PLL circuit
US7719331B2 (en) PLL circuit
US8710930B2 (en) Differential ring oscillator and method for calibrating the differential ring oscillator
US20050258910A1 (en) Voltage controlled oscillator
KR102463655B1 (ko) Cmos 회로들을 사용하여 정밀하고 pvt-안정적인 시간 지연 또는 주파수를 생성하는 방법
JP6906460B2 (ja) Pll回路、それを備えた半導体装置、及び、pll回路の制御方法
KR20170052449A (ko) 클록 신호들의 듀티 싸이클을 조정하기 위한 장치 및 방법
US10291238B2 (en) Semiconductor device and PLL circuit
US20080068097A1 (en) Voltage controlled oscillator and method capable of reducing phase noise and jitter with startup gain
US7710206B2 (en) Design structure for improved current controlled oscillation device and method having wide frequency range
US7835220B2 (en) PLL circuit for increasing potential difference between ground voltage and reference voltage or power source voltage of oscillation circuit
US7411464B1 (en) Systems and methods for mitigating phase jitter in a periodic signal
US9401699B2 (en) High frequency low-gain noise ring-type VCO oscillator leading to a low-noise/area PLL
US7498885B2 (en) Voltage controlled oscillator with gain compensation
US7705641B2 (en) Fast response phase-locked loop charge-pump driven by low voltage input
US9407137B2 (en) Charge pump circuit and PLL circuit
CN110572151B (zh) 一种锁相环电路
CN114301452A (zh) 锁相环电路、控制方法、电荷泵及芯片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant