CN106211307A - 一种多模基带芯片下时钟校准方法及装置 - Google Patents
一种多模基带芯片下时钟校准方法及装置 Download PDFInfo
- Publication number
- CN106211307A CN106211307A CN201510222519.9A CN201510222519A CN106211307A CN 106211307 A CN106211307 A CN 106211307A CN 201510222519 A CN201510222519 A CN 201510222519A CN 106211307 A CN106211307 A CN 106211307A
- Authority
- CN
- China
- Prior art keywords
- clock
- physical layer
- calibration
- frequency
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000000034 method Methods 0.000 title claims abstract description 36
- 230000002452 interceptive effect Effects 0.000 claims description 3
- 101100082028 Arabidopsis thaliana PLL2 gene Proteins 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 230000001360 synchronised effect Effects 0.000 description 9
- 230000000694 effects Effects 0.000 description 7
- 101100350613 Arabidopsis thaliana PLL1 gene Proteins 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 125000004122 cyclic group Chemical group 0.000 description 2
- 238000005192 partition Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000009191 jumping Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000002618 waking effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Electric Clocks (AREA)
- Telephone Function (AREA)
Abstract
本发明实施例公开一种多模基带芯片下时钟校准方法,包括:多模基带芯片下的物理层进入睡眠状态前,根据高频时钟校准信号调整所述物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;所述物理层进入睡眠状态后,在基准时钟信号下对网络实时时基进行跟踪计数,并根据所述校准因子调整所述跟踪计数值;所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。本发明实施例还同时公开一种多模基带芯片下时钟校准装置。
Description
技术领域
本发明涉及无线通讯领域中时钟管理技术,尤其涉及一种多模基带芯片下时钟校准方法及装置。
背景技术
在移动终端如手机终端的芯片设计中,时钟是整个电路最重要、最特殊的信号,终端内大部分器件的工作都要依附于芯片中时钟的跳变沿进行,因此,如果芯片中时钟和网络基准时基产生偏差,就会带来数据丢失、网络实时时基同步异常、系统挂死等一系列问题,最终会导致移动终端搜索不到服务小区。如此,就要求移动终端所提供的时钟源需要有较高的精度和稳定度。
现有技术中,移动终端芯片如时分同步码分多址(TD-SCDMA,TimeDivision-Synchronous Code Division Multiple Access)/宽带码分多址(WCDMA)/长期演进(LTE)/GGE(GSM/GPRS/EDGE)多模基带芯片中,采用32K时钟作为基准常开时钟,物理层(PHY)完成寻呼接收后,物理层时钟会立刻关闭。在物理层时钟睡眠过程中,通过32K时钟实现对网络实时时基的跟踪计数,而当物理层时钟被唤醒时,32K时钟将实时时基计数值发送给物理层时钟,以此来保证物理层时钟能够与网络基准时基同步。但是,由于温漂的存在,使得32K时钟抖动较大,睡眠校准效果不佳,时钟被唤醒后重新加载的网络实时时基偏差较大,移动终端常会搜索不到服务区,用户体验极差。
发明内容
有鉴于此,本发明实施例提供一种多模基带芯片下时钟校准方法及装置,能提高时钟校准精度和稳定度,保证移动终端的正常工作。
为实现上述目的,本发明的技术方案是这样实现的:
本发明提供了一种多模基带芯片下时钟校准方法,包括:
多模基带芯片下的物理层进入睡眠状态前,根据高频时钟校准信号调整物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;
所述物理层进入睡眠状态后,在所述基准时钟信号下对网络实时时基进行跟踪计数,并根据所述校准因子调整所述跟踪计数值;
所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。
上述方案中,所述根据高频时钟校准信号调整所述物理层时钟,包括:
所述物理层进入睡眠状态前,开启高频校准请求;
所述高频校准请求被允许后,所述物理层时钟进入高频校准阶段;
所述高频校准阶段完成后,关闭高频时钟信号,保存所述物理层时钟计数值。
上述方案中,所述基准时钟信号为32K低频时钟信号。
本发明提供了一种多模基带芯片下时钟校准装置,所述装置包括:高频校准单元、时钟控制单元和时钟单元;
所述时钟单元,用于为多模基带芯片下的物理层提供高频时钟校准信号和基准时钟信号;
所述高频校准单元,用于在所述物理层进入睡眠状态前,根据所述高频时钟校准信号调整所述物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;所述物理层进入睡眠状态后,在所述基准时钟信号下对网络实时时基进行跟踪计数,并根据所述校准因子调整所述跟踪计数值;所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数;
所述时钟控制单元,用于控制所述时钟单元的开启和关闭以及所述时钟单元输出信号的频率。
上述方案中,所述高频校准单元,具体用于在所述物理层进入睡眠状态前,开启高频校准请求;所述高频校准请求被允许后,所述物理层进入高频校准阶段;所述高频校准阶段完成后,关闭高频时钟信号,保存所述物理层时钟计数值。
上述方案中,所述装置还包括:主控单元,用于完成软硬件的交互管理。
上述方案中,所述主控单元为ARM处理器。
上述方案中,所述时钟单元包括锁相环电路、时钟动态切换电路、时钟门控电路。
本发明实施例提供的多模基带芯片下时钟校准方法及装置,通过在移动终端进入睡眠状态前,由高频时钟校准信号对移动终端进行校准;在移动终端进入睡眠状态后,以基准时钟信号对网络实时时基跟踪计数方式,来对移动终端物理层的各个阶段进行循环校准。如此,通过采用在高频时钟校准信号以及基准时钟信号之间转换的校准方式,可以保证物理层在进入睡眠状态前和被唤醒后都能够与网络实时时基同步,克服了多模基带芯片下以单一32K时钟信号作为基准时钟信号时在温漂的干扰下校准效果不佳带来的移动终端搜索不到服务区的问题,进而提高了时钟校准精度和稳定度,保证了移动终端的正常工作。
本发明实施例中,在移动终端的物理层进入睡眠状态前的高频校准阶段,移动终端主控系统可以将物理层、高频时钟和基准时钟、以及不可关断电源分区以外的其它资源都关闭,由此,可使功耗控制更加灵活,在满足校准效果的同时,使功耗极大降低。
本发明实施例中,时钟从基准时钟向高频时钟切换的时机设计更加灵活,可以同时支持锁相环电路的锁定信号或者根据移动终端主控系统软件配置计数来发出切换指令,具体使用哪种条件发出切换命令,由主控系统软件决策,实现简单灵活。
本发明实施例中,移动终端的主控系统在发出打开或者关闭物理层指令后,校准信号在高频校准信号和主时钟信号间的切换纯粹由硬件完成,无须主控系统软件干预,而且在整个切换过程中输出给主控系统的时钟信号稳定无毛刺。
附图说明
图1为本发明实施例提供的多模基带芯片下时钟校准方法的实现流程示意图;
图2为本发明实施例提供的多模基带芯片下时钟校准装置的组成结构示意图;
图3为本发明实施例提供的多模基带芯片下时钟校准装置的主控单元为ARM处理器时的组成结构示意图;
图4为ARM处理器部分电路在时钟校准过程中的作用原理示意图;
图5为手机终端物理层时钟中高频校准过程实现的流程示意图;
图6为锁相环电路在有三个外部主时钟的情况下的具体结构示意图;
图7为图6中的锁相环电路的控制时序图;
图8为图7锁相环电路的控制时序图与时钟的选择的关系示意图。
具体实施方式
通常,移动终端在使用过程中,例如手机终端在执行寻呼功能时,手机终端芯片中的物理层被唤醒,手机终端寻呼功能启动,寻呼结束后,手机终端芯片中的物理层关闭进入睡眠状态;当手机终端再次启用其它功能时,物理层会再次被唤醒。可见,移动终端的物理层会经历睡眠状态被唤醒再进入睡眠状态这样的循环过程,物理层在被唤醒时可能会与网络实时时基不同步,与网络实时时基不同步就会直接影响移动终端功能的执行,因此,在上述过程中物理层时钟需要校准。
正是为了保证物理层在睡眠被唤醒后能保持与网络实时时基同步,本发明实施例中,在多模基带芯片下的物理层进入睡眠状态前,根据高频时钟校准信号调整所述物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;所述物理层进入睡眠状态后,在基准时钟信号下对网络实时时基进行跟踪计数;并根据所述校准因子调整所述跟踪计数值;所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。
下面结合附图和实施例对本发明作进一步的详细说明,本发明实施例中以手机终端为例配合手机终端的功能和使用过程加以说明。
图1为本发明实施例提供的多模基带芯片下时钟校准方法,如图1所示,本发明实施例提供的多模基带芯片下时钟校准方法包括:
步骤101:多模基带芯片下的物理层进入睡眠状态前,根据高频时钟校准信号调整物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子。
这里,手机终端完成寻呼功能后,手机终端芯片物理层将会进入睡眠状态,相应的,在所述物理层进入睡眠状态前,可执行如下操作:
首先,由手机终端芯片物理层开启高频校准请求,当高频校准请求被手机终端芯片主控系统允许后,所述物理层进入高频校准阶段。
然后,所述高频校准阶段完成后,所述物理层向所述主控系统发出高频校准结束信号,所述主控系统关闭高频时钟信号,保存所述物理层计数值。
同时,根据基准时钟信号和所述高频时钟校准信号获得校准因子;这里,所述校准因子是所述高频时钟与所述基准时钟的比值,当基准时钟为32K时钟时,所述校准因子是所述高频时钟与32K时钟的比值。
步骤102:物理层进入睡眠状态后,在基准时钟信号下对网络实时时基进行跟踪计数,并根据步骤101中所述校准因子调整所述跟踪计数值。
这里,手机终端芯片物理层在完成了步骤101后,进入睡眠状态,手机主控系统在基准时钟信号下,对网络实时时基进行跟踪计数,并根据步骤101中获得的校准因子来随时校准所述跟踪计数值;这里,用所述校准因子校准所述跟踪计数值可以采用在每一个基准时钟上升沿到来时,将校准因子叠加到所述跟踪计数值,进而得到新的跟踪计数值。
步骤103:所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。
这里,手机终端再次执行寻呼功能或者其它功能时,手机终端芯片物理层被手机终端主控系统被唤醒,所述物理层被唤醒后,加载步骤102根据校准因子调整后的跟踪计数值到所述物理层时钟,并对加载后的物理层时钟继续在高频时钟校准信号下进行计数;
具体地,加载调整后的跟踪计数值到所述物理层时钟,并对加载后的物理层时钟继续在高频时钟校准信号下进行计数可包括如下操作:
首先,将步骤102中的跟踪计数值加载到步骤101中保存的物理层时钟计数值,得到新的物理层时钟。
然后,手机终端主控系统将所述新的物理层时钟在所述当前高频时钟校准信号下调整,使调整后的物理层时钟与所述当前高频时钟校准信号频率一致。
最后,手机终端主控系统将所述调整后的物理层时钟在所述当前高频时钟校准信号下对网络实时时基进行计数,使所述调整后的物理层时钟与所述网络实时时基同步。
如此,手机终端在正常运行的过程中,主控系统将会一直根据物理层的状态重复执行所述过程,以达到对物理层时钟的及时校准。
具体地,所述多模基带芯片下时钟校准方法中,基准时钟信号为32K低频时钟信号。
本发明实施例提供的多模基带芯片下时钟校准方法,通过采用在高频时钟校准信号以及基准时钟信号之间转换的校准方式,可以保证物理层在进入睡眠状态前和被唤醒后都能够与网络实时时基同步,克服了多模基带芯片下以单一时钟信号作为基准时钟信号在温漂的干扰下校准效果不佳带来的移动终端搜索不到服务区的问题,进而提高了时钟校准精度和稳定度,保证了移动终端的正常工作。
如图2所示,本发明实施例提供的多模基带芯片下时钟校准装置,包括:高频校准单元21、时钟控制单元22和时钟单元23;其中,
时钟单元23,用于为多模基带芯片下的物理层提供高频时钟校准信号和基准时钟信号;
高频校准单元21,用于在物理层进入睡眠状态前,根据高频时钟校准信号调整所述物理层时钟,并根据基准时钟信号和高频时钟校准信号获得校准因子;物理层进入睡眠状态后,在基准时钟信号下对网络实时时基进行跟踪计数,并根据校准因子调整跟踪计数值;物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数;
时钟控制单元22,用于控制时钟单元的开启和关闭以及时钟单元输出信号的频率。
这里,所述时钟单元可包括锁相环电路(PLL)、时钟动态切换电路和时钟门控电路。
在实际应用中,图2所示的时钟校准装置可设置于手机终端中,基于该时钟校准装置,手机终端在完成寻呼功能后,物理层将会进入睡眠状态,在进入睡眠状态前,手机终端的高频校准单元21在时钟单元23提供的高频时钟校准信号下,调整物理层时钟,根据时钟单元23提供的基准时钟信号和高频时钟校准信号获得校准因子,之后物理层进入睡眠状态;手机终端的高频校准单元21在物理层进入睡眠状态后,在时钟单元23提供的基准时钟信号下,对网络实时时基进行跟踪计数,根据所述校准因子调整所述跟踪计数值,在手机终端再次执行其它功能而物理层被唤醒时高频校准单元21在物理层被唤醒后将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。
这里,所述基准时钟一般是32K时钟,可由片外晶体提供。
本发明实施例的多模基带芯片下时钟校准装置还可以包括:主控单元,用于完成软硬件的交互管理;所述主控单元可为ARM处理器。
本发明实施例的多模基带芯片下时钟校准装置还可以包括:多模通信处理单元,用于对各种通信模式的协议数据进行处理,完成数据或指令的上下行接收;所述多模通信处理单元可为多模调制解调器(modem)。
本发明实施例提供的多模基带芯片下时钟校准装置,通过采用在高频时钟校准信号以及基准时钟信号之间转换的校准方式,可以保证物理层在进入睡眠状态前和被唤醒后都能够与网络实时时基同步,从而提高了时钟校准精度和稳定度,保证了移动终端的正常工作。
本发明实施例中的多模基带芯片下时钟校准装置,在物理层进入睡眠状态前的高频校准阶段,可将物理层、高频时钟和基准时钟、以及不可关断电源分区以外的其它资源都关闭,以使功耗控制更加灵活,在满足校准效果的同时,使功耗极大降低。并且,时钟从基准时钟向高频时钟切换的时机设计更加灵活,可以同时支持锁相环电路的锁定信号或者根据移动终端主控系统软件配置计数来发出切换指令,具体使用哪种条件发出切换命令,由主控系统软件决策,实现简单灵活。
进一步地,高频校准单元21,具体用于在物理层进入睡眠状态前,开启高频校准请求;高频校准请求被允许后,物理层进入高频校准阶段;高频校准阶段完成后,关闭高频时钟信号,保存所述物理层时钟计数值。
具体的,手机终端在完成寻呼功能后,物理层将会进入睡眠状态,在进入睡眠状态前,手机终端的高频校准单元21开启高频校准请求,高频校准请求被允许后,在时钟单元23提供的高频时钟校准信号下,物理层时钟进入高频校准阶段,高频校准阶段完成后,关闭高频时钟信号,保存所述物理层计数值。高频校准结束后,物理层进入睡眠状态,此时,手机终端的高频校准单元21在物理层进入睡眠状态后,在时钟单元23提供的基准时钟信号下,对网络实时时基进行跟踪计数,在手机终端再次执行其它功能而物理层被唤醒时,高频校准单元21在物理层被唤醒后,根据跟踪计数值与当前高频时钟校准信号校准物理层时钟。
图3为本发明多模基带芯片下时钟校准装置的一个较佳实施例,如图3所示,本实施例中多模基带芯片下时钟校准装置包括:ARM处理器31、时钟控制电路33、高频校准电路35、多模modem 32、PLL 34;
图3所示时钟校准装置位于手机终端中,基于该时钟校准装置,手机终端在完成寻呼功能后,物理层将会进入睡眠状态,在进入睡眠状态前,手机终端的高频校准电路35在PLL 34提供的高频时钟校准信号下,调整物理层时钟,调整结束后物理层进入睡眠状态;
手机终端的高频校准电路35在物理层进入睡眠状态后,在基准时钟信号下,对网络实时时基进行跟踪计数,在手机终端再次执行其它功能使物理层被唤醒时,高频校准电路35在物理层被唤醒后将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。这里,因为所述时钟校准装置应用于手机终端,手机终端本身带有基准32K时钟,所述基准时钟信号可以由32K基准时钟提供,因此,在本较佳实施例中基准时钟信号由手机终端的基准32K时钟提供。
由于该时钟校准装置采用ARM处理器31作为主控单元,ARM处理器31中物理层(PHY,Physical Layer)核用来运行物理层软件和物理层算法数字信号处理,物理层的协议栈(PS,Protocol Stack)用来运行多模协议栈软件,除PS和PHY外,ARM处理器31中的主控处理器用来协助ARM处理器31中的低功耗控制电路(PCU)完成低功耗管理,特别是公共资源断电时相关的现场保存和恢复;时钟控制电路33用于控制PLL 34的上下电时序、时钟电路的选择、门控和参数化配置等;PLL 34用于提供系统工作的高频时钟;高频校准电路35用来完成睡眠期间校准流程的控制;多模modem 32用于对各种通信模式的协议数据进行处理,完成数据/指令的上下行接收。这里,所述的系统是指手机终端的主控系统。
当采用ARM处理器31作为主控单元时,以ARM处理器31和高频校准单元的具体电路为例,来简要介绍物理层的校准过程。如图4所示,ARM处理器31的PCU 42控制芯片的功耗,使芯片的功耗降低;高频校准电路35的多模TPU 44指的是多模基带芯片下的事件处理电路,用于完成物理层进入睡眠状态时,在高频时钟校准信号下对物理层校准;高频校准电路35中的多模LPM 43指的是睡眠电路,用于物理层在进入睡眠状态后,在32k基准时钟信号下对网络实时时基的跟踪计数,在物理层被唤醒时再将跟踪计数值重新加载到高频校准电路35中的多模TPU 44。
当采用ARM处理器31作为主控单元时配合图4的具体电路,相应的,高频校准流程如图5所示,PHY核45正常工作时,PLL 41打开提供高频时钟,PHY核45完成寻呼接收后,关闭除物理层多模TPU 44工作时钟以外的所有时钟,PHY核45配置校准使能,发起高频校准请求使系统进入高频校准阶段,多模TPU 44进行高频校准工作;系统等待校准结束信号,接收到校准完成标志后,先关闭多模TPU 44校准所用的高频时钟门控,然后关闭物理层PLL 41,再完成功耗管理的其它流程,系统进入睡眠;系统唤醒中断到来时,这里,PCU42进入唤醒流程,由此,来控制手机终端芯片的功耗,之后,物理层PLL 41打开,其中,物理层PLL 41由系统配置决定是否在唤醒流程中打开,如果此时不打开,后续PHY核45也可以通过软件配置寄存器的方式打开物理层PLL 41,之后,PHY核45被唤醒,手机终端开启寻呼功能。
本实施例中,提供了一种在三个外部主时钟信号情况下的锁相环电路,结合具体的时钟控制电路加以简要说明。如图6所示,在选择主时钟1或主时钟2时,使用两个PLL进行级联,第一级PLL用于输出一个准确的基准时钟作为第二级PLL的参考时钟,配置合理的参数,由第二级PLL输出物理层工作的高频时钟。选择主时钟3时,第一级PLL关闭,由第二级PLL倍出多模modem所需的准确时钟;PLL输出高频时钟与主时钟1进行选择及门控后送给多模modem。
结合本实施例中给出的时钟控制电路,在控制所述锁相环电路的过程中,与打开或者关闭时钟相关联,PLL上电在物理层被唤醒后,PLL下电在物理层睡眠前,PLL上下电控制信号PD是先送入图6中的时钟选择部分,经过PLL PD控制逻辑再反馈到PLL的直接连接端,以此完成整个过程。
图7为图6中PLL1和PLL2的PD控制时序图,如图7所示,若仅使用PLL2,PLL1的PD信号一直为高,系统发出关闭物理层PLL的指令后,硬件先自动完成高频时钟到主时钟的动态切换,然后才最终关闭PLL2,当系统要求打开物理层PLL时,PLL2立刻打开工作。若使用两级PLL级联,系统发出关闭物理层PLL的指令后,硬件先自动完成高频时钟到主时钟的动态切换,然后同时关闭PLL1和PLL2,当系统要求打开物理层PLL时,PLL1立刻打开,等待PLL1锁定一段时间后,再开启PLL2,整个上下电时序硬件自动完成。系统发出PLL的指令信号不是直接送给PLL的PD端,而是先送到提供时钟源的动态选择器中进行处理,之后再反馈回来控制PLL工作。
采用两级PLL级联方法时,PLL2的打开依赖于PLL1的锁定信号,时钟选择电路由低频到高频的切换时机也依赖于PLL2的锁定,PLL2打开和时钟选择都根据锁定信号经过相同处理。如图8所示,手机终端发出打开物理层命令即pd_in变低时,经过T0时间的低电平计数初值并开始递减计数,如果计数初值设置的比PLL实际的锁定时间周期大,则手机终端在锁定之后还会计数一段时间T1待cnt减到0时,拉高sel打开PLL2或者开始时钟切换,如果计数初值比PLL实际锁定时间短,sel在锁定有效后就立刻拉高,若PLL锁定之后时钟并不是很稳定,设定比锁定时间周期大的计数初值就可以保证装置输出稳定的时钟频率。
本发明实施例通过延长空闲态的高频时钟工作周期,可使校准因子即高频时钟与32k比值更加接近实际情况,这样,就能克服温漂并能取得较好的校准效果。由此,手机终端不仅能实时搜到服务区,而且能降低功耗,用户体验佳,产品形态有较大竞争力。
本发明实施例中,手机终端发出的物理层工作命令会先送到动态时钟选择电路处理,再反馈到手机终端处理后最终控制物理层。当手机终端发出关闭物理层的指令即pd_in变高,如图8所示,系统先关闭高频时钟,同时拉高最终控制物理层时钟关闭的pd_out信号,之后打开低频主时钟,完成从高频时钟到低频主时钟的切换,整个时钟切换过程由硬件自动完成,输出时钟稳定无毛刺且无需软件干预。
通过上述实现过程,本发明实施例提供的多模基带芯片下时钟校准方法及装置不仅能提高时钟校准精度和稳定度,保证移动终端的正常工作;还能使功耗控制更加灵活,在满足校准效果的同时使功耗极大降低。另外,本发明实施例对时钟从基准时钟向高频时钟切换的时机设计更加灵活,实现简单;时钟信号间的切换由硬件完成,无须主控系统软件干预,且能保证整个切换过程中时钟信号稳定无毛刺。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (8)
1.一种多模基带芯片下时钟校准方法,其特征在于,所述方法包括:
多模基带芯片下的物理层进入睡眠状态前,根据高频时钟校准信号调整物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;
所述物理层进入睡眠状态后,在所述基准时钟信号下对网络实时时基进行跟踪计数,并根据所述校准因子调整所述跟踪计数值;
所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数。
2.根据权利要求1所述的多模基带芯片下时钟校准方法,其特征在于,所述根据高频时钟校准信号调整所述物理层时钟,包括:
所述物理层进入睡眠状态前,开启高频校准请求;
所述高频校准请求被允许后,所述物理层时钟进入高频校准阶段;
所述高频校准阶段完成后,关闭高频时钟信号,保存所述物理层时钟计数值。
3.根据权利要求1或2所述的多模基带芯片下时钟校准方法,其特征在于,所述基准时钟信号为32K低频时钟信号。
4.一种多模基带芯片下时钟校准装置,其特征在于,所述装置包括:高频校准单元、时钟控制单元和时钟单元;
所述时钟单元,用于为多模基带芯片下的物理层提供高频时钟校准信号和基准时钟信号;
所述高频校准单元,用于在所述物理层进入睡眠状态前,根据所述高频时钟校准信号调整所述物理层时钟,并根据基准时钟信号和所述高频时钟校准信号获得校准因子;所述物理层进入睡眠状态后,在所述基准时钟信号下对网络实时时基进行跟踪计数,并根据所述校准因子调整所述跟踪计数值;所述物理层被唤醒后,将所述跟踪计数值加载到所述物理层时钟,加载后的物理层时钟在当前高频时钟校准信号下计数;
所述时钟控制单元,用于控制所述时钟单元的开启和关闭以及所述时钟单元输出信号的频率。
5.根据权利要求4所述的多模基带芯片下时钟校准装置,其特征在于,所述高频校准单元,具体用于在所述物理层进入睡眠状态前,开启高频校准请求;所述高频校准请求被允许后,所述物理层进入高频校准阶段;所述高频校准阶段完成后,关闭高频时钟信号,保存所述物理层时钟计数值。
6.根据权利要求4所述的多模基带芯片下时钟校准装置,其特征在于,所述装置还包括:主控单元,用于完成软硬件的交互管理。
7.根据权利要求6所述的多模基带芯片下时钟校准装置,其特征在于,所述主控单元为ARM处理器。
8.根据权利要求4至7任一项所述多模基带芯片下时钟校准装置,其特征在于,所述时钟单元包括锁相环电路、时钟动态切换电路、时钟门控电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510222519.9A CN106211307A (zh) | 2015-05-04 | 2015-05-04 | 一种多模基带芯片下时钟校准方法及装置 |
PCT/CN2015/086545 WO2016176923A1 (zh) | 2015-05-04 | 2015-08-10 | 一种时钟校准方法、装置及计算机存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510222519.9A CN106211307A (zh) | 2015-05-04 | 2015-05-04 | 一种多模基带芯片下时钟校准方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106211307A true CN106211307A (zh) | 2016-12-07 |
Family
ID=57218085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510222519.9A Withdrawn CN106211307A (zh) | 2015-05-04 | 2015-05-04 | 一种多模基带芯片下时钟校准方法及装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN106211307A (zh) |
WO (1) | WO2016176923A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108224498B (zh) * | 2018-02-26 | 2024-08-06 | 佛山市顺德区美的电热电器制造有限公司 | 电控系统及多头电陶炉 |
CN113453325B (zh) * | 2021-06-25 | 2022-11-01 | 展讯通信(上海)有限公司 | 一种晶振时钟校准方法、装置、设备及介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101083503A (zh) * | 2006-05-30 | 2007-12-05 | 凯明信息科技股份有限公司 | 一种准确维护接收装置在睡眠状态下系统同步信息的方法 |
CN101431816A (zh) * | 2008-11-19 | 2009-05-13 | 深圳华为通信技术有限公司 | 一种频率差的获取方法及终端 |
CN102540868A (zh) * | 2010-12-31 | 2012-07-04 | 重庆重邮信科通信技术有限公司 | 一种移动通信终端慢时钟晶体频率补偿方法及装置 |
US8867421B2 (en) * | 2012-04-12 | 2014-10-21 | Gainspan Corporation | Correction of clock errors in a wireless station to enable reduction of power consumption |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6725067B1 (en) * | 2000-03-24 | 2004-04-20 | International Business Machines Corporation | Method and system for restarting a reference clock of a mobile station after a sleep period with a zero mean time error |
GB2393610B (en) * | 2002-09-26 | 2005-11-02 | Nec Technologies | Mobile radio communications device and operating method |
GB2397465B (en) * | 2003-01-15 | 2004-12-29 | Nec Technologies | Mobile radio communications device and operating method |
US8089318B2 (en) * | 2008-10-17 | 2012-01-03 | Marvell World Trade Ltd. | Methods, algorithms, circuits, and systems for determining a reference clock frequency and/or locking a loop oscillator |
-
2015
- 2015-05-04 CN CN201510222519.9A patent/CN106211307A/zh not_active Withdrawn
- 2015-08-10 WO PCT/CN2015/086545 patent/WO2016176923A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101083503A (zh) * | 2006-05-30 | 2007-12-05 | 凯明信息科技股份有限公司 | 一种准确维护接收装置在睡眠状态下系统同步信息的方法 |
CN101431816A (zh) * | 2008-11-19 | 2009-05-13 | 深圳华为通信技术有限公司 | 一种频率差的获取方法及终端 |
CN102540868A (zh) * | 2010-12-31 | 2012-07-04 | 重庆重邮信科通信技术有限公司 | 一种移动通信终端慢时钟晶体频率补偿方法及装置 |
US8867421B2 (en) * | 2012-04-12 | 2014-10-21 | Gainspan Corporation | Correction of clock errors in a wireless station to enable reduction of power consumption |
Also Published As
Publication number | Publication date |
---|---|
WO2016176923A1 (zh) | 2016-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10152111B2 (en) | Low power timing, configuring, and scheduling | |
KR101412676B1 (ko) | 무선 송수신기에서 슬립 모드들의 제어 | |
US8188782B1 (en) | Clock system and method for compensating timing information of clock system | |
US10862526B2 (en) | Modem and RF chips, application processor including the same and operating method thereof | |
KR20080070697A (ko) | 슬립 모드 제어 방법 및 시스템, 확장형 물리 계층 디바이스 | |
JP2001051747A (ja) | クロック制御回路 | |
US9307571B2 (en) | Communication device and frequency offset calibrating method | |
CN105573463A (zh) | 一种功耗管理方法及装置 | |
US7496774B2 (en) | Method and system for generating clocks for standby mode operation in a mobile communication device | |
US10374651B1 (en) | Systems and methods of relocking for locked loops | |
CN112230711B (zh) | 一种校准装置、方法及计算机可读存储介质 | |
CN106211307A (zh) | 一种多模基带芯片下时钟校准方法及装置 | |
US10560899B2 (en) | Programmable hardware sleep cycle controller for 802.11 wireless devices supporting low-power | |
US7564314B2 (en) | Systems and arrangements for operating a phase locked loop | |
CN116456446A (zh) | 时钟同步系统、方法、电子设备及计算机可读存储介质 | |
TWI306718B (en) | Precise sleep timer using a low-cost and low-accuracy clock | |
CN116209042A (zh) | 一种用户终端的自动睡眠控制系统、方法及用户终端 | |
CN116594494A (zh) | 电子设备及其控制方法 | |
CN115665836A (zh) | 在深度睡眠模式下保证低功耗蓝牙时间基准的校准方法 | |
KR20070081380A (ko) | 이동통신 시스템에서 듀얼모드용 단말기의 핸드오버를 위한통합 타이밍 제어방법 및 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20161207 |