CN112230711B - 一种校准装置、方法及计算机可读存储介质 - Google Patents

一种校准装置、方法及计算机可读存储介质 Download PDF

Info

Publication number
CN112230711B
CN112230711B CN202011030531.7A CN202011030531A CN112230711B CN 112230711 B CN112230711 B CN 112230711B CN 202011030531 A CN202011030531 A CN 202011030531A CN 112230711 B CN112230711 B CN 112230711B
Authority
CN
China
Prior art keywords
calibration
module
clock module
terminal equipment
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011030531.7A
Other languages
English (en)
Other versions
CN112230711A (zh
Inventor
唐博
刘昊
金渝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisoc Chongqing Technology Co Ltd
Original Assignee
Unisoc Chongqing Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisoc Chongqing Technology Co Ltd filed Critical Unisoc Chongqing Technology Co Ltd
Priority to CN202011030531.7A priority Critical patent/CN112230711B/zh
Publication of CN112230711A publication Critical patent/CN112230711A/zh
Application granted granted Critical
Publication of CN112230711B publication Critical patent/CN112230711B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Electric Clocks (AREA)

Abstract

本申请提供了一种校准装置、方法及计算机可读存储介质,可应用于终端设备。该校准装置包括:第一时钟模块、第二时钟模块和校准模块;校准模块分别与第一时钟模块和第二时钟模块相连接。其中,校准模块可以用于获取第一次数,该第一次数为第一时钟模块在当前校准过程中产生的脉冲信号的次数;校准模块还可以用于根据第一次数和预设次数比值,调整第二时钟模块的分频系数,以使第二时钟模块根据调整后的分频系数在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。通过采用本申请实施例中的校准装置,可以有效降低终端设备的定时误差。

Description

一种校准装置、方法及计算机可读存储介质
技术领域
本申请涉及终端技术领域,尤其涉及一种校准装置、方法及计算机可读存储介质。
背景技术
终端设备为了节省功耗,在休眠时通常使用慢时钟进行定时,即32KHz时钟。32KHz时钟有三种产生方式:(1)由32K晶体产生,这种方式通常称为非32K_LESS。(2)由26MHz时钟分频所得,26MHz可以由26M晶体产生。这种方式通常称为32K_LESS。(3)由RC(Resistor-Capacitance,电阻-电容)电路产生。
目前,32KHz时钟在物联网领域有着广泛的应用。物联网是在互联网基础上延伸和扩展的网络,将各种信息传感设备与互联网结合起来而形成的一个巨大网络,实现在任何时间、任何地点,人、机、物的互联互通。为满足物联网不同场景的应用需求,现有技术新增了PSM(Power Saving Mode,节能模式)和eDRX(Extended DiscontinuousReception,扩展不连续接收模式)技术,使得睡眠时间从传统的IDRX(Idle Discontinuous Reception,空闲状态下的非连续接收模式)基础上大幅度延伸。
但睡眠时间的延长又会带来其它的问题,比如在睡眠过程中定时器受到一定因素的干扰,会造成定时误差增大。
发明内容
本申请提供一种校准装置、方法及计算机可读存储介质,有利于降低终端设备的定时误差。
本申请实施例第一方面提供了一种校准装置,可应用于终端设备,该校准装置可包括:第一时钟模块、第二时钟模块和校准模块;校准模块分别与第一时钟模块、第二时钟模块相连接。其中,校准模块可以用于获取第一次数,该第一次数为第一时钟模块在当前校准过程中产生的脉冲信号的次数;第二时钟模块在当前校准过程中产生的脉冲信号的次数为第一预设次数;校准模块还可以用于根据第一次数和预设次数比值,调整第二时钟模块的分频系数,以使第二时钟模块根据调整后的分频系数在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。
在一种实现方式中,该校准装置还可以包括:校准定时模块和校准自启动模块;校准定时模块与校准自启动模块相连接,校准自启动模块与校准模块相连接。其中,校准定时模块可以用于产生启动信号;校准自启动模块可以用于接收启动信号;启动信号可以用于使能校准自启动模块产生校准信号,校准信号可以用于触发校准模块获取第一次数。
在一种实现方式中,校准定时模块具体可以用于在终端设备进入睡眠状态之前产生启动信号。
在一种实现方式中,终端设备满足预设条件的情况下,校准定时模块具体可以用于在终端设备进入睡眠状态之前产生启动信号;其中,终端设备满足预设条件包括如下一项或多项:(1)终端设备处于空闲状态;(2)终端设备的温度高于预设温度值;(3)终端设备的同步偏差大于预设偏差值。
在一种实现方式中,终端设备处于睡眠状态,且第二时钟模块每产生第二次数的脉冲信号的情况下,校准定时模块具体可以用于产生启动信号。
在一种实现方式中,该校准装置还可以包括存储模块;该存储模块与校准模块相连接;可以用于存储第一时钟模块在每次校准过程中产生的脉冲信号的次数。该校准装置还可以用于在终端设备从睡眠状态进入唤醒状态的情况下,根据第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
在一种实现方式中,该校准装置的校准自启动模块与第一时钟模块相连接;校准模块还可以用于在完成一次校准过程的情况下,生成校准完成信号,并将校准完成信号传输至校准自启动模块;校准自启动模块还用于在接收到校准完成信号的情况下,关闭第一时钟模块。
在一种实现方式中,该校准装置还可以包括LDO模块;该LDO模块分别与校准自启动模块和第一时钟模块相连接;可以用于在接收到使能LDO开启的控制信号的情况下,提供校准过程所需电压,在接收到使能LDO关闭的控制信号的情况下,关闭校准过程电压。
本申请实施例第二方面提供了一种校准方法,应用于上述第一方面提供的校准装置,该方法包括:获取第一次数,该第一次数为第一时钟模块在当前校准过程中产生的脉冲信号的次数;第二时钟模块在当前校准过程中产生的脉冲信号的次数为第一预设次数;根据第一次数和预设次数比值,调整第二时钟模块的分频系数,以使第二时钟模块在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。
在一种实现方式中,该校准方法还可以包括:产生启动信号;该启动信号用于触发获取第一次数的步骤。
在一种实现方式中,产生启动信号,可以包括:在终端设备进入睡眠状态之前产生启动信号。
在一种实现方式中,在终端设备进入睡眠状态之前产生启动信号,可以包括:在终端设备满足预设条件的情况下,在该终端设备进入睡眠状态之前产生启动信号;其中,终端设备满足预设条件可以包括如下一项或多项:(1)终端设备处于空闲状态;(2)终端设备的温度高于预设温度值;(3)终端设备的同步偏差大于预设偏差值。
在一种实现方式中,产生启动信号,可以包括:在终端设备处于睡眠状态,且第二时钟模块每产生第二次数的脉冲信号的情况下,产生启动信号。
在一种实现方式中,该校准方法还可以包括:存储第一时钟模块每次校准过程中产生的脉冲信号的次数;在终端设备从睡眠状态进入唤醒状态的情况下,根据所存储的第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
在一种实现方式中,该校准方法还可以包括:在完成一次校准过程的情况下,关闭第一时钟模块。
第三方面,本申请提供了一种校准装置,包括处理器和存储器,处理器和存储器相互连接,其中,存储器用于存储计算机程序,该计算机程序包括程序指令,处理器被配置用于调用程序指令,以执行上述第二方面提供的校准方法。
第四方面,本申请提供了一种计算机可读存储介质,计算机可读存储介质存储有一条或多条指令,该一条或多条指令适于由处理器加载并执行上述第二方面提供的校准方法。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种校准装置的结构示意图;
图2是本发明实施例提供的一种包括存储模块的校准装置的结构示意图;
图3是本发明实施例提供的另一种校准装置的结构示意图;
图4是本发明实施例提供的一种校准流程的示意图;
图5是本发明实施例提供的一种在图3所示校准装置的基础上增加了LDO模块的校准装置的结构示意图;
图6是本发明实施例提供的一种在图5所示校准装置的基础上增加了存储模块的校准装置的结构示意图;
图7是本发明实施例提供的校准方法的流程示意图;
图8a是本发明实施例提供的采用本申请实施例提供的校准方法和采用现有技术的方法的情况下,一次校准过程中所消耗电流的对比示意图;
图8b是本发明实施例提供的采用本申请实施例提供的校准方法和采用现有技术的方法的情况下,一次校准过程所消耗的电流对待机电流的影响的对比示意图;
图9是本发明实施例提供的又一种校准装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1,图1是本发明实施例提供的一种校准装置的结构示意图。该校准装置配置于终端设备,可以用于校准终端设备在睡眠状态下的时钟。需要说明的是,该校准装置可以位于终端设备内部,为该终端设备进行校准。该终端设备可以是接入终端、UE(UserEquipment,用户设备)、用户单元、用户站、移动站、移动台、远方站、远程终端、移动终端、用户终端、无线通信设备、用户代理或用户装置。接入终端可以是物联网中的终端设备、车载设备、可穿戴设备、虚拟现实设备、蜂窝电话、无绳电话、SIP(Session InitiationProtocol,会话发起协议)电话、WLL(Wireless Local Loop,无线本地环路)站、PDA(Personal Digital Assistant,个人数字处理)、具有无线通信功能的手持设备、计算设备或连接到无线调制解调器的其它处理设备、未来5G(the 5th Generation,第五代移动通信技术)网络中的终端设备、未来演进的公共陆地移动网络(Public Land Mobile Network,PLMN)中的终端设备或者NB-IoT(Narrow Band Internet of Things,窄带物联网)终端设备等。移动终端可以是智能手机、平板电脑、PC(Personal Computer,个人计算机)、智能电视、智能手表等。
如图1所示,该校准装置包括:第一时钟模块10、第二时钟模块11以及校准模块12。其中,校准模块12分别与第一时钟模块10和第二时钟模块11相连接。需要说明的是,在本申请实施例中,模块之间可以直接连接,也可以间接连接,如通过其他模块相连接。
在本申请实施例中,时钟模块(如第一时钟模块10、第二时钟模块11)可以用于产生脉冲信号。在本申请实施例中,不同时钟模块产生脉冲信号的频率可以不同。例如,第一时钟模块10产生脉冲信号的频率可以高于第二时钟模块11产生脉冲信号的频率。
需要说明的是,该第一时钟模块10的时钟可以为快时钟,可以用于为终端设备提供一个与第二时钟模块11相对应的可参照时钟模块。其中,第一时钟模块10产生脉冲信号的频率可以为26MHz。于本实施例中,第一时钟模块10产生脉冲信号的频率可以由软件配置以输出一个较高的时钟频率,或者可以由PLL(Phase Locked Loop,锁相环)输出一个较高的时钟频率。并且该第一时钟模块10可以是不易受到温度影响的快时钟。
还需要说明的是,该第二时钟模块11的时钟可以为慢时钟,可以用于为终端设备提供校准所用的慢时钟。其中,第二时钟模块11产生脉冲信号的频率可以为32KHz。该第二时钟模块11(即慢时钟)容易受到如温度或其它因素的影响,使第二时钟模块11产生脉冲信号的频率发生变化。因此,需要通过校准模块12,以校准第二时钟模块11产生脉冲信号的频率。
还需要说明的是,本申请实施例中所提及的时钟模块(即第一时钟模块10和第二时钟模块11)产生脉冲信号的频率仅用于举例,在其他可行的实现方式中,该时钟模块产生脉冲信号的频率还可以是其他频率值,本申请实施例对此不做限定。还需要说明的是,在本申请实施例中所提及的快时钟可以指在不受温度影响下,产生脉冲信号的频率高于第一预设频率的时钟,慢时钟可以指在不受温度影响下,产生脉冲信号的频率低于或等于第二预设频率的时钟。其中,第一预设频率和第二预设频率可以相同也可以不同。优选的,第一预设频率可以高于第二预设频率。例如,第一预设频率可以为20MHz,第二预设频率可以为40KHz。还需要说明的是,第一预设频率和第二预设频率的取值仅用于举例,并不构成对本申请实施例的限定。
上述校准模块12可以用于获取第一次数。换言之,校准模块12可以用于统计第一时钟模块10在每次校准过程中产生的次数(即第一次数)。该第一次数为校准过程中第一时钟模块10产生脉冲信号的次数,该第一预设次数为校准过程中第二时钟模块11产生脉冲信号的次数,该第一预设次数可以表征一次校准过程的持续时长。
需要说明的是,每进行一次校准,即为一个校准过程。该校准过程所需要花费的时长,即为校准过程的持续时长。由于第二时钟模块11(即慢时钟)容易受到温度的影响,因此,第二时钟模块11在每次校准过程中产生的脉冲信号的频率可以不同。例如,若在校准过程中,该终端设备的温度较高,第二时钟模块11产生脉冲信号的频率可以变快,则该第二时钟模块11在该校准过程中产生的脉冲信号的次数可以较多。但由于第二时钟模块11产生脉冲信号的次数,即第一预设次数是不变的,所以一次校准过程的持续时长可以不同。
还需要说明的是,校准过程的持续时长是可以通过软件配置的。换言之,每进行一次校准,这个过程所需要花费的时长,是可以调整的。例如,若终端设备的温度变化较小,可以认为慢时钟的偏差也较小,则可以配置一个较短的时长来进行校准;若终端设备的温度变化较大,可以认为慢时钟的偏差也较大,则可以配置一个较长的时长来进行校准。
该校准模块12还可以用于根据第一次数和预设次数比值,调整第二时钟模块11的分频系数,以使第二时钟模块11根据调整后的分频系数在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块10在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。
需要说明的是,理论上,在快时钟和慢时钟都没有频率偏差时,它们之间的比值是一个固定值,即上述预设次数比值。但是,通常由晶振直接产生的频率都会与标称频率存在一定范围波动的偏差,且在工作过程中受到一定因素的影响,会使时钟频率的偏差范围进一步扩大。在现有方案中,终端设备在正常工作的情况下,所使用的快时钟需要消除这个偏差,或者说是需要与基站保持相同的偏差,可以通过下行接收,获取同步偏差,以此得到校准后的快时钟频率。
还需要说明的是,对分频系数的调整是硬件自动进行的调整。换言之,终端设备不需要采取相应的措施,即可在接收到第一次数之后自动调整分频系数。
在本申请的实施例中,所使用的第二时钟模块11同样也存在一定范围的波动偏差,而又因为该第二时钟模块11易受到温度等其他因素的影响,以至该频率偏差的范围进一步扩大,所以也需要进行校准。在终端设备进入睡眠状态的情况下,第二时钟模块11的频率需要和第一时钟模块10的频率对齐。这个对齐过程就是上述校准过程。而第二时钟模块11的校准可以通过调整分频系数完成。
于本实施例中,通过对第二时钟模块11的分频系数进行调整,可以调整第二时钟模块11产生脉冲信号的频率至所需要的频率,以使第二时钟模块11根据调整后的分频系数在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块10在上述下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。这样可以使第二时钟模块11与第一时钟模块10的频率进一步对齐,有利于降低温度等其他因素对第二时钟模块11的影响,还有利于降低终端设备的定时误差。
请参见图2,该校准装置还可以包括:存储模块20。该存储模块20可以与第一时钟模块10相连接。可选的,该存储模块20可以通过校准模块12与第一时钟模块10相连接。或者,该存储模块20可以直接与第一时钟模块10相连接。
存储模块20可以用于存储第一时钟模块在每次校准过程中产生的脉冲信号的次数。可选的,存储模块20还可以用于存储第二时钟模块在每次校准过程中产生的脉冲信号的次数。或者,存储模块20还可以用于存储校准过程中需要进行存储的数据,例如睡眠时间长度等。
需要说明的是,于本实施例中,存储模块20可以为一种FIFO(First Input FirstOutput,先进先出)的数据缓存器,可选的,终端设备可以调节该FIFO的深度,使得该FIFO可以存储在校准过程中需要进行存储的数据,并且剩余存储空间不会太多,即可以调整该FIFO的深度以适应校准过程中所需存储的数据大小。每完成一次校准,所需存储的数据可以自动缓存到该FIFO存储模块20中。
上述校准装置可以用于在终端设备从睡眠状态进入唤醒状态的情况下,根据第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
需要说明的是,将第一时钟模块在每次校准过程中产生的脉冲信号的次数进行算数平均运算,所得到的平均值即为第三次数。该第三次数主要用于对帧内计数器的计数进行更新。还需要说明的是,上述网络帧号也可以称为网络帧序号,为承载终端设备与网络侧交互的数据的帧。
于本实施例中,通过上述第三次数,可以恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。由此,在终端设备从睡眠状态进入唤醒状态的情况下,可以使帧内计数器的偏差范围进一步缩小,以使得从睡眠状态进入唤醒状态时的误差较小。
请参见图3,图3是本发明实施例提供的另一种校准装置的结构示意图。如图3所示,其包括:第一时钟模块10、第二时钟模块11、校准模块12、校准定时模块30和校准自启动模块31。其中,校准自启动模块31分别与校准定时模块30以及校准模块12相连接,校准定时模块30又与第二时钟模块11相连接。需要说明的是,在本发明实施例中,第一时钟模块10、第二时钟模块11以及校准模块12的相关内容可参见前述所有发明实施例中的具体描述,在此不赘述。
校准定时模块30可以用于产生启动信号,以触发校准自启动模块31启动。校准自启动模块31在接收到校准定时模块30产生的启动信号的情况下,可以用于产生校准信号,以触发校准模块获取第一次数。可选的,在校准完成后,校准模块还可以用于产生校准完成信号。校准完成信号也可以称为ACK(Acknowledgement,确认字符)信号。校准完成信号可以用于指示一次校准过程结束。
具体的,首先,该校准自启动模块31可以监听并接收校准定时模块30所发送的启动信号,以触发校准自启动模块31启动;其次,该校准自启动模块31产生校准信号,以触发校准模块启动校准;最后,该校准自启动模块31可以监听并接收校准模块发送的校准完成信号,以完成一次校准过程。需要说明的是,每产生一个启动信号,即触发一次校准过程。
可选的,校准定时模块30可以用于在终端设备进入睡眠状态之前产生启动信号。
需要说明的是,终端设备在进入睡眠之前需要产生至少一次启动信号,以触发校准自启动模块31工作。终端设备在产生了一次启动信号之后,便可进入睡眠状态。因此,此后的校准过程将受校准自启动模块31控制,以此做到校准过程与终端设备的睡眠流程控制相互独立、同时运行且互不干扰。
可选的,在终端设备满足预设条件的情况下,校准定时模块30具体可以用于在该终端设备进入睡眠状态之前产生启动信号。其中,终端设备满足预设条件可以包括如下一项或多项:(1)终端设备处于空闲状态;(2)终端设备的温度高于预设温度值;(3)终端设备的同步偏差大于预设偏差值的情况下,该校准定时模块30用于在终端设备进入睡眠状态之前产生启动信号。
需要说明的是,由上述情况可知,终端设备从工作状态进入空闲状态的情况下,需要先发送一次启动信号以触发校准流程后,才能进入睡眠状态。在睡眠状态之前便开始整个校准流程,更有利于使校准过程中所需要使用第二时钟模块(即慢时钟)的频率与工作状态下的时钟(即快时钟)频率趋近于对齐,以减少两个时钟的偏差。在终端设备的温度高于预设温度值的情况下,由于第二时钟模块容易受温度的影响,会存在一定范围的频率偏差,所以在此情况下产生启动信号以触发校准流程,也能在一定程度上降低时钟频率的偏差。同理,在检测到终端设备的同步偏差已经大于预设偏差值的情况下,也需要产生启动信号以触发校准流程,进而降低该同步偏差。
还需要说明的是,在如上所述的情况下,所触发的校准过程为第一次校准过程,即终端设备进入睡眠状态之前所触发的校准过程。在触发该校准过程的同时,终端设备也可以进入睡眠。终端设备进入一次睡眠,对应触发的是一个校准流程,一个校准流程中可以存在一次或多次校准过程。例如,校准流程的示意图可以如图4所示。其中,阴影部分表示为一次校准过程,非阴影部分表示为一次校准完成后的睡眠过程,整个阴影部分与非阴影部分的组合构成了整个校准流程。
还需要说明的是,上述校准过程可以是,从校准定时模块30产生启动信号到校准自启动模块31接收到校准完成信号(图4未示出)为止。换言之,整个校准流程中的一个完整的校准过程可以由启动信号以示校准开始至校准完成信号以示校准结束。也就是说,终端设备在从空闲状态进入睡眠状态以及整个睡眠状态过程中,可以存在很多次校准过程。每一次的校准过程中所使用的模块,每个模块所行使的功能,以及每个功能所达到的作用,皆如之前的实施例所述。而从第一次校准开始,到终端设备结束睡眠状态的最后一次校准,所有的校准过程共同组成了一个完整的校准流程。
可选的,校准定时模块30还用于在第二时钟模块每产生第二次数的情况下,产生启动信号,以触发整个校准流程中的第二次校准、第三次校准直至最后一次校准。
需要说明的是,第二时钟模块产生第二次数的脉冲信号所需的时长即为校准间隔时长,该校准间隔时长可以由终端设备利用软件配置。在达到校准间隔时长的情况下,该校准定时模块30可以产生启动信号。在终端设备处于睡眠状态的情况下,该第二时钟模块每产生第二次数的脉冲信号,即达到校准间隔时长,可以使能校准定时模块30产生启动信号,以触发一个校准过程。
还需要说明的是,校准间隔时长为终端设备处于睡眠状态,并且第一时钟模块与第二时钟模块未进行校准的一段时间。在该时间内,第一时钟模块可以处于睡眠状态。而前述校准时长为进行一次校准过程所需的时间,在该时间内,第一时钟模块与第二时钟模块可以进行校准。
于本实施例中,在终端设备处于睡眠状态的情况下,通过校准定时模块的定时功能来完成校准的启动,不用频繁地唤醒终端设备以启动校准,可以使终端设备的睡眠时间延长。同理,终端设备在睡眠状态下,第一时钟模块(即快时钟)除了在校准过程中会被启动信号唤醒以进行校准以外,其它时间快时钟可以处于睡眠状态,这样有利于降低在睡眠过程中进行校准的能耗。
请参见图5,图5是在图3所示校准装置的基础上增加了LDO(Low DropoutRegulator,低压差线性稳压器)模块50。该LDO模块50与第一时钟模块10相连接,用于为第一时钟模块10提供产生脉冲信号所需的电压。
需要说明的是,LDO属于一种线性电源,于本实施例中,LDO可以为超低功耗LDO,同时采用超低能耗的校准电路设计,以降低校准过程消耗。在校准过程中,终端设备不用频繁唤醒进行校准,只需在进入睡眠前触发校准定时模块产生启动信号,即可以进入睡眠状态。这使得终端设备的睡眠时间延长,从而有利于降低功耗。在终端设备处于睡眠状态的情况下,每触发一次校准,第一时钟模块产生脉冲信号的所需的电压可以由LDO模块50提供。这不仅有效降低了整个校准过程的电流消耗,还能使得不用频繁唤醒终端设备,就可以通过LDO模块50提供电压,以使得校准过程成功进行。换言之,校准过程与终端设备是否处于睡眠状态可以是相互独立的。
还需要说明的是,图5是在图3所示校准装置的基础上增加了LDO模块50,仅用于举例,并不构成对本申请实施例的限定。在其他可行的实现方式中,还可以在图1对应实施例的基础上增加了LDO模块50。
可选的,LDO模块50还可以与校准自启动模块31相连接。在校准自启动模块31接收到启动信号的情况下,可以用于控制LDO模块50开启,即控制第一时钟模块10开启;在校准自启动模块31接收到校准完成信号的情况下,可以用于控制LDO模块50关闭,即控制第一时钟10模块关闭。
具体的,在开始一次校准过程的情况下,校准定时模块可以将产生的启动信号传输至校准自启动模块;校准自启动模块在接收到启动信号的情况下,可以生成使能LDO开启的控制信号,该信号用于控制LDO开启,以达到控制第一时钟模块开启的目的。在完成一次校准过程的情况下,校准模块可以将生成的校准完成信号传输至校准自启动模块;校准自启动模块在接收到校准完成信号的情况下,可以生成使能LDO关闭的控制信号,该信号用于控制LDO关闭,以达到控制第一时钟模块关闭的目的。
需要说明的是,在每完成一次校准过程的情况下,校准模块将会发送一个校准完成信号,LDO模块50在接收到该信号的情况下,可以关闭电源,进而结束整个校准过程。
于本实施例中,LDO模块50提供了校准所需的电压,可以使整个校准过程与终端设备的睡眠流程控制相互独立,可以使中断设备在睡眠状态下也能通过LDO所提供的电压来完成校准过程。
请参见图6,图6是在图5所示校准装置的基础上增加了存储模块20。该存储模块20与校准模块12相连接。需要说明的是,在本发明实施例中,存储模块20相关内容可参见前述所有发明实施例中的具体描述,在此不赘述。
通过采用本申请实施例中的校准装置,可以实时跟踪睡眠过程中频率的变化,还能有效降低终端设备的定时误差,同时降低校准过程的能耗。换言之,通过采用本申请实施例中的校准装置,可以在保证定时精度的同时,能使得终端设备达到最佳节能的目的。
请参见图7,图7是本申请实施例提供的校准方法的流程示意图。该校准方法可以应用于上述校准装置,该校准装置可以配置于终端设备中,该校准装置可以用于校准该终端设备在睡眠状态下的时钟。该校准方法可以包括:
步骤701,获取第一次数;第一次数为第一时钟模块在当前校准过程中产生的脉冲信号的次数;第二时钟模块在当前校准过程中产生的脉冲信号的次数为第一预设次数;
步骤702,根据第一次数和预设次数比值,调整第二时钟模块的分频系数,以使第二时钟模块在下一次校准过程中产生的脉冲信号的次数,与第一时钟模块在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。
通过上述校准方法,可以使第二时钟模块与第一时钟模块的频率趋近于对齐,有利于降低温度等其他因素对第二时钟模块的影响,从而有利于降低终端设备的定时误差。
在一种实现方式中,该校准方法还可以包括:产生启动信号;启动信号用于触发获取第一次数的步骤。具体的,可以在步骤701之前产生启动信号。
需要说明的是,上述所产生的启动信号可以用于触发产生校准信号,该校准信号可以用于触发获取第一次数的步骤。
在一种实现方式中,产生启动信号的具体方式可以为:在该终端设备进入睡眠状态之前产生启动信号。
在一种实现方式中,在终端设备进入睡眠状态之前产生启动信号的方式可以为:在终端设备满足预设条件的情况下,在终端设备进入睡眠状态之前产生启动信号;其中,终端设备满足预设条件包括如下一项或多项:(1)终端设备处于空闲状态;(2)终端设备的温度高于预设温度值;(3)终端设备的同步偏差大于预设偏差值。
在一种实现方式中,产生启动信号的具体方式可以为:在终端设备处于睡眠状态,且第二时钟模块每产生第二次数的脉冲信号的情况下,产生启动信号。
在一种实现方式中,该校准方法还可以包括:存储第一时钟模块在每次校准过程中产生的脉冲信号的次数;在终端设备从睡眠状态进入唤醒状态的情况下,根据第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
在一种实现方式中,该校准方法还可以包括:在完成一次校准过程的情况下,关闭第一时钟模块。
本发明实施例和前述装置实施例基于同一构思,其带来的技术效果也相同,具体原理请参照前述实施例的描述,在此不赘述。
图8a为采用本申请实施例提供的校准方法和采用现有技术的方法的情况下,一次校准过程中所消耗电流的对比示意图。图8b为采用本申请实施例提供的校准方法和采用现有技术的方法的情况下,一次校准过程所消耗的电流对待机电流的影响的对比示意图。其中,待机电流为处于睡眠状态下的终端设备中的平均电流。
本申请实施例提供的校准方法以LTE(Long Term Evolution,长期演进)中DRX(Discontinuous reception,非连续接收)周期为640ms为例。需要说明的是,本申请实施例可应用的网络不限于LTE,还可以适用于如5G、6G或者其他未来的网络,本申请实施例对此不做限定。
如图8a所示,使用本申请实施例提供的校准方法,通过测量可得一次校准过程中终端设备所消耗的电流为0.2mA。然而,使用现有技术,通过测量可得一次校准过程中终端设备所消耗的电流约为10mA。可见,采用本申请实施例提供的校准方法,可有效减小一次校准过程中终端设备所消耗的电流,从而有利于降低校准所消耗的功率。
一次校准过程所消耗的电流对待机电流的影响可以通过计算得到。具体的,在使用本申请实施例提供的校准方法的情况下,通过测量可得一次校准过程终端设备所消耗电流为0.2mA,假设校准时长为31.25ms;通过计算可以得到在一次校准过程所消耗的电流对待机电流的影响为:
32.15ms*0.2mA/640ms=0.01mA
在使用现有技术的方法的情况下,通过测量可得一次校准过程中终端设备所消耗电流约为10mA,同样假设校准时长为31.25ms;通过计算可以得到,在一次校准过程所消耗的电流对待机电流的影响为:
32.15ms*10mA/640ms=0.50mA
可见,采用本申请实施例提供的校准方法,可有效降低一次校准过程中所消耗的电流对待机电流的影响,这样有利于减小待机电流,从而有利于降低校准所消耗的功率。
需要说明的是,在使用现有技术的方法的情况下,终端设备在进行校准的过程中会无法进入睡眠状态。也就是说,以校准时长为31.25ms为例的情况下,采用现有技术会使得终端设备存在32.15ms无法进入睡眠状态。但是采用本申请实施例所提供的方法的情况下,在校准过程中终端设备可以进入睡眠状态。
基于上述方法实施例以及装置实施例的描述,本申请实施例还提供一种校准装置,该校准装置可以配置于终端设备。请参见图9,该校准装置可以包括处理器90、存储器91、第一时钟芯片92和第二时钟芯片93。其中,处理器90、存储器91、第一时钟芯片92和第二时钟芯片93可通过总线94或其他方式连接。总线94在图9中以粗线表示,其它部件之间的连接方式,仅是进行示意性说明,并不引以为限。总线可以分为地址总线、数据总线、控制总线等。为便于表示,图9中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
第一时钟芯片92和第二时钟芯片93可以集成于同一芯片,也可以是独立的两个芯片,本申请对此不做限定。其中,第一时钟芯片92可以具有前述实施例中第一时钟芯片92所具有的功能,同理,第二时钟芯片93可以具有前述实施例中第二时钟芯片93所具有的功能。
处理器90可以是CPU(Central Processing Unit,中央处理单元),该处理器90还可以是其他通用处理器、DSP(Digital Signal Processor,数字信号处理器)、ASIC(Application Specific Integrated Circuit,专用集成电路)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器,可选的,该处理器90也可以是任何常规的处理器等。
存储器91可以包括只读存储器和随机存取存储器,并向处理器90提供指令和数据。存储器91的一部分还可以包括非易失性随机存取存储器。其中:
存储器91,用于存储计算机程序,该计算机程序可以包括程序指令;
处理器90,用于调用存储器91中存储的程序指令,以用于执行如下操作:
获取第一次数;第一次数为第一时钟芯片92在当前校准过程中产生的脉冲信号的次数;第二时钟芯片93在当前校准过程中产生的脉冲信号的次数为第一预设次数;
根据第一次数和预设次数比值,调整第二时钟芯片93的分频系数,以使第二时钟芯片93在下一次校准过程中产生的脉冲信号的次数,与第一时钟芯片92在下一次校准过程中产生的脉冲信号的次数之间的比值为预设次数比值。
在一种实现方式中,处理器90还可以执行如下操作:产生启动信号;启动信号用于触发获取第一次数的步骤。
在一种实现方式中,处理器90执行产生启动信号时,具体可以执行如下操作:在该终端设备进入睡眠状态之前产生启动信号。
在一种实现方式中,处理器90执行在终端设备进入睡眠状态之前产生启动信号时,具体可以执行如下操作:在终端设备满足预设条件的情况下,在终端设备进入睡眠状态之前产生启动信号;其中,终端设备满足预设条件包括如下一项或多项:(1)终端设备处于空闲状态;(2)终端设备的温度高于预设温度值;(3)终端设备的同步偏差大于预设偏差值。
在一种实现方式中,处理器90执行产生启动信号时,具体可以执行如下操作:在终端设备处于睡眠状态,且第二时钟芯片93每产生第二次数的脉冲信号的情况下,产生启动信号。
在一种实现方式中,前述校准装置还可以包括存储器95,存储器95用于存储第一时钟芯片92在每次校准过程中产生的脉冲信号的次数;处理器90还可以执行如下操作:在终端设备从睡眠状态进入唤醒状态的情况下,根据(存储器95所存储的)第一时钟芯片92在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
需要说明的是,存储器95与上述存储器91可以为同一存储器,也可以为不同存储器,本申请实施例对此不做限定。
在一种实现方式中,处理器90还可以执行如下操作:在完成一次校准过程的情况下,关闭第一时钟芯片92。
本发明实施例和前述方法的实施例基于同一构思,其带来的技术效果也相同,具体原理请参照前述实施例的描述,在此不赘述。
本申请实施例还提供一种计算机可读存储介质,计算机可读存储介质中存储有一条或多条指令,该一条或多条指令适于由处理器加载并执行上述校准方法。
本申请实施例还提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述校准方法。
需要说明的是,对于前述的各个方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本申请并不受所描述的动作顺序的限制,因为依据本申请,某一些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本申请所必须的。
本申请实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本申请实施例装置中的模块可以根据实际需要进行合并、划分和删减。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,可读存储介质可以包括:闪存盘、ROM(Read-Only Memory,只读存储器)、RAM(Random AccessMemory,随机存取器)、磁盘或光盘等。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。该计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行前述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。计算机指令可以存储在计算机可读存储介质中,或者通过计算机可读存储介质进行传输。计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(Digital Subscriber Line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如,固态硬盘(Solid State Disk,SSD))等。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,上述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,存储介质可为磁碟、光盘、只读存储记忆体(Read-Only Memory,ROM)或随机存储记忆体(Random Access Memory,RAM)等。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
此外,在本申请所提供的几个实施例中,应该理解到,所揭露的、终端和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口、装置或单元的间接耦合或通信连接,也可以是电的,机械的或其它的形式连接。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本发明实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以是两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本发明实施例终端中的单元可以根据实际需要进行合并、划分和删减。
基于同一发明构思,本发明实施例中提供的方法解决问题的原理与本发明装置实施例相似,因此方法的实施可以参见装置的实施,为简洁描述,在这里不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (16)

1.一种校准装置,其特征在于,所述装置配置于终端设备;所述装置包括第一时钟模块、第二时钟模块和校准模块;所述校准模块分别与所述第一时钟模块、第二时钟模块相连接;其中,
所述校准模块用于获取第一次数,所述第一次数为所述第一时钟模块在当前校准过程中产生的脉冲信号的次数;所述第二时钟模块在所述当前校准过程中产生的脉冲信号的次数为第一预设次数;所述当前校准过程的持续时长与上一次校准过程中所述终端设备的温度变化值具有正相关关系;
所述校准模块还用于根据所述第一次数、所述第一预设次数和预设次数比值,调整所述第二时钟模块的分频系数,以使所述第二时钟模块根据调整后的分频系数在下一次校准过程中产生的脉冲信号的次数,与所述第一时钟模块在所述下一次校准过程中产生的脉冲信号的次数之间的比值为所述预设次数比值。
2.根据权利要求1所述的装置,其特征在于,所述装置还包括校准定时模块和校准自启动模块;所述校准定时模块与所述校准自启动模块相连接;所述校准自启动模块与所述校准模块相连接;其中,
所述校准定时模块用于产生启动信号;
所述校准自启动模块用于接收所述启动信号;
所述启动信号用于使能所述校准自启动模块产生校准信号,所述校准信号用于触发所述校准模块获取所述第一次数。
3.根据权利要求2所述的装置,其特征在于,所述校准定时模块具体用于在所述终端设备进入睡眠状态之前产生所述启动信号。
4.根据权利要求3所述的装置,其特征在于,在所述终端设备满足预设条件的情况下,所述校准定时模块具体用于在所述终端设备进入睡眠状态之前产生所述启动信号;
其中,所述终端设备满足预设条件包括如下一项或多项:
所述终端设备处于空闲状态;
所述终端设备的温度高于预设温度值;或者,
所述终端设备的同步偏差大于预设偏差值。
5.根据权利要求2~4中任一项所述的装置,其特征在于,在所述终端设备处于睡眠状态,且所述第二时钟模块每产生第二次数的脉冲信号的情况下,所述校准定时模块具体用于产生所述启动信号。
6.根据权利要求1~4中任一项所述的装置,其特征在于,所述装置还包括存储模块;所述存储模块与所述第一时钟模块相连接;
所述存储模块用于存储所述第一时钟模块在每次校准过程中产生的脉冲信号的次数;
所述装置用于在所述终端设备从睡眠状态进入唤醒状态的情况下,根据所述第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据所述第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
7.根据权利要求2~4中任一项所述的装置,其特征在于,所述校准自启动模块与所述第一时钟模块相连接;
所述校准模块还用于在完成一次校准过程的情况下,生成校准完成信号,并将所述校准完成信号传输至所述校准自启动模块;所述校准自启动模块还用于在接收到所述校准完成信号的情况下,关闭所述第一时钟模块。
8.一种校准方法,应用于终端设备,其特征在于,所述终端设备包括第一时钟模块和第二时钟模块;包括:
获取第一次数,所述第一次数为所述第一时钟模块在当前校准过程中产生的脉冲信号的次数;所述第二时钟模块在所述当前校准过程中产生的脉冲信号的次数为第一预设次数;所述当前校准过程的持续时长与上一次校准过程中所述终端设备的温度变化值具有正相关关系;
根据所述第一次数、所述第一预设次数和预设次数比值,调整所述第二时钟模块的分频系数,以使所述第二时钟模块在下一次校准过程中产生的脉冲信号的次数,与所述第一次数之间的比值为所述预设次数比值。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
产生启动信号;所述启动信号用于触发所述获取第一次数的步骤。
10.根据权利要求9所述的方法,其特征在于,所述产生启动信号,包括:
在所述终端设备进入睡眠状态之前产生所述启动信号。
11.根据权利要求10所述的方法,其特征在于,所述在所述终端设备进入睡眠状态之前产生所述启动信号,包括:
在所述终端设备满足预设条件的情况下,在所述终端设备进入睡眠状态之前产生所述启动信号;
其中,所述终端设备满足预设条件包括如下一项或多项:
所述终端设备处于空闲状态;
所述终端设备的温度高于预设温度值;或者,
所述终端设备的同步偏差大于预设偏差值。
12.根据权利要求9~11中任一项所述的方法,其特征在于,所述产生启动信号,包括:
在所述终端设备处于睡眠状态,且所述第二时钟模块每产生第二次数的脉冲信号的情况下,产生所述启动信号。
13.根据权利要求8~11中任一项所述的方法,其特征在于,所述方法还包括:
存储所述第一时钟模块在每次校准过程中产生的脉冲信号的次数;
在所述终端设备从睡眠状态进入唤醒状态的情况下,根据所述第一时钟模块在每次校准过程中产生的脉冲信号的次数,得到第三次数;并根据所述第三次数,恢复处于唤醒状态下的终端设备所使用的网络帧号及帧内计数器的计数。
14.根据权利要求9~11中任一项所述的方法,其特征在于,所述方法还包括:
在完成一次校准过程的情况下,关闭所述第一时钟模块。
15.一种校准装置,其特征在于,包括处理器和存储器,所述处理器和所述存储器相互连接,其中,所述存储器用于存储计算机程序,所述计算机程序包括程序指令,所述处理器被配置用于调用所述程序指令,执行如权利要求8~14中任一项所述的方法。
16.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有一条或多条指令,所述一条或多条指令适于由处理器加载并执行如权利要求8~14中任一项所述的方法。
CN202011030531.7A 2020-09-25 2020-09-25 一种校准装置、方法及计算机可读存储介质 Active CN112230711B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011030531.7A CN112230711B (zh) 2020-09-25 2020-09-25 一种校准装置、方法及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011030531.7A CN112230711B (zh) 2020-09-25 2020-09-25 一种校准装置、方法及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN112230711A CN112230711A (zh) 2021-01-15
CN112230711B true CN112230711B (zh) 2023-03-14

Family

ID=74108739

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011030531.7A Active CN112230711B (zh) 2020-09-25 2020-09-25 一种校准装置、方法及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN112230711B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115027146B (zh) * 2021-03-03 2023-03-21 深圳市汉森软件有限公司 打印系统光眼信号校准方法、装置及设备
CN113434008B (zh) * 2021-06-25 2022-09-16 紫光展锐(重庆)科技有限公司 一种校准方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6725067B1 (en) * 2000-03-24 2004-04-20 International Business Machines Corporation Method and system for restarting a reference clock of a mobile station after a sleep period with a zero mean time error
CN101959298A (zh) * 2009-07-17 2011-01-26 联芯科技有限公司 一种慢速定时时钟校准方法及装置和一种终端
CN106304317A (zh) * 2015-06-24 2017-01-04 联芯科技有限公司 睡眠唤醒定时偏差的补偿方法及电子设备
CN109067394A (zh) * 2018-09-05 2018-12-21 深圳芯之联科技有限公司 片上时钟校准装置及校准方法
CN110876178A (zh) * 2018-08-31 2020-03-10 展讯通信(上海)有限公司 32k时钟的校准方法及装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100588280C (zh) * 2007-07-24 2010-02-03 北京天碁科技有限公司 一种td-scdma终端睡眠时钟校准的方法和装置
US8706073B2 (en) * 2009-06-16 2014-04-22 Blackberry Limited System and method for dynamic adjustment of clock calibration
GB201108512D0 (en) * 2011-05-20 2011-07-06 Renesas Mobile Corp Method and apparatus for calibrating sleep clocks
CN104660216B (zh) * 2015-03-02 2017-05-10 东南大学 一种用于Gm‑C滤波器的高精度频率校准电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6725067B1 (en) * 2000-03-24 2004-04-20 International Business Machines Corporation Method and system for restarting a reference clock of a mobile station after a sleep period with a zero mean time error
CN101959298A (zh) * 2009-07-17 2011-01-26 联芯科技有限公司 一种慢速定时时钟校准方法及装置和一种终端
CN106304317A (zh) * 2015-06-24 2017-01-04 联芯科技有限公司 睡眠唤醒定时偏差的补偿方法及电子设备
CN110876178A (zh) * 2018-08-31 2020-03-10 展讯通信(上海)有限公司 32k时钟的校准方法及装置
CN109067394A (zh) * 2018-09-05 2018-12-21 深圳芯之联科技有限公司 片上时钟校准装置及校准方法

Also Published As

Publication number Publication date
CN112230711A (zh) 2021-01-15

Similar Documents

Publication Publication Date Title
US10152111B2 (en) Low power timing, configuring, and scheduling
US11029748B2 (en) Adaptive peripheral component interconnect express link substate initiation for optimal performance and power savings
CN112230711B (zh) 一种校准装置、方法及计算机可读存储介质
US10045296B2 (en) Method and apparatus to controlling sleep time for Bluetooth device and Bluetooth enabled device
US8872548B2 (en) Method and apparatus for calibrating low frequency clock
CN101539797B (zh) 一种动态时钟与电源的控制方法、系统及装置
US6311081B1 (en) Low power operation in a radiotelephone
WO2020143496A1 (zh) 通信方法及装置
WO2018072411A1 (zh) 屏幕控制方法、装置及终端
CA2939002A1 (en) System and method for maintaining synchronization with low power endpoints in a time synchronized channel hopping network
TWM517960U (zh) 控制通信的終端
CN103327587A (zh) 一种终端睡眠周期控制方法和装置
US9417679B2 (en) Adaptive connected standby for a computing device
JP2019115036A (ja) リアルタイムクロックを備えたトランシーバ装置
CN110999417B (zh) 对于802.11无线设备的支持低功率的可编程硬件睡眠周期控制器
US11275701B2 (en) Secure timer synchronization between function block and external SOC
TW201401015A (zh) 時脈域間之資料轉移
WO2016176923A1 (zh) 一种时钟校准方法、装置及计算机存储介质
CN106020332A (zh) 计时处理方法及系统
WO2020000324A1 (zh) 处理器的状态控制方法、控制电路及移动终端
CN116456357A (zh) 信号处理方法、装置、电子设备和计算机可读存储介质
WO2023221909A1 (zh) 信号处理方法、终端及网络侧设备
CN116456446A (zh) 时钟同步系统、方法、电子设备及计算机可读存储介质
US10788883B2 (en) Timer for low-power communications systems
CN113760092A (zh) 一种应用于低功耗模式下人机交互的检测方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant