CN106128506A - 一种根据功耗调整闪存移动存储设备读写速度的装置 - Google Patents

一种根据功耗调整闪存移动存储设备读写速度的装置 Download PDF

Info

Publication number
CN106128506A
CN106128506A CN201610486252.9A CN201610486252A CN106128506A CN 106128506 A CN106128506 A CN 106128506A CN 201610486252 A CN201610486252 A CN 201610486252A CN 106128506 A CN106128506 A CN 106128506A
Authority
CN
China
Prior art keywords
flash memory
unit
read
mobile device
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610486252.9A
Other languages
English (en)
Inventor
王元龙
梁科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEREL SYSTEMS Ltd
Original Assignee
NEREL SYSTEMS Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEREL SYSTEMS Ltd filed Critical NEREL SYSTEMS Ltd
Priority to CN201610486252.9A priority Critical patent/CN106128506A/zh
Publication of CN106128506A publication Critical patent/CN106128506A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开了一种根据功耗调整闪存移动存储设备读写速度的装置,该装置包括闪存存储器控制单元和电流检测单元,闪存存储器控制单元连接着闪存存储器,并连接着移动设备主机,移动设备主机通过电源线向闪存移动存储设备提供电源,电流检测单元检测电源线上的电流,并将检测结果通知闪存存储器控制单元,闪存存储器控制单元根据检测结果改变从闪存存储器读数据或向闪存存储器写数据的速度,从而调整闪存移动存储设备的功耗,以满足对闪存移动存储设备功耗的要求。

Description

一种根据功耗调整闪存移动存储设备读写速度的装置
技术领域
本发明涉及一种根据功耗调整闪存移动存储设备读写速度的装置,特别涉及到一种通过电流检测单元检测移动设备主机对闪存移动存储设备的供电电流,并依据检测结果改变从闪存移动存储设备读数据或向闪存移动存储设备写数据的速度,从而调整闪存移动存储设备功耗的装置。
背景技术
目前,随着当今移动设备主机的功能越来越强大,其内置存储容量和电池容量的提高却远远跟不上用户的需求,越来越多的基于闪存的移动存储设备出现在市场上,这些移动存储设备通常使用通用串行总线微型B接口(USB Micro-B)、通用串行总线C型(USBType-C)或闪电接口(Lightning)作为与移动设备主机的接口,而使用与非型闪存存储器(Nand Flash)、嵌入式多媒体卡(eMMC)、安全数码卡(SD)或通用闪存存储(UFS)为存储器件。这些移动存储设备的最大功耗电流是衡量其性能的一个重要指标,也往往决定了其是否能通过移动设备厂商的认证,例如苹果MFI认证标准规定iPhone在外接存储设备时,在与认证芯片交互过程中,电流不能超过30毫安,在进行正常读写操作时,电流不能超过100毫安,已有技术采用较为恒定的速度对闪存存储器进行读操作或写操作,读写速度与供电电流无关,因为闪存存储器在不同读写速度下需要的电流不同,读写速度慢时需要的电流小,读写速度快时需要的电流大,因此,如何通过调整读写速度改变闪存移动存储设备的功耗,使得闪存移动存储设备能够满足移动设备主机对最大供电电流的要求,进而在满足供电电流要求的前提下尽可能提高闪存移动存储设备的读写操作性能,成为当前一项待解决的技术难题。
发明内容
本发明所要解决的技术问题是,如何通过调整读写速度改变闪存移动存储设备的功耗,使得闪存移动存储设备能够满足移动设备主机对最大供电电流的限制要求,进而在满足供电电流要求的前提下尽可能提高闪存移动存储设备的读写操作性能的问题。
为了解决上述技术问题,本发明采用的技术方案是:
作为本发明的一种根据功耗调整闪存移动存储设备读写速度的装置,包括闪存存储器控制单元和电流检测单元,包含于闪存移动存储设备内,闪存存储器控制单元与闪存存储器、电流检测单元和移动设备主机相连,移动设备主机通过电源线提供电源,电流检测单元检测电源线上的电流,将检测结果发送给闪存存储器控制单元,检测结果为检测到的电流数值或检测到的电流数值与预设电流值进行比较产生的比较结果,预设电流值由移动设备主机配置,闪存存储器控制单元根据检测结果改变从闪存存储器读数据或向闪存存储器写数据的速度,如果电流检测单元检测到的电流数值大于预设电流值,闪存存储器控制单元将降低从闪存存储器读数据或向闪存存储器写数据的速度。
该闪存存储器控制单元包含移动设备主机接口单元、命令与数据处理单元和闪存存储器接口单元,命令与数据处理单元通过移动设备主机接口单元接收来自移动设备主机的写命令与写数据,处理写命令并将写数据通过闪存存储器接口单元传输到闪存存储器,命令与数据处理单元还通过移动设备主机接口单元接收来自移动设备主机的读命令,处理读命令并通过闪存存储器接口单元读取闪存存储器的数据,将读数据通过移动设备主机接口单元发送给移动设备主机,命令与数据处理单元还与电流检测单元相连,接收来自电流检测单元的检测结果。
该命令与数据处理单元根据检测结果可选择性地将写命令或读命令延时后再处理,或将写数据或读数据延时后再进行传输,以降低写速度或读速度;或将收到的检测结果通过移动设备主机接口单元发送到移动设备主机,移动设备主机根据检测结果改变发送写或读命令的间隔,从而改变写速度或读速度;或将收到的检测结果通过移动设备主机接口单元发送到移动设备主机,移动设备主机根据检测结果通过移动设备主机接口单元发送设置命令对命令与数据处理单元进行设置,命令与数据处理单元接收到设置命令后,可选择性地将写命令或读命令延时后再处理,或将写数据或读数据延时后再进行传输,从而改变写速度或读速度。
优选地,该闪存存储器控制单元和电流检测单元分别以集成电路芯片形式实现,或闪存存储器控制单元和电流检测单元合并在一起以集成电路芯片形式实现。
优选地,该移动设备主机接口单元为苹果闪电接口单元,或通用串行总线A型接口单元,或通用串行总线B型接口单元,或通用串行总线微型B接口单元,或通用串行总线C型接口单元。
优选地,该闪存存储器接口单元为与非型闪存存储器接口单元,或安全数码卡接口单元,或嵌入式多媒体卡接口单元,或通用闪存存储接口单元。
作为本发明的另一种根据功耗调整闪存移动存储设备读写速度的装置,包括闪存存储器控制单元和电流检测单元,包含于闪存移动存储设备内,闪存存储器控制单元与闪存存储器、电流检测单元和移动设备主机相连,移动设备主机通过电源线提供电源,电流检测单元检测电源线上的电流,将检测结果发送给闪存存储器控制单元,检测结果为检测到的电流数值或检测到的电流数值与预设电流值进行比较产生的比较结果,预设电流值由移动设备主机配置,闪存存储器控制单元根据检测结果改变从闪存存储器读数据或向闪存存储器写数据的速度,如果电流检测单元检测到的电流数值大于预设电流值,闪存存储器控制单元将降低从闪存存储器读数据或向闪存存储器写数据的速度。
该闪存存储器控制单元包含移动设备主机接口单元、命令与数据处理单元、闪存存储器接口单元和时钟发生器单元,命令与数据处理单元通过移动设备主机接口单元接收来自移动设备主机的写命令与写数据,处理写命令并将写数据通过闪存存储器接口单元传输到闪存存储器,命令与数据处理单元还通过移动设备主机接口单元接收来自移动设备主机的读命令,处理读命令并通过闪存存储器接口单元读取闪存存储器的数据,将读数据通过移动设备主机接口单元发送给移动设备主机,命令与数据处理单元还与电流检测单元相连,接收来自电流检测单元的检测结果,时钟发生器单元产生闪存存储器系统时钟,并通过闪存存储器接口单元将闪存存储器系统时钟发送到闪存存储器,命令与数据处理单元将时钟频率控制信号发送到时钟发生器单元,时钟发生器单元根据时钟频率控制信号产生不同频率的闪存存储器系统时钟,从而闪存存储器控制单元据此频率写数据到闪存存储器或从闪存存储器读数据。
该命令与数据处理单元根据收到的检测结果可选择性地在写数据或读数据时通过时钟频率控制信号改变时钟发生器单元产生的闪存存储器系统时钟频率,以改变写速度或读速度;或将收到的检测结果通过移动设备主机接口单元发送到移动设备主机,移动设备主机根据检测结果通过移动设备主机接口单元发送命令设置闪存存储器系统时钟的频率,命令与数据处理单元接收到命令后,通过时钟频率控制信号设置闪存存储器系统时钟频率,从而改变写速度或读速度。
优选地,该闪存存储器控制单元和电流检测单元分别以集成电路芯片形式实现,或闪存存储器控制单元和电流检测单元合并在一起以集成电路芯片形式实现。
优选地,该移动设备主机接口单元为苹果闪电接口单元,或通用串行总线A型接口单元,或通用串行总线B型接口单元,或通用串行总线微型B接口单元,或通用串行总线C型接口单元。
优选地,该闪存存储器接口单元为与非型闪存存储器接口单元,或安全数码卡接口单元,或嵌入式多媒体卡接口单元,或通用闪存存储接口单元。
本发明的有益效果是:
本发明一种根据功耗调整闪存移动存储设备读写速度的装置,通过电流检测单元检测移动设备主机对闪存移动存储设备的供电电流,并依据检测结果改变从闪存移动存储设备读数据或向闪存移动存储设备写数据的速度,从而调整闪存移动存储设备功耗,使得闪存移动存储设备能够满足移动设备主机对最大供电电流的限制要求,进而在满足供电电流要求的前提下尽可能提高闪存移动存储设备的读写操作性能。
附图说明
下面结合附图和实施例对本发明进一步说明:
图1是本发明根据功耗调整闪存移动存储设备读写速度的装置的应用示意图及外部信号连接图
图2是本发明根据功耗调整闪存移动存储设备读写速度的装置的一种内部功能模块图及外部信号连接图
图3是本发明根据功耗调整闪存移动存储设备读写速度的装置的另一种内部功能模块图及外部信号连接图
图4是本发明根据功耗调整闪存移动存储设备读写速度的装置中的命令与数据处理单元在写数据时改变闪存存储器系统时钟频率的流程图
其中:
1 移动设备主机 2 移动设备主机接口单元
3 电流检测单元 4 命令与数据处理单元
5 时钟发生器单元 6 闪存存储器接口单元
7 闪存存储器 8 闪存存储器控制单元
9 闪存移动存储设备
2001 电源线 3001 检测结果
4001 时钟频率控制信号 5001 闪存存储器系统时钟
具体实施方式
下面,结合附图中的实施例对本发明一种根据功耗调整闪存移动存储设备读写速度的装置进行进一步说明。
如图1所示,在本发明的一个应用实施例中,一种根据功耗调整闪存移动存储设备读写速度的装置包括闪存存储器控制单元8和电流检测单元3,包含于闪存移动存储设备9内,闪存存储器控制单元8与闪存存储器7、电流检测单元3和移动设备主机1相连,移动设备主机1通过电源线2001提供电源,电流检测单元3检测电源线2001上的电流,将检测结果3001发送给闪存存储器控制单元8,检测结果3001为检测到的电流数值或检测到的电流数值与预设电流值进行比较产生的比较结果,预设电流值由移动设备主机1配置,闪存存储器控制单元8根据检测结果3001改变从闪存存储器7读数据或向闪存存储器7写数据的速度,如果电流检测单元3检测到的电流数值大于预设电流值,闪存存储器控制单元8将降低从闪存存储器7读数据或向闪存存储器7写数据的速度。
在图1所示的一个实施例中,闪存存储器控制单元8和电流检测单元3分别以集成电路芯片形式实现,在另一个实施例中,闪存存储器控制单元8和电流检测单元3合并在一起以集成电路芯片形式实现。
如图2所示,在本发明的一个应用实施例中,一种根据功耗调整闪存移动存储设备读写速度的装置中的闪存存储器控制单元8包含移动设备主机接口单元2、命令与数据处理单元4和闪存存储器接口单元6,命令与数据处理单元4通过移动设备主机接口单元2连接移动设备主机1,并通过闪存存储器接口单元6连接闪存存储器7,其中移动设备主机接口单元2为苹果闪电(Lightning)接口单元,闪存存储器接口单元6为嵌入式多媒体卡(eMMC)接口单元,闪存存储器7为嵌入式多媒体卡(eMMC),在其它实施例中,移动设备主机接口单元2还可以为通用串行总线A型(USB Type-A)接口单元、通用串行总线B型(USB Type-B)接口单元、通用串行总线微型B(USB Micro-B)接口单元或通用串行总线C型(USB Type-C)接口单元,闪存存储器接口单元6还可以为与非型闪存存储器(Nand Flash)接口单元、安全数码卡(SD)接口单元或通用闪存存储(UFS)接口单元,闪存存储器7还可以为与非型闪存存储器(Nand Flash)、安全数码卡(SD)或通用闪存存储(UFS)。
在图2所示的实施例中,命令与数据处理单元4通过移动设备主机接口单元2接收来自移动设备主机1的写命令与写数据,处理写命令并将写数据通过闪存存储器接口单元6传输到闪存存储器7,命令与数据处理单元4还通过移动设备主机接口单元2接收来自移动设备主机1的读命令,处理读命令并通过闪存存储器接口单元6读取闪存存储器7的数据,将读数据通过移动设备主机接口单元2发送给移动设备主机1,命令与数据处理单元4还与电流检测单元3相连,接收来自电流检测单元3的检测结果3001。
在一个实施例中,命令与数据处理单元4根据检测结果3001可选择性地将写命令或读命令延时后再处理,或将写数据或读数据延时后再进行传输,以降低写速度或读速度;在另一个实施例中,命令与数据处理单元4将检测结果3001通过移动设备主机接口单元2发送到移动设备主机1,移动设备主机1根据检测结果3001改变发送写命令或读命令的间隔,从而改变写速度或读速度;在再一个实施例中,命令与数据处理单元4将检测结果3001通过移动设备主机接口单元2发送到移动设备主机1,移动设备主机1根据检测结果3001决定是否改变写速度或读速度,并通过移动设备主机接口单元2发送设置命令对命令与数据处理单元4进行设置,命令与数据处理单元4接收到设置命令后,可选择性地将写命令或读命令延时后再处理,或将写数据或读数据延时后再进行传输,从而改变写速度或读速度。
如图3所示,在本发明的一个应用实施例中,一种根据功耗调整闪存移动存储设备读写速度的装置中的闪存存储器控制单元8包含移动设备主机接口单元2、命令与数据处理单元4、闪存存储器接口单元6和时钟发生器单元5,命令与数据处理单元4通过移动设备主机接口单元2连接移动设备主机1,并通过闪存存储器接口单元6连接闪存存储器7,命令与数据处理单元4通过移动设备主机接口单元2接收来自移动设备主机1的写命令与写数据,处理写命令并将写数据通过闪存存储器接口单元6传输到闪存存储器7,命令与数据处理单元4还通过移动设备主机接口单元2接收来自移动设备主机1的读命令,处理读命令并通过闪存存储器接口单元6读取闪存存储器7的数据,将读数据通过移动设备主机接口单元2发送给移动设备主机1,命令与数据处理单元4还与电流检测单元3及时钟发生器单元5相连,命令与数据处理单元4接收来自电流检测单元3的检测结果3001,时钟发生器单元5产生闪存存储器系统时钟5001,并通过闪存存储器接口单元6将闪存存储器系统时钟5001发送到闪存存储器7,命令与数据处理单元4将时钟频率控制信号4001发送到时钟发生器单元5,时钟发生器单元5根据时钟频率控制信号4001产生不同频率的闪存存储器系统时钟5001,从而闪存存储器控制单元8据此频率写数据到闪存存储器7或从闪存存储器7读数据,
在一个实施例中,命令与数据处理单元4根据检测结果3001可选择性地在写数据或读数据时通过时钟频率控制信号4001改变时钟发生器单元5产生的闪存存储器系统时钟5001的频率,以改变写速度或读速度;在另一个实施例中,命令与数据处理单元4将检测结果3001通过移动设备主机接口单元2发送到移动设备主机1,移动设备主机1根据检测结果3001决定是否改变写速度或读速度,并通过移动设备主机接口单元2发送命令设置闪存存储器系统时钟5001的频率,命令与数据处理单元4接收到命令后,通过时钟频率控制信号4001设置闪存存储器系统时钟5001的频率,从而改变写速度或读速度。
图4为在本发明的一个应用实施例中,一种根据功耗调整闪存移动存储设备读写速度的装置中的命令与数据处理单元4在写数据时,改变闪存存储器系统时钟5001频率的流程图。首先进行步骤S1,即闪存移动存储设备初始化,然后进行步骤S2,步骤S2中,由移动设备主机1对上限电流值IU,下限电流值IL、上限频率值fU、下限频率值fL、频率步进值Δf进行设置,再进行步骤S3,步骤S3为,命令与数据处理单元4通过移动设备主机接口单元2接收并处理来自移动设备主机1的写命令,再执行步骤S4,步骤S4为,接收来自移动设备主机1的写数据并将写数据通过闪存存储器接口单元6传输到闪存存储器7,同时接收来自电流检测单元3的检测结果3001,在此应用实例中,检测结果3001为电流值I,接着是步骤S5,步骤S5是命令与数据处理单元4对电流值I进行判断,若判断结果为S8,即电流值I大于上限电流值IU,为了满足移动设备主机1对闪存移动存储设备9最大供电电流的限制要求,执行步骤S10,即将闪存存储器系统时钟5001的频率值f减去频率步进值Δf,降低向闪存存储器7写数据的速度,为了防止修改后的闪存存储器系统时钟5001频率值f超出系统允许的最大工作频率范围,还应执行步骤S12,即判断f值是否小于下限频率值fL,当结果为是的情况下,执行步骤S15,即将f赋值为下限频率值fL,当结果为否的情况下,执行步骤S14,即f值保持不变;若步骤S5判断的结果是S6,即电流值I小于下限电流值IL,为了在满足供电电流要求的前提下尽可能提高闪存移动存储设备9的写操作性能,执行步骤S9,即将闪存存储器系统时钟5001的频率值f加上频率步进值Δf,提高向闪存存储器7写数据的速度,为了防止修改后的闪存存储器系统时钟5001频率值f超出系统允许的最大工作频率范围,还应执行步骤S11,即判断f值是否大于上限频率值fU,当结果为是的情况下,执行步骤S13,即将f赋值为上限频率值fU,当结果为否的情况下,执行步骤S14,即f值保持不变;若步骤S5判断的结果是S7,即电流值I介于下限电流值IL与上限电流值IU之间,则执行步骤S14,即闪存存储器系统时钟5001的频率值f不改变,确定f的值后,执行步骤S16,即命令与数据处理单元4将f值通过时钟频率控制信号4001发送到时钟发生器单元5,时钟发生器单元5根据时钟频率控制信号4001产生频率为f的闪存存储器系统时钟5001,闪存存储器控制单元8据此频率写数据到闪存存储器7,从而改变闪存移动存储设备的写速度,接着执行步骤S17,步骤S17为延时一段时间,然后返回步骤S3,命令与数据处理单元4再次在写数据时接收并判断来自电流检测单元3的电流值,重复上述过程,在正常工作情况下,经过一段时间后,闪存存储器系统时钟5001将稳定在一个值,或在一个较小的区间内变化,闪存存储器控制单元8在此频率下向闪存存储器7写数据,使得闪存移动存储设备能够满足移动设备主机对最大供电电流的限制要求,且在满足此限制要求的前提下尽可能提高闪存移动存储设备的写操作性能。在本发明的另一个应用实施例中,命令与数据处理单元4在读数据时,由移动设备主机1设置另一组上限电流值,下限电流值、上限频率值、下限频率值和频率步进值,命令与数据处理单元4根据这组值和检测到的电流值,采用与写数据时改变闪存存储器系统时钟5001频率值相同的方法,改变读数据时闪存存储器系统时钟5001的频率值,从而改变闪存移动存储设备的读速度。在本发明的再一个应用实施例中,命令与数据处理单元4将写数据和读数据时检测到的电流值发送给移动设备主机1,由移动设备主机1根据收到的电流值及写数据和读数据时的上限电流值,下限电流值、上限频率值、下限频率值和频率步进值分别产生写数据和读数据时的闪存存储器系统时钟5001频率值,并通过移动设备主机接口单元2发送命令,命令与数据处理单元4接收到命令后,通过时钟频率控制信号4001设置写数据和读数据时闪存存储器系统时钟5001的频率,从而改变写速度和读速度。
随着移动设备主机的功能越来越强大,其内置存储容量和电池容量的提高却远远跟不上用户的需求,越来越多的基于闪存的移动存储设备出现在市场上,这些移动存储设备的功耗是衡量其性能的一个重要指标,也往往决定了其是否能通过移动设备厂商的认证,本发明一种根据功耗调整闪存移动存储设备读写速度的装置,通过电流检测单元检测移动设备主机对闪存移动存储设备的供电电流,并依据检测结果改变从闪存移动存储设备读数据或向闪存移动存储设备写数据的速度,从而调整闪存移动存储设备功耗,使得闪存移动存储设备能够满足移动设备主机对最大供电电流的限制要求,进而在满足供电电流要求的前提下尽可能提高闪存移动存储设备的读写操作性能。
以上所述仅是本发明的较佳实施例而已,并非对本发明做出任何形式上的限定,本发明请求的保护范围当以权利要求书所记载的内容为准,凡是依据本发明的技术实质对以上具体实施方式所作的一切简单变化、等同替换或分解合并,均仍属于本发明技术方案的请求保护范围之内。

Claims (12)

1.一种根据功耗调整闪存移动存储设备读写速度的装置,包含于闪存移动存储设备(9)内,所述根据功耗调整闪存移动存储设备读写速度的装置包括闪存存储器控制单元(8)和电流检测单元(3),闪存存储器控制单元(8)与闪存存储器(7)、电流检测单元(3)和移动设备主机(1)相连,移动设备主机(1)通过电源线(2001)提供电源,其特征在于:
所述电流检测单元(3)检测电源线(2001)上的电流,将检测结果(3001)发送给闪存存储器控制单元(8),
所述检测结果(3001)为检测到的电流数值或检测到的电流数值与预设电流值进行比较产生的比较结果,
所述闪存存储器控制单元(8)根据检测结果(3001)改变对闪存存储器(7)读/写数据的速度。
2.根据权利要求1所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
如果电流检测单元(3)检测到的电流数值大于预设电流值,所述闪存存储器控制单元(8)降低对闪存存储器(7)读/写数据的速度。
3.根据权利要求1或2所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述闪存存储器控制单元(8)包含移动设备主机接口单元(2)、命令与数据处理单元(4)和闪存存储器接口单元(6),
所述命令与数据处理单元(4)通过移动设备主机接口单元(2)接收来自移动设备主机(1)的写命令与写数据,处理写命令并将写数据通过闪存存储器接口单元(6)传输到闪存存储器(7),
所述命令与数据处理单元(4)还通过移动设备主机接口单元(2)接收来自移动设备主机(1)的读命令,处理读命令并通过闪存存储器接口单元(6)读取闪存存储器(7)的数据,将读数据通过移动设备主机接口单元(2)发送给移动设备主机(1)。
4.根据权利要求3所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述命令与数据处理单元(4)还与电流检测单元(3)相连,接收来自电流检测单元(3)的检测结果(3001),
命令与数据处理单元(4)根据检测结果(3001)可选择性地将写命令延时后再处理,和将写数据延时后再传输到闪存存储器(7),以降低写速度,
命令与数据处理单元(4)根据检测结果(3001)可选择性地将读命令延时后再处理,和将读数据延时后再进行传输,以降低读速度。
5.根据权利要求3所述的一种根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述命令与数据处理单元(4)还与电流检测单元(3)相连,接收来自电流检测单元(3)的检测结果(3001),并将检测结果(3001)通过移动设备主机接口单元(2)发送到移动设备主机(1),移动设备主机(1)可根据检测结果(3001)改变发送读/写命令的间隔,从而改变读/写速度。
6.根据权利要求3所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述命令与数据处理单元(4)还与电流检测单元(3)相连,接收来自电流检测单元(3)的检测结果(3001),并将检测结果(3001)通过移动设备主机接口单元(2)发送到移动设备主机(1),移动设备主机(1)根据检测结果(3001)决定是否改变读/写速度,并通过移动设备主机接口单元(2)发送设置命令对命令与数据处理单元(4)进行设置,命令与数据处理单元(4)接收到设置命令后,可选择性地将读/写命令延时后再处理,和将读/写数据延时后再进行传输,从而改变读/写速度。
7.根据权利要求3所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述闪存存储器控制单元(8)还包含时钟发生器单元(5),
所述时钟发生器单元(5)产生闪存存储器系统时钟(5001),并通过闪存存储器接口单元(6)将闪存存储器系统时钟(5001)发送到闪存存储器(7),命令与数据处理单元(4)将时钟频率控制信号(4001)发送到时钟发生器单元(5),时钟发生器单元(5)根据时钟频率控制信号(4001)产生不同频率的闪存存储器系统时钟(5001),从而闪存存储器控制单元(8)据此频率对闪存存储器(7)读/写数据,
所述命令与数据处理单元(4)还与电流检测单元(3)相连,接收来自电流检测单元(3)的检测结果(3001),根据检测结果(3001)可选择性地在读/写数据时通过时钟频率控制信号(4001)改变时钟发生器单元(5)产生的闪存存储器系统时钟(5001)频率,以改变读/写速度。
8.根据权利要求3所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述闪存存储器控制单元(8)还包含时钟发生器单元(5),
所述时钟发生器单元(5)产生闪存存储器系统时钟(5001),并通过闪存存储器接口单元(6)将闪存存储器系统时钟(5001)发送到闪存存储器(7),命令与数据处理单元(4)将时钟频率控制信号(4001)发送到时钟发生器单元(5),时钟发生器单元(5)根据时钟频率控制信号(4001)产生不同频率的闪存存储器系统时钟(5001),从而闪存存储器控制单元(8)据此频率对闪存存储器(7)读/写数据,
所述命令与数据处理单元(4)还与电流检测单元(3)相连,接收来自电流检测单元(3)的检测结果(3001),将检测结果(3001)通过移动设备主机接口单元(2)发送到移动设备主机(1),移动设备主机(1)根据检测结果(3001)决定是否改变读/写速度,并通过移动设备主机接口单元(2)发送命令设置闪存存储器系统时钟(5001)的频率,命令与数据处理单元(4)接收到命令后,通过时钟频率控制信号(4001)设置闪存存储器系统时钟(5001)频率,从而改变读/写速度。
9.根据权利要求1或2所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述闪存存储器控制单元(8)和电流检测单元(3)择一地分别以集成电路芯片形式实现和以合并在一起成为一个集成电路芯片的形式实现。
10.根据权利要求1或2所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述移动设备主机接口单元(2)择一地为苹果闪电接口单元、通用串行总线A型接口单元、通用串行总线B型接口单元、通用串行总线微型B接口单元和通用串行总线C型接口单元。
11.根据权利要求1或2所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述闪存存储器接口单元(6)择一地为安全数码卡接口单元、嵌入式多媒体卡接口单元、通用闪存存储接口单元、与非型闪存存储器接口单元。
12.根据权利要求1或2所述的根据功耗调整闪存移动存储设备读写速度的装置,其特征在于:
所述预设电流值由移动设备主机(1)配置。
CN201610486252.9A 2016-06-23 2016-06-23 一种根据功耗调整闪存移动存储设备读写速度的装置 Pending CN106128506A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610486252.9A CN106128506A (zh) 2016-06-23 2016-06-23 一种根据功耗调整闪存移动存储设备读写速度的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610486252.9A CN106128506A (zh) 2016-06-23 2016-06-23 一种根据功耗调整闪存移动存储设备读写速度的装置

Publications (1)

Publication Number Publication Date
CN106128506A true CN106128506A (zh) 2016-11-16

Family

ID=57266919

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610486252.9A Pending CN106128506A (zh) 2016-06-23 2016-06-23 一种根据功耗调整闪存移动存储设备读写速度的装置

Country Status (1)

Country Link
CN (1) CN106128506A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108417240A (zh) * 2018-03-05 2018-08-17 睿力集成电路有限公司 存储器的控制电路、存储器及其控制方法
CN109308932A (zh) * 2017-07-26 2019-02-05 北京兆易创新科技股份有限公司 一种闪存、闪存工作模式的切换方法及设备
CN110867203A (zh) * 2019-11-19 2020-03-06 上海华力微电子有限公司 存储器读取速度调节电路
WO2020098476A1 (en) * 2018-11-13 2020-05-22 Changxin Memory Technologies, Inc. Input buffer circuit, intelligent optimization method, and semiconductor memory thereof
WO2020107575A1 (zh) * 2018-11-30 2020-06-04 深圳豪杰创新电子有限公司 一种半导体微型Type-C移动存储模块装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050207229A1 (en) * 2004-03-22 2005-09-22 Ken Takeuchi Nonvolatile semiconductor memory
US20080219083A1 (en) * 2007-03-09 2008-09-11 Shih-Chieh Chang Semiconductor memory device and power control method thereof
US20100067313A1 (en) * 2008-09-17 2010-03-18 Fujitsu Limited Memory device
US20130159785A1 (en) * 2011-12-16 2013-06-20 Daisuke Hashimoto Semiconductor storage device, method for controlling the same and control program
CN103971738A (zh) * 2013-01-28 2014-08-06 英飞凌科技股份有限公司 用于存储装置的自适应比特率编程的系统和方法
US9244519B1 (en) * 2013-06-25 2016-01-26 Smart Storage Systems. Inc. Storage system with data transfer rate adjustment for power throttling

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050207229A1 (en) * 2004-03-22 2005-09-22 Ken Takeuchi Nonvolatile semiconductor memory
US20080219083A1 (en) * 2007-03-09 2008-09-11 Shih-Chieh Chang Semiconductor memory device and power control method thereof
US20100067313A1 (en) * 2008-09-17 2010-03-18 Fujitsu Limited Memory device
US20130159785A1 (en) * 2011-12-16 2013-06-20 Daisuke Hashimoto Semiconductor storage device, method for controlling the same and control program
CN103971738A (zh) * 2013-01-28 2014-08-06 英飞凌科技股份有限公司 用于存储装置的自适应比特率编程的系统和方法
US9244519B1 (en) * 2013-06-25 2016-01-26 Smart Storage Systems. Inc. Storage system with data transfer rate adjustment for power throttling

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109308932A (zh) * 2017-07-26 2019-02-05 北京兆易创新科技股份有限公司 一种闪存、闪存工作模式的切换方法及设备
CN108417240A (zh) * 2018-03-05 2018-08-17 睿力集成电路有限公司 存储器的控制电路、存储器及其控制方法
WO2020098476A1 (en) * 2018-11-13 2020-05-22 Changxin Memory Technologies, Inc. Input buffer circuit, intelligent optimization method, and semiconductor memory thereof
US11398270B2 (en) 2018-11-13 2022-07-26 Changxin Memory Technologies, Inc. Input buffer circuit, intelligent optimization method, and semiconductor memory thereof
WO2020107575A1 (zh) * 2018-11-30 2020-06-04 深圳豪杰创新电子有限公司 一种半导体微型Type-C移动存储模块装置
CN110867203A (zh) * 2019-11-19 2020-03-06 上海华力微电子有限公司 存储器读取速度调节电路
CN110867203B (zh) * 2019-11-19 2021-12-14 上海华力微电子有限公司 存储器读取速度调节电路

Similar Documents

Publication Publication Date Title
CN106128506A (zh) 一种根据功耗调整闪存移动存储设备读写速度的装置
US11809718B2 (en) Channel optimized storage modules
KR100905795B1 (ko) 단일 커넥터로 uart 및 usb 통신을 지원하는 휴대용단말기 및 그 동작 방법
CN105247791B (zh) I/o驱动器发射摆幅控制
US9444278B2 (en) USB charging with data communication
US20060103480A1 (en) Method and apparatus for selectively performing lock-out function in integrated circuit device
CN102033590B (zh) 一种对通讯接口进行供电的方法、装置及数据处理设备
CN107294172A (zh) 终端设备、电源适配器及充电控制方法
CN105005017A (zh) 一种快速核查电表与用户对应关系的核查工具
CN105071484B (zh) 一种具有数据交换功能的终端的充电方法和装置
CN105843726A (zh) 一种终端保护方法和装置
CN108231132B (zh) 一种nand闪存验证装置和验证系统
CN106649158B (zh) 通过i2c接口读写内部寄存器堆的装置及方法
CN107039066A (zh) 存储器接口电路及其控制方法、存储器系统
CN104268042A (zh) 一种服务器内存信号检测的设计方法
CN106919526A (zh) 电子装置、传输控制装置以及控制方法
CN105826962A (zh) 一种充电过程中的功率控制方法和装置
EP3522290A1 (en) Fast charging control method, fast charging control system, and terminal device
CN101458305A (zh) 嵌入式模块测试与维护总线系统
CN105242874B (zh) 一种闪存存储器控制装置及一种闪存移动存储装置
CN105677527A (zh) 一种自动测量嵌入式存储器最大工作频率的系统及方法
CN104035902B (zh) 一种访问数据的方法及通信系统
CN204789979U (zh) 一种快速核查电表与用户对应关系的核查工具
CN104731723A (zh) 一种存储设备断电保护方法及装置
CN106294252B (zh) 超高速芯片互连装置及其连接控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20161116

RJ01 Rejection of invention patent application after publication