CN105930241B - Emmc接口和nand接口的相位调整方法及装置 - Google Patents

Emmc接口和nand接口的相位调整方法及装置 Download PDF

Info

Publication number
CN105930241B
CN105930241B CN201610292352.8A CN201610292352A CN105930241B CN 105930241 B CN105930241 B CN 105930241B CN 201610292352 A CN201610292352 A CN 201610292352A CN 105930241 B CN105930241 B CN 105930241B
Authority
CN
China
Prior art keywords
delay
register
unit
phase
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610292352.8A
Other languages
English (en)
Other versions
CN105930241A (zh
Inventor
廖裕民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Fuzhou Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuzhou Rockchip Electronics Co Ltd filed Critical Fuzhou Rockchip Electronics Co Ltd
Priority to CN201610292352.8A priority Critical patent/CN105930241B/zh
Publication of CN105930241A publication Critical patent/CN105930241A/zh
Application granted granted Critical
Publication of CN105930241B publication Critical patent/CN105930241B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明提供一种EMMC接口和NAND接口的相位调整方法及装置,在首次正常工作模式前对PCB板的自适应训练,测试激励数据按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口,然后经过PCB导线传输至EMMC或NAND器件的数据pin脚;同时EMMC或NAND的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC或NAND器件的时钟pin脚;通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板级相位延迟的芯片内部相位延迟配置,以供主控芯片在正常工作时进行EMMC或NAND数据传输。这样就可以和不同PCB电气条件达到最佳的匹配效果。

Description

EMMC接口和NAND接口的相位调整方法及装置
技术领域
本发明涉及一种芯片接口技术,特别涉及一种EMMC芯片接口和NAND闪存接口的相位自适应调整方法及装置。
背景技术
EMMC(Embedded Multi Media Card)为MMC协会所订立的、主要是针对手机或平板电脑等产品的内嵌式存储器标准规格。eMMC的一个明显优势是在封装中集成了一个控制器,它提供标准接口并管理闪存,使得手机厂商就能专注于产品开发的其它部分,并缩短向市场推出产品的时间。
EMMC是当前常用的数据通信接口,广泛应用于各种芯片之间的通信.但是由于EMMC传输速度高,同时数据接收端需要使用接收到的时钟来采样接收到的数据,所以这就对PCB布板有很高的要求,需要非常注意时钟和数据导线的走线长度,否则很容易导致发送端发送出来的时钟和数据相位正确,但是经过PCB走线延时后到达接收端时,接收时钟和接收数据相位发生变化而不满足采样时序要求,最终造成错误采样,同时由于不同的芯片的EMMC输出相位不同,针对不同的芯片的EMMC接口需要设计不同的PCB走线,不能做到一块电路板通用适配不同芯片的EMMC,造成很大的物质资源和人力资源浪费。
如果能从芯片设计角度提高芯片输出的EMMC接口时钟数据相位对PCB版的适应性,则可以大大降低PCB板的设计难度和设计时间和产品风险.
如图1所示,为eMMC工作时序图,图中:Tds为timing of data setup,也就是数据建立时间要求;Tdh为timing of data hold,也就是数据保持时间要求;当传输到外部器件端的信号eMMC data相对eMMC_clkout的建立或者保持时间不满足要求时,会导致外部的器件无法正确采样数据,因此若能通过相位自动调整来使信号经过电路板传输后达到器件端时达到最佳的采样相位,即可使芯片的eMMC接口可以自适应所有电路板。
另外,NAND闪存是一种非易失性存储技术,即断电后仍能保存数据。它的发展目标就是降低每比特存储成本、提高存储容量,目前nand闪存大量使用于消费电子设备中。
nand闪存接口是当前常用的数据通信接口,广泛应用于各种芯片之间的通信。但是由于nand闪存接口传输速度高,同时数据接收端需要使用接收到的时钟来采样接收到的数据,所以这就对PCB布板有很高的要求,需要非常注意时钟和数据导线的走线长度,否则很容易导致发送端发送出来的时钟和数据相位正确,但是经过PCB走线延时后到达接收端时,接收时钟和接收数据相位发生变化而不满足采样时序要求,最终造成错误采样。同时由于不同的芯片的nand闪存接口输出相位不同,针对不同的芯片的nand闪存接口需要设计不同的PCB走线,不能做到一块电路板通用适配不同芯片的nand闪存,造成很大的物质资源和人力资源浪费。
同理,如果能从芯片设计角度提高芯片输出的nand闪存接口时钟数据相位对PCB版的适应性,则可以大大降低PCB板的设计难度和设计时间和产品风险。
如图2所示,其为nandc工作时序图,图中,Tds为timing of data setup,也就是数据建立时间要求;Tdh为timing of data hold,也就是数据保持时间要求;当传输到外部器件端的信号flash data相对flash DQS的建立或者保持时间不满足要求时,会导致外部的器件无法正确采样数据.因此若能通过相位自动调整来使信号经过电路板传输后达到器件端时达到最佳的采样相位,使芯片的nand flash接口可以自适应所有电路板。
发明内容
本发明要解决的技术问题,在于提供一种芯片接口的自适应调整方法及装置,可以在默认情况下达到最佳的时钟相位适应性,还可以针对不同的外部电路板进行自适应调整,可以和不同PCB电气条件达到最佳的匹配效果。
本发明要解决的技术问题之一是这样实现的:一种EMMC接口的相位调整方法,包括:
(1)在首次正常工作模式前对PCB板进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口.然后经过PCB导线传输至EMMC的数据pin脚;同时
EMMC的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,完成自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行EMMC数据传输。
本发明要解决的技术问题之二是这样实现的:一种EMMC接口的相位调整装置,包括测试激励数据单元、数据通路选择单元、两级寄存器延迟单元、采样和对比单元、CLKOUT时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元以及相位调整控制单元;
所述测试激励数据单元、数据通路选择单元、两级寄存器延迟单元依次连接至主控芯片的数据引脚端口,并由主控芯片的数据引脚端口通过PCB导线连接至EMMC的数据pin脚;所述数据通路选择单元还连接测试模式信号;
所述CLKOUT时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元依次连接至主控芯片的时钟引脚端口,并由主控芯片时钟引脚端口通过PCB导线连接至EMMC的时钟pin脚;
所述EMMC的数据pin脚和时钟pin脚分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元,所述采样和对比单元还分别连接内部存储器、所述测试激励数据单元和相位调整控制单元,该相位调整控制单元再分别连接所述相位延迟通路选择单元和寄存器延迟通路选择单元。
本发明要解决的技术问题之三是这样实现的:一种NAND接口的相位调整方法,包括:
(1)在首次正常工作模式前对PCB板进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口.然后经过PCB导线传输至NAND闪存器件的数据pin脚;同时
NAND闪存的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至NAND闪存器件的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,完成自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行NAND闪存数据传输。
本发明要解决的技术问题之四是这样实现的:一种NAND接口的相位调整装置,其特征在于:包括测试激励数据单元、数据通路选择单元、两级寄存器延迟单元、采样和对比单元、DQS时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元以及相位调整控制单元;
所述测试激励数据单元、数据通路选择单元、两级寄存器延迟单元依次连接至主控芯片的数据引脚端口,并由主控芯片的数据引脚端口通过PCB导线连接至NAND闪存器件的数据pin脚;所述数据通路选择单元还连接测试模式信号;
所述DQS时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元依次连接至主控芯片的时钟引脚端口,并由主控芯片时钟引脚端口通过PCB导线连接至NAND闪存器件的时钟pin脚;
所述NAND闪存器件的数据pin脚和时钟pin脚分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元,所述采样和对比单元还分别连接内部存储器、所述测试激励数据单元和相位调整控制单元,该相位调整控制单元再分别连接所述相位延迟通路选择单元和寄存器延迟通路选择单元。
本发明具有如下优点:
1、默认情况下达到最佳的时钟相位适应性,最大程度提高了本身的鲁棒性;
2、还可以针对不同的外部电路板进行自适应调整,可以和不同PCB电气条件达到最佳的匹配效果,可以适配不同的电路板,降低对PCB设计难度,同时使得PCB可以做成通用适配不同芯片,大幅减少人力和物力;
3、两级调整电路配合工作,既可以在大范围内调整,同时调整精度也可以非常高。
附图说明
下面参照附图结合实施例对本发明作进一步的说明。
图1为现有芯片EMMC接口的工作时序示意图。
图2为现有芯片NAND接口的工作时序示意图。
图3为本发明EMMC接口相位调整装置的结构示意图,并显示了本发明的EMMC接口相位调整方法的执行流程。
图4为本发明NAND接口的相位调整装置的结构示意图,并显示了本发明的NAND接口的相位调整方法的执行流程。
具体实施方式
实施例一
请参阅图3所示,本发明的EMMC接口相位调整方法包括下述步骤:
(1)在首次正常工作模式前对PCB板进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口.然后经过PCB导线传输至EMMC的数据pin脚;同时
EMMC的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,完成自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行EMMC数据传输。
其中,所述步骤(3)具体过程如下:
(31)控制所述相位延迟和寄存器延迟为起始延迟配置;
(32)将经过所述相位延迟和寄存器延迟的时钟送往EMMC,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据,然后使用连接回来的时钟和数据进行采样并存储;
(33)当采样数据达到指定长度后,读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的EMMC端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程,回到(32)继续进行自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
所述相位延迟包括0度、90度、180度和270度的相位延迟配置;
所述寄存器延迟包括零级、一级、二级和三级的寄存器延迟配置;
则所述相位延迟和寄存器延迟的延迟配置包括下列几种:
1)相位延迟配置为0度,寄存器延迟配置为零级,即相位延迟和寄存器延迟均为直通;
2)相位延迟配置为90度,寄存器延迟配置为零级,即寄存器延迟为直通,下同;
3)相位延迟配置为180度,寄存器延迟配置为零级;
4)相位延迟配置为270度,寄存器延迟配置为零级;
5)相位延迟配置为0度,寄存器延迟配置为一级;
6)相位延迟配置为90度,寄存器延迟配置为一级;
7)相位延迟配置为180度,寄存器延迟配置为一级;
8)相位延迟配置为270度,寄存器延迟配置为一级;
9)相位延迟配置为0度,寄存器延迟配置为二级;
10)相位延迟配置为90度,寄存器延迟配置为二级;
11)相位延迟配置为180度,寄存器延迟配置为二级;
12)相位延迟配置为270度,寄存器延迟配置为二级;
13)相位延迟配置为0度,寄存器延迟配置为三级;
14)相位延迟配置为90度,寄存器延迟配置为三级;
15)相位延迟配置为180度,寄存器延迟配置为三级;
16)相位延迟配置为270度,寄存器延迟配置为三级。
在具体控制相位延迟配置和寄存器延迟配置时,可按上述所列1)至16)的顺序进行,直到找到正确采样窗口延迟配置。当然,本发明不限于此,也可按其它顺序,直至找到最佳延迟配置退出自适应训练。
如图3所示,为本发明的EMMC接口相位调整装置的结构示意图,且上述本发明的EMMC接口相位调整方法可以通过本发明的EMMC接口相位调整装置来实现。
本发明的EMMC外围电路时序的自适应调整装置,包括测试激励数据单元101、数据通路选择单元102、两级寄存器延迟单元103、采样和对比单元104、CLKOUT时钟产生单元105、相位延迟单元106、相位延迟通路选择单元107、寄存器延迟单元108、寄存器延迟通路选择单元109以及相位调整控制单元110;此处采用两级寄存器延迟单元103是为了让输出数据的芯片内延迟基准为二级寄存器延迟时间,好让下面的寄存器延迟单元108延迟选择通路可以调整时钟相位为更小的1级或者更大的3级,让寄存器延迟通路选择单元109的延迟通路选择具有双向的调整方向。
所述测试激励数据单元101、数据通路选择单元102、两级寄存器延迟单元103依次连接至主控芯片100的数据引脚端口A1,并由主控芯片100的数据引脚端口A1通过PCB导线连接至EMMC200的数据pin脚A2;所述数据通路选择单元102还连接测试模式信号;
所述CLKOUT时钟产生单元105、相位延迟单元106、相位延迟通路选择单元107、寄存器延迟单元108、寄存器延迟通路选择单元109依次连接至主控芯片100的时钟引脚端口B1,并由主控芯片100时钟引脚端口B1通过PCB导线连接至EMMC200的时钟pin脚B2;
所述EMMC200的数据pin脚A2和时钟pin脚B2分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元104,所述采样和对比单元104还分别连接内部存储器111、所述测试激励数据单元101和相位调整控制单元110,该相位调整控制单元110再分别连接所述相位延迟通路选择单元106和寄存器延迟通路选择单元108。
其中,具体自适应训练流程:
(1)在首次正常工作模式前,测试模式信号被设置为有效;
(2)数据通路选择单元102在测试模式信号有效时选通测试激励数据单元101,测试激励数据单元101按照预先存储的数据序列的传输时钟频率送出测试激励数据,经过数据通路选择单元102后达到两级寄存器延迟单元103后送出主控芯片100的数据引脚端口A1,然后经过PCB导线传输至EMMC200的数据pin脚A2;
同时,所述CLKOUT时钟产生单元105负责产生EMMC的数据传输时钟,在相位延迟通路选择单元107和寄存器延迟通路选择单元109的控制下,依次经过或不经过相位延迟单元106和寄存器延迟单元108后输出至主控芯片100的时钟引脚端口B1,然后经过PCB导线传输至EMMC200的时钟pin脚B2;
(3)所述相位调整控制单元110通过控制所述相位延迟单元106和寄存器延迟单元107的配置,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,以供主控芯片100在正常工作时使用。具体过程如下:
(31)所述相位调整控制单元110控制所述相位延迟单元106和寄存器延迟单元108为起始延迟配置,即可以是上述第1)种,相位延迟配置为0度,寄存器延迟配置为零级的配置;
(32)将经过所述相位延迟单元106和寄存器延迟单元108的时钟送往EMMC200,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据至所述采样和对比单元104,然后所述采样和对比单元104使用连接回来的时钟和数据进行采样并存储至所述内部存储器111;
(33)当采样数据达到指定长度后,所述采样和对比单元104从测试激励数据单元101读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的EMMC端采样没有问题,此时自适应训练结束(即把测试模式信号置为无效),把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则相位调整控制单元110控制所述相位延迟单元106和寄存器延迟单元108为下一个延迟配置(如上述第2)种配置)的自适应训练流程,回到步骤(32)继续进行自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
所述相位延迟单元106包括90度相位延迟单元、180度相位延迟单元和270度相位延迟单元;所述CLKOUT时钟产生单元105分别直接连接及通过该90度相位延迟单元、180度相位延迟单元、270度相位延迟单元连接所述相位延迟通路选择单元107;
所述寄存器延迟单元108包括一级寄存器延迟单元、二级寄存器延迟单元和三级寄存器延迟单元;所述相位延迟通路选择单元分别直接连接及通过该一级寄存器延迟单元、二级寄存器延迟单元、三级寄存器延迟单元连接所述寄存器延迟通路选择单元109。
另外,需要说明的是:本发明的方法及装置,需要在测试前向激励数据单元101存入特定的数字序列数据用于测试;且在PCB设计时,需要在EMMC200的时钟端(时钟pin脚B2)和数据端(数据pin脚A2)分别连出一个等长时钟反馈线和等长数据反馈线到SOC主控芯片(即所述主控芯片100),由于需要反映信号从主控芯片100发出后经过PCB导线传输到EMMC200的时钟pin脚A2和数据pin脚B2时真实的相位差,所以为了不引入新的相位差,必须让时钟反馈线和数据反馈线从EMMC200的时钟pin脚B2和数据pin脚A2到达主控芯片100的时钟反馈接收脚C1和数据反馈接收脚D1的距离等长;同理,在主控芯片100设计布线时,也要设置约束,使主控芯片100的时钟反馈接收脚C1和数据反馈接收脚D1到采样和对比单元104的主控芯片100内部走线延时等长。
实施例二
请参阅图4所示,本发明的NAND接口相位调整方法包括下述步骤:
(1)在首次正常工作模式前对PCB板的进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口.然后经过PCB导线传输至NAND闪存器件的数据pin脚;同时
NAND闪存的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至NAND闪存器件的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,完成自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行NAND闪存数据传输。
其中,所述步骤(3)具体过程如下:
(31)控制所述相位延迟和寄存器延迟为起始延迟配置;
(32)将经过所述相位延迟和寄存器延迟的时钟送往NAND闪存器件,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据,然后使用连接回来的时钟和数据进行采样并存储;
(33)当采样数据达到指定长度后,读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的NAND闪存器件端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程,回到(32)继续进行自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
所述相位延迟包括0度、90度、180度和270度的相位延迟配置;
所述寄存器延迟包括零级、一级、二级和三级的寄存器延迟配置;
则所述相位延迟和寄存器延迟的延迟配置包括下列几种:
1)相位延迟配置为0度,寄存器延迟配置为零级,即相位延迟和寄存器延迟均为直通;
2)相位延迟配置为90度,寄存器延迟配置为零级,即寄存器延迟为直通,下同;
3)相位延迟配置为180度,寄存器延迟配置为零级;
4)相位延迟配置为270度,寄存器延迟配置为零级;
5)相位延迟配置为0度,寄存器延迟配置为一级;
6)相位延迟配置为90度,寄存器延迟配置为一级;
7)相位延迟配置为180度,寄存器延迟配置为一级;
8)相位延迟配置为270度,寄存器延迟配置为一级;
9)相位延迟配置为0度,寄存器延迟配置为二级;
10)相位延迟配置为90度,寄存器延迟配置为二级;
11)相位延迟配置为180度,寄存器延迟配置为二级;
12)相位延迟配置为270度,寄存器延迟配置为二级;
13)相位延迟配置为0度,寄存器延迟配置为三级;
14)相位延迟配置为90度,寄存器延迟配置为三级;
15)相位延迟配置为180度,寄存器延迟配置为三级;
16)相位延迟配置为270度,寄存器延迟配置为三级。
在具体控制相位延迟配置和寄存器延迟配置时,可按上述所列1)至16)的顺序进行,直到找到正确采样窗口延迟配置。当然,本发明不限于此,也可按其它顺序,直至找到最佳延迟配置退出自适应训练。
如图4所示,为本发明的NAND接口的相位调整装置的结构示意图,且上述本发明的NAND接口的相位调整方法可以通过本发明的NAND接口的相位调整装置来实现。
本发明的NAND闪存外围电路时序的自适应调整装置,包括测试激励数据单元301、数据通路选择单元302、两级寄存器延迟单元303、采样和对比单元304、DQS时钟产生单元305、相位延迟单元306、相位延迟通路选择单元307、寄存器延迟单元308、寄存器延迟通路选择单元309以及相位调整控制单元310;此处采用两级寄存器延迟单元303是为了让输出数据的芯片内延迟基准为二级寄存器延迟时间,好让下面的寄存器延迟单元308延迟选择通路可以调整时钟相位为更小的1级或者更大的3级,让寄存器延迟通路选择单元309的延迟通路选择具有双向的调整方向。
所述测试激励数据单元301、数据通路选择单元302、两级寄存器延迟单元303依次连接至主控芯片300的数据引脚端口E1,并由主控芯片300的数据引脚端口E1通过PCB导线连接至NAND闪存器件400的数据pin脚E2;所述数据通路选择单元302还连接测试模式信号;
所述DQS时钟产生单元305、相位延迟单元306、相位延迟通路选择单元307、寄存器延迟单元308、寄存器延迟通路选择单元309依次连接至主控芯片300的时钟引脚端口F1,并由主控芯片300时钟引脚端口F1通过PCB导线连接至NAND闪存器件400的时钟pin脚F2;
所述NAND闪存器件400的数据pin脚E2和时钟pin脚F2分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元304,所述采样和对比单元304还分别连接内部存储器311、所述测试激励数据单元301和相位调整控制单元310,该相位调整控制单元310再分别连接所述相位延迟通路选择单元306和寄存器延迟通路选择单元308。
其中,具体自适应训练流程:
(1)在首次正常工作模式前,测试模式信号被设置为有效;
(2)数据通路选择单元302在测试模式信号有效时选通测试激励数据单元301,测试激励数据单元301按照预先存储的数据序列的传输时钟频率送出测试激励数据,经过数据通路选择单元302后达到两级寄存器延迟单元303后送出主控芯片300的数据引脚端口E1,然后经过PCB导线传输至NAND闪存器件400的数据pin脚E2;
同时,所述DQS时钟产生单元305负责产生NAND闪存的数据传输时钟在相位延迟通路选择单元307和寄存器延迟通路选择单元309的控制下,依次经过或不经过相位延迟单元306和寄存器延迟单元308后输出至主控芯片300的时钟引脚端口F1,然后经过PCB导线传输至NAND闪存器件400的时钟pin脚F2;
(3)所述相位调整控制单元通过控制所述相位延迟单元和寄存器延迟单元的配置,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,以供主控芯片在正常工作时使用。具体过程如下:
(31)所述相位调整控制单元310控制所述相位延迟单元和寄存器延迟单元308为起始延迟配置;
(32)将经过所述相位延迟单元306和寄存器延迟单元308的时钟送往NAND闪存器件400,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据至所述采样和对比单元304,然后所述采样和对比单元304使用连接回来的时钟和数据进行采样并存储至所述内部存储器311;
(33)当采样数据达到指定长度后,所述采样和对比单元304从测试激励数据单元301读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的NAND闪存器件端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则相位调整控制单元310控制所述相位延迟单元306和寄存器延迟单元308为下一个延迟配置的训练流程,回到步骤(32)继续自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
所述相位延迟单元306包括90度相位延迟单元、180度相位延迟单元和270度相位延迟单元;所述DQS时钟产生单元305分别直接连接及通过该90度相位延迟单元、180度相位延迟单元、270度相位延迟单元连接所述相位延迟通路选择单元307;
所述寄存器延迟单元308包括一级寄存器延迟单元、二级寄存器延迟单元和三级寄存器延迟单元;所述相位延迟通路选择单元分别直接连接及通过该一级寄存器延迟单元、二级寄存器延迟单元、三级寄存器延迟单元连接所述寄存器延迟通路选择单元309。
同样,本发明的方法及装置,需要在测试前向激励数据单元301存入特定的数字序列数据用于测试;且在PCB设计时,需要在NAND闪存器件400的时钟端(时钟pin脚F2)和数据端(数据pin脚E2)分别连出一个等长时钟反馈线和等长数据反馈线到SOC主控芯片(即所述主控芯片300),由于需要反映信号从主控芯片300发出后经过PCB导线传输到NAND闪存器件400的时钟pin脚E2和数据pin脚F2时真实的相位差,所以为了不引入新的相位差,必须让时钟反馈线和数据反馈线从NAND闪存器件400的时钟pin脚F2和数据pin脚E2到达主控芯片300的时钟反馈接收脚G1和数据反馈接收脚H1的距离等长;同理,在主控芯片300设计布线时,也要设置约束,使主控芯片300的时钟反馈接收脚G1和数据反馈接收脚H1到采样和对比单元304的主控芯片300内部走线延时等长。
虽然以上描述了本发明的具体实施方式,但是熟悉本技术领域的技术人员应当理解,我们所描述的具体的实施例只是说明性的,而不是用于对本发明的范围的限定,熟悉本领域的技术人员在依照本发明的精神所作的等效的修饰以及变化,都应当涵盖在本发明的权利要求所保护的范围内。

Claims (8)

1.一种EMMC接口的相位调整方法,其特征在于:
(1)在首次正常工作模式前对PCB板进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送至主控芯片的数据引脚端口,然后经过PCB导线传输至EMMC的数据pin脚;同时
EMMC的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,具体过程如下:
(31)控制所述相位延迟和寄存器延迟为起始延迟配置;
(32)将经过所述相位延迟和寄存器延迟的时钟送往EMMC,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据,然后使用连接回来的时钟和数据进行采样并存储;
(33)当采样数据达到指定长度后,读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的EMMC端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程,回到(32)继续自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行EMMC数据传输。
2.根据权利要求1所述的EMMC接口的相位调整方法,其特征在于:所述相位延迟包括0度、90度、180度和270度的相位延迟配置;
所述寄存器延迟包括零级、一级、二级和三级的寄存器延迟配置;
则所述相位延迟和寄存器延迟的延迟配置包括下列几种:
相位延迟配置为0度,寄存器延迟配置为零级;
相位延迟配置为90度,寄存器延迟配置为零级;
相位延迟配置为180度,寄存器延迟配置为零级;
相位延迟配置为270度,寄存器延迟配置为零级;
相位延迟配置为0度,寄存器延迟配置为一级;
相位延迟配置为90度,寄存器延迟配置为一级;
相位延迟配置为180度,寄存器延迟配置为一级;
相位延迟配置为270度,寄存器延迟配置为一级;
相位延迟配置为0度,寄存器延迟配置为二级;
相位延迟配置为90度,寄存器延迟配置为二级;
相位延迟配置为180度,寄存器延迟配置为二级;
相位延迟配置为270度,寄存器延迟配置为二级;
相位延迟配置为0度,寄存器延迟配置为三级;
相位延迟配置为90度,寄存器延迟配置为三级;
相位延迟配置为180度,寄存器延迟配置为三级;
相位延迟配置为270度,寄存器延迟配置为三级。
3.一种EMMC接口的相位调整装置,其特征在于:包括测试激励数据单元、数据通路选择单元、两级寄存器延迟单元、采样和对比单元、CLKOUT时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元以及相位调整控制单元;
所述测试激励数据单元、数据通路选择单元、两级寄存器延迟单元依次连接至主控芯片的数据引脚端口,并由主控芯片的数据引脚端口通过PCB导线连接至EMMC的数据pin脚;所述数据通路选择单元还连接测试模式信号;
所述CLKOUT时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元依次连接至主控芯片的时钟引脚端口,并由主控芯片时钟引脚端口通过PCB导线连接至EMMC的时钟pin脚;
所述EMMC的数据pin脚和时钟pin脚分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元,所述采样和对比单元还分别连接内部存储器、所述测试激励数据单元和相位调整控制单元,该相位调整控制单元再分别连接所述相位延迟通路选择单元和寄存器延迟通路选择单元;
在首次正常工作模式前,测试模式信号被设置为有效;
数据通路选择单元选通测试激励数据单元,测试激励数据单元按照预先存储的数据序列的传输时钟频率送出测试激励数据,经过寄存器延迟通路选择单元后达到两级寄存器延迟单元后送出主控芯片的数据引脚端口,然后经过PCB导线传输至EMMC的数据pin脚;同时,所述CLKOUT时钟产生单元产生的EMMC的数据传输时钟在相位延迟通路选择单元和寄存器延迟通路选择单元的控制下,依次经过或不经过相位延迟单元和寄存器延迟单元后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC的时钟pin脚;
所述相位调整控制单元通过控制所述相位延迟单元和寄存器延迟单元的配置,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,以供主控芯片在正常工作时使用;具体过程如下:
所述相位调整控制单元控制所述相位延迟单元和寄存器延迟单元为起始延迟配置;
将经过所述相位延迟单元和寄存器延迟单元的时钟送往EMMC,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据至所述采样和对比单元,然后所述采样和对比单元使用连接回来的时钟和数据进行采样并存储至所述内部存储器;
当采样数据达到指定长度后,所述采样和对比单元从测试激励数据单元读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的EMMC端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则相位调整控制单元控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程继续进行自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
4.根据权利要求3所述的EMMC接口的相位调整装置,其特征在于:
所述相位延迟单元包括90度相位延迟单元、180度相位延迟单元和270度相位延迟单元;所述CLKOUT时钟产生单元分别直接连接及通过该90度相位延迟单元、180度相位延迟单元、270度相位延迟单元连接所述相位延迟通路选择单元;
所述寄存器延迟单元包括一级寄存器延迟单元、二级寄存器延迟单元和三级寄存器延迟单元;所述相位延迟通路选择单元分别直接连接及通过该一级寄存器延迟单元、二级寄存器延迟单元、三级寄存器延迟单元连接所述寄存器延迟通路选择单元。
5.一种NAND接口的相位调整方法,其特征在于:
(1)在首次正常工作模式前对PCB板的进行自适应训练,首先控制测试模式信号设置为有效;
(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口.然后经过PCB导线传输至NAND闪存器件的数据pin脚;同时
NAND闪存的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至NAND闪存器件的时钟pin脚;
(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,具体过程如下:
(31)控制所述相位延迟和寄存器延迟为起始延迟配置;
(32)将经过所述相位延迟和寄存器延迟的时钟送往NAND闪存器件,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据,然后使用连接回来的时钟和数据进行采样并存储;
(33)当采样数据达到指定长度后,读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的NAND闪存器件端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程,回到(32)继续自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练;
(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行NAND闪存数据传输。
6.根据权利要求5所述的NAND接口的相位调整方法,其特征在于:所述相位延迟包括0度、90度、180度和270度的相位延迟配置;
所述寄存器延迟包括零级、一级、二级和三级的寄存器延迟配置;
则所述相位延迟和寄存器延迟的延迟配置包括下列几种:
相位延迟配置为0度,寄存器延迟配置为零级;
相位延迟配置为90度,寄存器延迟配置为零级;
相位延迟配置为180度,寄存器延迟配置为零级;
相位延迟配置为270度,寄存器延迟配置为零级;
相位延迟配置为0度,寄存器延迟配置为一级;
相位延迟配置为90度,寄存器延迟配置为一级;
相位延迟配置为180度,寄存器延迟配置为一级;
相位延迟配置为270度,寄存器延迟配置为一级;
相位延迟配置为0度,寄存器延迟配置为二级;
相位延迟配置为90度,寄存器延迟配置为二级;
相位延迟配置为180度,寄存器延迟配置为二级;
相位延迟配置为270度,寄存器延迟配置为二级;
相位延迟配置为0度,寄存器延迟配置为三级;
相位延迟配置为90度,寄存器延迟配置为三级;
相位延迟配置为180度,寄存器延迟配置为三级;
相位延迟配置为270度,寄存器延迟配置为三级。
7.一种NAND接口的相位调整装置,其特征在于:包括测试激励数据单元、数据通路选择单元、两级寄存器延迟单元、采样和对比单元、DQS时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元以及相位调整控制单元;
所述测试激励数据单元、数据通路选择单元、两级寄存器延迟单元依次连接至主控芯片的数据引脚端口,并由主控芯片的数据引脚端口通过PCB导线连接至NAND闪存器件的数据pin脚;所述数据通路选择单元还连接测试模式信号;
所述DQS时钟产生单元、相位延迟单元、相位延迟通路选择单元、寄存器延迟单元、寄存器延迟通路选择单元依次连接至主控芯片的时钟引脚端口,并由主控芯片时钟引脚端口通过PCB导线连接至NAND闪存器件的时钟pin脚;
所述NAND闪存器件的数据pin脚和时钟pin脚分别引出一等长的数据反馈线和时钟反馈线至所述采样和对比单元,所述采样和对比单元还分别连接内部存储器、所述测试激励数据单元和相位调整控制单元,该相位调整控制单元再分别连接所述相位延迟通路选择单元和寄存器延迟通路选择单元;
在首次正常工作模式前,测试模式信号被设置为有效;
数据通路选择单元选通测试激励数据单元,测试激励数据单元按照预先存储的数据序列的传输时钟频率送出测试激励数据,经过寄存器延迟通路选择单元后达到两级寄存器延迟单元后送出主控芯片的数据引脚端口,然后经过PCB导线传输至NAND闪存器件的数据pin脚;同时,所述DQS时钟产生单元负责产生NAND闪存的数据传输时钟在相位延迟通路选择单元和寄存器延迟通路选择单元的控制下,依次经过或不经过相位延迟单元和寄存器延迟单元后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至NAND闪存器件的时钟pin脚;
所述相位调整控制单元通过控制所述相位延迟单元和寄存器延迟单元的配置,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,以供主控芯片在正常工作时使用;具体过程如下:
所述相位调整控制单元控制所述相位延迟单元和寄存器延迟单元为起始延迟配置;
将经过所述相位延迟单元和寄存器延迟单元的时钟送往NAND闪存器件,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据至所述采样和对比单元,然后所述采样和对比单元使用连接回来的时钟和数据进行采样并存储至所述内部存储器;
当采样数据达到指定长度后,所述采样和对比单元从测试激励数据单元读取原始的测试激励数据序列进行对比;
如果对比正确,则表明PCB板上的NAND闪存器件端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;
如果对比不正确,则相位调整控制单元控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程继续进行自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练。
8.根据权利要求7所述的NAND接口的相位调整装置,其特征在于:
所述相位延迟单元包括90度相位延迟单元、180度相位延迟单元和270度相位延迟单元;所述DQS时钟产生单元分别直接连接及通过该90度相位延迟单元、180度相位延迟单元、270度相位延迟单元连接所述相位延迟通路选择单元;
所述寄存器延迟单元包括一级寄存器延迟单元、二级寄存器延迟单元和三级寄存器延迟单元;所述相位延迟通路选择单元分别直接连接及通过该一级寄存器延迟单元、二级寄存器延迟单元、三级寄存器延迟单元连接所述寄存器延迟通路选择单元。
CN201610292352.8A 2016-05-05 2016-05-05 Emmc接口和nand接口的相位调整方法及装置 Active CN105930241B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610292352.8A CN105930241B (zh) 2016-05-05 2016-05-05 Emmc接口和nand接口的相位调整方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610292352.8A CN105930241B (zh) 2016-05-05 2016-05-05 Emmc接口和nand接口的相位调整方法及装置

Publications (2)

Publication Number Publication Date
CN105930241A CN105930241A (zh) 2016-09-07
CN105930241B true CN105930241B (zh) 2018-06-08

Family

ID=56834410

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610292352.8A Active CN105930241B (zh) 2016-05-05 2016-05-05 Emmc接口和nand接口的相位调整方法及装置

Country Status (1)

Country Link
CN (1) CN105930241B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531654B (zh) * 2016-11-14 2019-04-16 福州瑞芯微电子股份有限公司 一种芯片输入引脚测试方法和装置
CN108922570B (zh) * 2018-07-13 2020-11-13 豪威科技(上海)有限公司 读dqs信号的相位偏移检测方法、训练方法、电路及系统
CN109379075B (zh) * 2018-11-21 2023-08-29 灿芯半导体(上海)股份有限公司 一种多模式的onfi训练电路
CN110489362B (zh) * 2019-08-22 2022-08-23 江苏华存电子科技有限公司 eMMC校正输出入有效窗口自动调整方法、装置、存储介质
CN111366834B (zh) * 2020-01-15 2021-09-14 海光信息技术股份有限公司 信号延时控制方法及装置、测试系统
CN111722670B (zh) * 2020-06-23 2022-06-07 湖南国科微电子股份有限公司 一种eMMC时序调整方法、系统及eMMC主控芯片
CN112148649B (zh) * 2020-09-03 2022-06-21 深圳市宏旺微电子有限公司 一种u-boot系统下的eMMCHS400传输模式实现方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1731380A (zh) * 2005-08-31 2006-02-08 威盛电子股份有限公司 时序调整电路及方法
CN101114417A (zh) * 2006-07-28 2008-01-30 联发科技股份有限公司 数字相位校正方法及系统
CN101359237A (zh) * 2007-08-03 2009-02-04 上海摩波彼克半导体有限公司 Soc系统处理器芯片中的高速同步外设时钟相位控制装置
CN101808460A (zh) * 2010-03-25 2010-08-18 中兴通讯股份有限公司 用于pcb的布线方法及pcb
CN102347763A (zh) * 2010-07-27 2012-02-08 联发科技股份有限公司 校正装置与校正方法以及时钟产生装置
CN104199341A (zh) * 2014-08-11 2014-12-10 福州瑞芯微电子有限公司 电路信号相位自适应系统、装置和方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9252940B2 (en) * 2014-02-21 2016-02-02 Intel Corporation Phase tracking for a sampling clock

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1731380A (zh) * 2005-08-31 2006-02-08 威盛电子股份有限公司 时序调整电路及方法
CN101114417A (zh) * 2006-07-28 2008-01-30 联发科技股份有限公司 数字相位校正方法及系统
CN101359237A (zh) * 2007-08-03 2009-02-04 上海摩波彼克半导体有限公司 Soc系统处理器芯片中的高速同步外设时钟相位控制装置
CN101808460A (zh) * 2010-03-25 2010-08-18 中兴通讯股份有限公司 用于pcb的布线方法及pcb
CN102347763A (zh) * 2010-07-27 2012-02-08 联发科技股份有限公司 校正装置与校正方法以及时钟产生装置
CN104199341A (zh) * 2014-08-11 2014-12-10 福州瑞芯微电子有限公司 电路信号相位自适应系统、装置和方法

Also Published As

Publication number Publication date
CN105930241A (zh) 2016-09-07

Similar Documents

Publication Publication Date Title
CN105930241B (zh) Emmc接口和nand接口的相位调整方法及装置
US11024362B2 (en) High capacity memory system using standard controller component
US8230129B2 (en) Apparatus and method for identifying device types of series-connected devices of mixed type
CN105975691B (zh) Spi自动调整采样相位的方法及装置
CN106067312B (zh) 存储器装置以及终止存储器系统中的多个导体的方法
CN101546758B (zh) 半导体器件和半导体集成电路
WO2014137847A1 (en) Asynchronous fifo buffer for memory access
EP2122626A1 (en) Id generation apparatus and method for serially interconnected devices
CN105955900B (zh) I2s外围电路时序的自适应调整方法及装置
WO2012036751A2 (en) Different types of memory integrated in one chip by using a novel protocol
US10846021B2 (en) Memory devices with programmable latencies and methods for operating the same
US8626958B2 (en) Apparatus and method for producing device identifiers for serially interconnected devices of mixed type
US7600060B2 (en) Memory system and method for setting data transmission speed between host and memory card
CN108231132A (zh) 一种nand闪存验证装置和验证系统
US20090063736A1 (en) Low power digital interface
CN108108564A (zh) 一种提高系统启动速度的装置和方法
US9710182B2 (en) Apparatuses and methods for a memory die architecture including an interface memory
US7280054B2 (en) Integrated circuit interface that encodes information using at least one input signal sampled at two consecutive edge transitions of a clock signal
US7920433B2 (en) Method and apparatus for storage device with a logic unit and method for manufacturing same
KR101100714B1 (ko) 번인보드용 인터페이스 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee after: Ruixin Microelectronics Co., Ltd

Address before: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee before: Fuzhou Rockchips Electronics Co.,Ltd.

CP01 Change in the name or title of a patent holder