CN105914229B - 一种amoled显示基板及其制作方法、显示装置 - Google Patents
一种amoled显示基板及其制作方法、显示装置 Download PDFInfo
- Publication number
- CN105914229B CN105914229B CN201610473804.2A CN201610473804A CN105914229B CN 105914229 B CN105914229 B CN 105914229B CN 201610473804 A CN201610473804 A CN 201610473804A CN 105914229 B CN105914229 B CN 105914229B
- Authority
- CN
- China
- Prior art keywords
- electrode
- photoresist
- display base
- layer
- storage capacitance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 229920001621 AMOLED Polymers 0.000 title claims abstract description 24
- 238000002360 preparation method Methods 0.000 title claims abstract description 17
- 238000003860 storage Methods 0.000 claims abstract description 73
- 238000000034 method Methods 0.000 claims abstract description 21
- 239000004020 conductor Substances 0.000 claims abstract description 15
- 238000000059 patterning Methods 0.000 claims abstract description 12
- 229920002120 photoresistant polymer Polymers 0.000 claims description 41
- 239000010408 film Substances 0.000 claims description 38
- 239000010409 thin film Substances 0.000 claims description 35
- 239000004065 semiconductor Substances 0.000 claims description 26
- 230000004888 barrier function Effects 0.000 claims description 16
- 238000005530 etching Methods 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 13
- 230000000717 retained effect Effects 0.000 claims description 3
- 238000004519 manufacturing process Methods 0.000 abstract description 12
- 239000000758 substrate Substances 0.000 description 9
- 101150037603 cst-1 gene Proteins 0.000 description 6
- 230000005611 electricity Effects 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000001259 photo etching Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229910021419 crystalline silicon Inorganic materials 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000035484 reaction time Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/20—Changing the shape of the active layer in the devices, e.g. patterning
- H10K71/231—Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers
- H10K71/233—Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers by photolithographic etching
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/16—Coating processes; Apparatus therefor
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/20—Exposure; Apparatus therefor
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/26—Processing photosensitive materials; Apparatus therefor
- G03F7/30—Imagewise removal using liquid means
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Geometry (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明涉及显示技术领域,公开了一种AMOLED显示基板及其制作方法、显示装置。AMOLED显示基板包括两个并联的两个存储电容,并通过一次构图工艺形成TFT的有源层和新增的存储电容的一个电极,且所述电极由导电材料制得,不需要进行导体化等额外的处理,简化了制作工艺,降低了成本。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种AMOLED显示基板及其制作方法、显示装置。
背景技术
近年来,有机发光二极管(organic light emitting diode,OLED)成为国内外非常热门的新兴平面显示器产品,这是因为OLED显示器具有自发光、广视角、短反应时间、高发光效率、广色域、低工作电压、面板薄、可制作大尺寸与可挠曲的面板及制程简单等特性,而且它还具有低成本的潜力。
OLED按照驱动类型可分为无源OLED(PMOLED)和有源OLED(AMOLED)。其中,AMOLED的驱动通常采用氧化物薄膜晶体管(Thin-Film Transistor,简称TFT)背板或低温多晶硅TFT。氧化物TFT背板相比较非晶硅TFT而言,具有相对较高的迁移率,且ESL结构(刻蚀阻挡结构)的TFT相对于低温多晶硅TFT而言,工艺制成简单,掩膜版使用数目少,容易实现量产工艺。
对于现阶段的ESL结构TFT,TFT的寄生电容Cgs比较大,需要足够大的存储电容Cst,才能使显示功能正常。为了增加存储电容Cst的电容量,会形成两个并联的存储电容,并利用制作TFT有源层的半导体材料形成电极,作为其中一个存储电容的Cst的一个电极。但是半导体材料作为Cst的一个电极,需要对其进行导体化工艺处理,但是半导体材料的导体化工艺不容易掌握。
发明内容
本发明提供一种AMOLED显示基板及其制作方法、显示装置,用以提供一种简单的工艺为每一像素单元增加一个存储电容。
为解决上述技术问题,本发明实施例中提供一种AMOLED显示基板的制作方法,包括:
形成多个像素单元,形成每一像素单元的步骤包括:
形成第一存储电容、薄膜晶体管和发光二极管,兵通过一次构图工艺形成所述薄膜晶体管的有源层和所述第一存储电容的第一电极,所述第一电极由导体材料制得。
本发明实施例中还提供一种AMOLED显示基板,采用如上所述的制作方法制得。
本发明实施例中还提供一种显示装置,包括如上所述的AMOLED显示基板。
本发明的上述技术方案的有益效果如下:
上述技术方案中,AMOLED显示基板包括两个并联的两个存储电容,并通过一次构图工艺形成TFT的有源层和新增的存储电容的一个电极,且所述电极由导体材料制得,不需要进行导体化等额外的处理,简化了制作工艺,降低了成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1表示本发明实施例中每一像素单元的存储电容的结构示意图;
图2-图7表示本发明实施例中AMOLED显示基板的制作过程示意图一;
图8-图14表示本发明实施例中AMOLED显示基板的制作过程示意图二;
图15表示本发明实施例中AMOLED显示基板的每一像素单元的局部结构示意图。
具体实施方式
本发明提供一种AMOLED显示基板及其制作方法,所述显示基板包括多个像素单元,每一像素单元包括薄膜晶体管和发光二极管,所述发光二极管包括底电极、顶电极及位于底电极和顶电极之间的发光层。所述底电极与所述薄膜晶体管的漏电极电性连接,数据信号通过薄膜晶体管传输至底电极,驱动所述发光二极管发光。每一像素单元还包括存储电容,用于在一帧画面的显示时间内维持所述底电极上的电压,实现画面显示。
为了克服寄生电容的干扰,需要增加存储电容的电容量,本发明设置所述存储电容包括并联的第一存储电容和第二存储电容,则所述存储电容的电容量为第一存储电容和第二存储电容的电容量之和。
其中,所述第二存储电容由所述薄膜晶体管的漏电极、所述发光二极管的顶电极以及位于漏电极和顶电极之间的第一介质层形成。在所述第二存储电容的基础上增加一第一电极,所述第一电极、所述漏电极以及位于所述第一电极和漏电极之间的第二介质层形成所述第一存储电容,使得第一存储电容和第二存储电容并联,提供更大的电容量,在一帧画面的显示时间内维持所述底电极上的电压。
所述顶电极上施加的电压为公共电压,所述第一电极可以与所述顶电极电性连接。
下面将结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
实施例一
本实施例中AMOLED显示基板的制作方法包括:
形成多个像素单元,形成每一像素单元的步骤包括:
形成薄膜晶体管、发光二极管和第一存储电容,并通过一次构图工艺形成所述薄膜晶体管的有源层和所述第一存储电容的第一电极,所述第一电极由导体材料制得。
上述制作方法通过一次构图工艺形成所述薄膜晶体管的有源层和所述第一存储电容的第一电极,不需要增加单独的制作工艺来形成所述第一存储电容的第一电极,且第一电极的材料为导体材料,不需要进行导体化等额外的处理,简化了制作工艺,降低了成本。
所述薄膜晶体管的有源层可以由硅半导体材料,如:非晶硅、多晶硅,也可以由金属氧化物半导体材料制得,如:ZnO、IZO、IGZO、ITZO。
其中,通过一次构图工艺形成所述有源层和第一电极的步骤包括:
依次形成半导体膜层和导电膜层,对所述半导体膜层和导电膜层进行一次构图工艺,形成所述有源层和第一电极,其中,所述有源层由所述半导体膜层形成,所述第一电极由所述导电膜层形成。
进一步地,结合图2-图7所示,通过一次构图工艺形成所述有源层和第一电极的步骤具体包括:
依次形成半导体膜层11和导电膜层12,结合图2和图3所示;
在导电膜层12上涂覆第一光刻胶20,如图4所示;
利用半色调或灰色调掩膜板30对第一光刻胶20进行曝光,显影后,形成第一光刻胶完全保留区域21、第一光刻胶半保留区域22和第一光刻胶不保留区域,第一光刻胶完全保留区域21对应所述第一电极所在的区域,第一光刻胶半保留区域22对应所述有源层所在的区域,所述第一光刻胶不保留区域对应其他区域,结合图4和图5;
去除所述第一光刻胶不保留区域的导电膜层和半导体膜层;
通过灰化工艺去除第一光刻胶半保留区域22的第一光刻胶,如图6所示;
去除第一光刻胶半保留区域22的导电膜层;
剥离剩余的光刻胶,形成有源层1和第一电极3,如图7所示。
上述步骤利用半色调或灰色调掩膜板进行光刻工艺,同时形成薄膜晶体管的有源层1和第一存储电容的第一电极3。制得的第一电极3下方具有与第一电极3的图形一致的半导体层2的图形。
当然,在实际应用过程中,也可以通过以下步骤形成薄膜晶体管的有源层和第一存储电容的第一电极,结合图8-图14、图7所示,具体为:
形成半导体膜层11,如图8所示;
在半导体膜层11上形成第二光刻胶40,如图9所示;
利用第一掩膜板30对第二光刻胶40进行曝光,显影后,形成第二光刻胶保留区域41和第二光刻胶不保留区域,第二光刻胶保留区域41对应薄膜晶体管的有源层和第一存储电容的第一电极所在的区域,第二光刻胶不保留区域对应其他区域,如图11所示;
去除第二光刻胶不保留区域的半导体膜层,剥离剩余的光刻胶,形成薄膜晶体管的有源层1和半导体层2的图形,如图12所示;
在有源层1上形成导电膜层12,在导电膜层12上涂覆第三光刻胶50,利用第三掩膜板60对第三光刻胶50进行曝光,如图13所示;
显影后,形成第三光刻胶保留区域51和第三光刻胶不保留区域,第三光刻胶保留区域51对应第一存储电容的第一电极所在的区域,第三光刻胶不保留区域对应其他区域,去除第三光刻胶不保留区域的半导体膜层,如图14所示;
剥离剩余的光刻胶,形成薄膜晶体管的第一存储电容的第一电极3,参见图7所示。
具体采用干法刻蚀去除半导体膜层,湿法刻蚀去除导电膜层。
通过上述步骤制得的第一存储电容的第一电极3由导电膜层制得,其材料为导体材料,不需要进行导体化等额外的处理,并通过一次构图工艺同时形成第一电极3和有源层1,能够简化制作工艺,降低成本。且制得的第一电极1下方具有与第一电极3的图形一致的半导体层2的图形。半导体层2与有源层1由同一膜层制得。
前面的内容中主要介绍了如何制作第一存储电容的第一电极3,至于第一存储电容的第二电极,其可以为薄膜晶体管的漏电极,金属电极能够提供更大的电容量。
本实施例中的薄膜晶体管可以但并不局限为刻蚀阻挡结构的薄膜晶体管,下面以刻蚀阻挡结构的薄膜晶体管为例,来具体介绍本发明的技术方案。
对于刻蚀阻挡结构的薄膜晶体管,所述制作方法还包括:
形成覆盖有源层1和第一电极3的刻蚀阻挡层13,刻蚀阻挡层13中包括过孔;
在刻蚀阻挡层13上形成所述薄膜晶体管的源电极4和漏电极5,源电极4和漏电极5通过所述过孔与有源层1电性接触;
其中,漏电极5在基底10上的投影和第一电极3在基底10上的投影存在交叠区域,所述第一存储电容的第二电极为漏电极5。
通过上述步骤完成第一存储电容的介质层(刻蚀阻挡层)和第二电极5的制作。
图15中示意的刻蚀阻挡结构的薄膜晶体管为底栅型,形成薄膜晶体管的步骤包括:
在基底10上形成栅电极6;
形成覆盖栅电极6的栅绝缘层14;
在栅绝缘层14上形成有源层1;
形成覆盖有源层1的刻蚀阻挡层13;
在刻蚀阻挡层13中形成过孔;
在刻蚀阻挡层13上形成源电极4和漏电极5,源电极4和漏电极5通过所述过孔与有源层1电性接触。
对于显示基板的制作工艺,上述步骤中在形成有源层1的同时,形成第一存储电容的第一电极3,具体的工艺过程已在上面内容中介绍,在此不再详述。第一电极3和漏电极5以及位于第一电极3和漏电极5的刻蚀阻挡层13形成第一存储电容。
本发明的技术方案不仅适用于刻蚀阻挡结构的薄膜晶体管,也适用于其他结构的薄膜晶体管。所述薄膜晶体管可以为底栅型、顶栅线或共面型,只需在形成有源层1的同时形成第一电极3,并在第一电极3和漏电极5之间形成绝缘层,以形成第一存储电容即可。
为了克服寄生电容的干扰,需要增加存储电容的电容量,本实施例中形成每一像素单元的步骤还包括:
形成与第一存储电容Cst1并联的第二存储电容Cst2,如图1所示,则每一像素单元的存储电容的电容量为第一存储电容Cst1和第二存储电容Cst2的电容量之和,能够提供足够大的电容量。
其中,薄膜晶体管的漏电极5同时作为第一存储电容Cst1和第二存储电容Cst2的一个电极,实现第一存储电容Cst1和第二存储电容Cst2的并联。
至于第二存储电容Cst2的另一个电极可以为发光二极管的顶电极7,顶电极7上施加公共电压,发光二极管的底电极与薄膜晶体管的漏电极5连接,所需数据信号电压通过薄膜晶体管传输至底电极,驱动发光二极管的发光层发光。进一步地,将第一电极3与顶电极7电性连接,如图1所示。
本实施例中的发光二极管可以为底发射型,也可以为顶发射型或双面发射型,并根据具体的类型选择基底10、底电极和顶电极的材料,例如:对于底发射型,基底10为透明基底,如:石英基底、玻璃基底,顶电极选择反射材料,如Ag。
实施例二
基于同一发明构思,本实施例中提供一种AMOLED显示基板,采用实施例一中的制作方法制得,具体为通过一次构图工艺形成所述薄膜晶体管的有源层和所述第一存储电容的第一电极,所述第一电极由导体材料制得,不需要增加单独的制作工艺来形成所述第一存储电容的第一电极,且不需要对所述第一电极进行导体化等额外的处理,简化了制作工艺,降低了生产成本。
本实施例中,如图15所示,第一电极3的下方具有与第一电极3的图形一致的半导体层2的图形,半导体层2与有源层1由同一膜层制得,从而能够利用半色调或灰色调掩膜板进行一次光刻工艺,同时形成有源层1和第一电极3。
其中,第一电极3在所述显示基板所在平面上的正投影与所述薄膜晶体管的漏电极5在所述显示基板所在平面上的正投影存在交叠区域,且所述第一电极和所述漏电极之间具有刻蚀阻挡层,形成第一存储电容。
为了克服寄生电容的干扰,需要增加存储电容的电容量,本实施例中的每一像素单元还包括与第一存储电容并联的第二存储电容。具体的,所述发光二极管包括底电极和顶电极,所述顶电极上施加公共电压所述底电极与所述漏电极电性连接。如图1所示,顶电极7与第一电极3电性连接,顶电极7在所述显示基板所在平面上的正投影与漏电极5在述显示基板所在平面上的正投影存在交叠区域,且顶电极7和漏电极5之间具有绝缘层,形成第二存储电容Cst2。其中,漏电极5同时作为第一存储电容Cst1和第二存储电容Cst2的一个电极,实现第一存储电容Cst1和第二存储电容Cst2的并联,增加每一像素单元的存储电容的电容量。
本实施例中还通过一种显示装置,包括上述显示基板,以简化制作工艺,降低成本,并保证显示质量。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和替换,这些改进和替换也应视为本发明的保护范围。
Claims (8)
1.一种AMOLED显示基板的制作方法,包括:
形成多个像素单元,形成每一像素单元的步骤包括:
形成第一存储电容、薄膜晶体管和发光二极管,其特征在于,通过一次构图工艺形成所述薄膜晶体管的有源层和所述第一存储电容的第一电极,所述第一电极由导体材料制得;
通过一次构图工艺形成所述有源层和第一电极的步骤包括:
依次形成半导体膜层和导电膜层,对所述半导体膜层和导电膜层进行一次构图工艺,形成所述有源层和第一电极,其中,所述有源层由所述半导体膜层形成,所述第一电极由所述导电膜层形成;
所述制作方法还包括:
形成覆盖所述有源层和第一电极的刻蚀阻挡层,所述刻蚀阻挡层中包括过孔;
在所述刻蚀阻挡层上形成所述薄膜晶体管的源电极和漏电极,所述源电极和漏电极通过所述过孔与所述有源层电性接触;
所述漏电极在所述显示基板所在平面上的正投影与所述第一电极在所述显示基板所在平面上的正投影存在交叠区域,所述第一存储电容的第二电极为所述漏电极;
所述像素单元还包括:
第二存储电容,所述第二存储电容的一个电极为所述漏电极。
2.根据权利要求1所述的制作方法,其特征在于,对所述半导体膜层和导电膜层进行一次构图工艺,形成所述有源层和第一电极的步骤包括:
在所述导电膜层上涂覆光刻胶;
利用半色调或灰色调掩膜板对所述光刻胶进行曝光,显影后,形成光刻胶完全保留区域、光刻胶半保留区域和光刻胶不保留区域,所述光刻胶完全保留区域对应所述第一电极所在的区域,所述光刻胶半保留区域对应所述有源层所在的区域,所述光刻胶不保留区域对应其他区域;
去除所述光刻胶不保留区域的导电膜层和半导体膜层;
通过灰化工艺去除所述光刻胶半保留区域的光刻胶;
去除所述光刻胶半保留区域的导电膜层;
剥离剩余的光刻胶,形成所述有源层和第一电极。
3.根据权利要求1所述的制作方法,其特征在于,所述制作方法还包括:
形成发光二极管的底电极和顶电极,所述底电极与所述漏电极电性连接,所述顶电极与所述第一电极电性连接,所述第二存储电容的另一个电极为所述顶电极。
4.一种AMOLED显示基板,其特征在于,采用权利要求1-3任一项所述的制作方法制得。
5.根据权利要求4所述的AMOLED显示基板,其特征在于,所述第一电极的下方具有与所述第一电极的图形一致的半导体层的图形,所述半导体层与所述有源层由同一膜层制得。
6.根据权利要求5所述的AMOLED显示基板,其特征在于,所述第一电极在所述显示基板所在平面上的正投影与所述薄膜晶体管的漏电极在所述显示基板所在平面上的正投影存在交叠区域,且所述第一电极和所述漏电极之间具有刻蚀阻挡层,形成第一存储电容。
7.根据权利要求6所述的AMOLED显示基板,其特征在于,所述发光二极管包括底电极和顶电极,所述底电极与所述漏电极电性连接,所述顶电极与所述第一电极电性连接,所述顶电极在所述显示基板所在平面上的正投影与所述漏电极在述显示基板所在平面上的正投影存在交叠区域,且所述顶电极和所述漏电极之间具有绝缘层,形成第二存储电容。
8.一种显示装置,其特征在于,包括如权利要求4-7中任一项所述的
AMOLED显示基板。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610473804.2A CN105914229B (zh) | 2016-06-24 | 2016-06-24 | 一种amoled显示基板及其制作方法、显示装置 |
PCT/CN2017/086074 WO2017219827A1 (zh) | 2016-06-24 | 2017-05-26 | 一种amoled显示基板及其制作方法、显示装置 |
US15/736,774 US10355064B2 (en) | 2016-06-24 | 2017-05-26 | AMOLED display substrate, method for fabricating the same and display device |
JP2018500564A JP7048179B2 (ja) | 2016-06-24 | 2017-05-26 | Amoled表示基板とその製作方法及び表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610473804.2A CN105914229B (zh) | 2016-06-24 | 2016-06-24 | 一种amoled显示基板及其制作方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105914229A CN105914229A (zh) | 2016-08-31 |
CN105914229B true CN105914229B (zh) | 2017-12-15 |
Family
ID=56758576
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610473804.2A Active CN105914229B (zh) | 2016-06-24 | 2016-06-24 | 一种amoled显示基板及其制作方法、显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10355064B2 (zh) |
JP (1) | JP7048179B2 (zh) |
CN (1) | CN105914229B (zh) |
WO (1) | WO2017219827A1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105914229B (zh) | 2016-06-24 | 2017-12-15 | 京东方科技集团股份有限公司 | 一种amoled显示基板及其制作方法、显示装置 |
CN206282860U (zh) * | 2016-11-11 | 2017-06-27 | 合肥鑫晟光电科技有限公司 | 一种阵列基板及显示面板 |
CN107170753B (zh) | 2017-05-10 | 2020-04-07 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
CN108376695B (zh) * | 2018-02-05 | 2021-01-08 | 惠科股份有限公司 | 一种显示面板和显示装置 |
CN108493216B (zh) * | 2018-03-21 | 2021-04-27 | 福建华佳彩有限公司 | 一种tft阵列基板、显示装置及tft阵列基板的制备方法 |
US11056552B2 (en) * | 2019-08-13 | 2021-07-06 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and method of manufacturing same |
CN111682047A (zh) * | 2020-06-12 | 2020-09-18 | 福建华佳彩有限公司 | 一种补偿电容结构及其容值的提升方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1874001A (zh) * | 2005-05-28 | 2006-12-06 | 三星Sdi株式会社 | 平板显示器 |
CN101794049A (zh) * | 2009-01-30 | 2010-08-04 | 三星移动显示器株式会社 | 平板显示装置及其制造方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100600878B1 (ko) | 2004-06-29 | 2006-07-14 | 삼성에스디아이 주식회사 | 박막트랜지스터 및 그 제조방법 |
CN102906804B (zh) * | 2010-05-24 | 2014-03-12 | 夏普株式会社 | 薄膜晶体管基板及其制造方法 |
CN102651341B (zh) * | 2012-01-13 | 2014-06-11 | 京东方科技集团股份有限公司 | 一种tft阵列基板的制造方法 |
CN103107095A (zh) | 2013-01-25 | 2013-05-15 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制作方法、阵列基板、显示装置 |
CN103293790B (zh) * | 2013-05-27 | 2016-01-06 | 京东方科技集团股份有限公司 | 像素单元及其制备方法、阵列基板、显示装置 |
JP2015179247A (ja) * | 2013-10-22 | 2015-10-08 | 株式会社半導体エネルギー研究所 | 表示装置 |
CN105914229B (zh) * | 2016-06-24 | 2017-12-15 | 京东方科技集团股份有限公司 | 一种amoled显示基板及其制作方法、显示装置 |
-
2016
- 2016-06-24 CN CN201610473804.2A patent/CN105914229B/zh active Active
-
2017
- 2017-05-26 US US15/736,774 patent/US10355064B2/en active Active
- 2017-05-26 JP JP2018500564A patent/JP7048179B2/ja active Active
- 2017-05-26 WO PCT/CN2017/086074 patent/WO2017219827A1/zh active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1874001A (zh) * | 2005-05-28 | 2006-12-06 | 三星Sdi株式会社 | 平板显示器 |
CN101794049A (zh) * | 2009-01-30 | 2010-08-04 | 三星移动显示器株式会社 | 平板显示装置及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20180358421A1 (en) | 2018-12-13 |
JP7048179B2 (ja) | 2022-04-05 |
WO2017219827A1 (zh) | 2017-12-28 |
JP2019526162A (ja) | 2019-09-12 |
CN105914229A (zh) | 2016-08-31 |
US10355064B2 (en) | 2019-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105914229B (zh) | 一种amoled显示基板及其制作方法、显示装置 | |
CN108461529A (zh) | 一种阵列基板及其制备方法、显示装置 | |
CN104350533B (zh) | 薄膜半导体基板、发光面板以及薄膜半导体基板的制造方法 | |
CN102117824B (zh) | 有机发光显示设备及其制造方法 | |
CN106711158B (zh) | 显示基板及其制备方法、显示面板 | |
CN103489894A (zh) | 有源矩阵有机电致发光显示器件、显示装置及其制作方法 | |
JP5067999B2 (ja) | アクティブマトリクス表示装置及びその製造方法 | |
CN106992204A (zh) | 一种oled阵列基板及其制备方法、显示装置 | |
CN110047378A (zh) | 显示装置 | |
WO2021031369A1 (zh) | 阵列基板、阵列基板制造方法及显示装置 | |
CN104716156A (zh) | 一种有机发光显示装置及其制备方法 | |
CN105097825B (zh) | 显示装置 | |
US9214476B1 (en) | Pixel structure | |
TWI634656B (zh) | Oled顯示面板以及oled顯示面板的製造方法 | |
CN109659339A (zh) | 可折叠显示面板及其制作方法和可折叠显示装置 | |
CN109671722B (zh) | 有机发光二极管阵列基板及其制造方法 | |
WO2021083226A1 (zh) | 一种显示基板及其制作方法、显示装置 | |
WO2020215615A1 (zh) | 白光有机发光二极管显示器 | |
CN109309115A (zh) | 阵列基板及显示装置 | |
CN109427820A (zh) | 一种基板及其制备方法、显示面板 | |
CN103094205A (zh) | 一种薄膜晶体管、薄膜晶体管驱动背板的制备方法及薄膜晶体管驱动背板 | |
CN109309122A (zh) | 阵列基板及其制造方法、显示装置 | |
CN104393026A (zh) | Oled显示基板及其制作方法、显示装置 | |
TWI549265B (zh) | 畫素結構及其製造方法 | |
US9640554B2 (en) | Pixel structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |