CN105914214A - Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 - Google Patents
Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 Download PDFInfo
- Publication number
- CN105914214A CN105914214A CN201610417313.6A CN201610417313A CN105914214A CN 105914214 A CN105914214 A CN 105914214A CN 201610417313 A CN201610417313 A CN 201610417313A CN 105914214 A CN105914214 A CN 105914214A
- Authority
- CN
- China
- Prior art keywords
- gate line
- film transistor
- transistor array
- layer
- patch cord
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 42
- 239000000758 substrate Substances 0.000 title claims abstract description 31
- 239000002184 metal Substances 0.000 claims abstract description 37
- 239000004065 semiconductor Substances 0.000 claims abstract description 31
- 239000000463 material Substances 0.000 claims abstract description 25
- 239000011521 glass Substances 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 49
- 239000010409 thin film Substances 0.000 claims description 41
- 230000004888 barrier function Effects 0.000 claims description 25
- 239000004973 liquid crystal related substance Substances 0.000 claims description 24
- 230000015572 biosynthetic process Effects 0.000 claims description 12
- 210000002858 crystal cell Anatomy 0.000 claims description 11
- 230000007547 defect Effects 0.000 claims description 11
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 5
- 239000010408 film Substances 0.000 claims description 5
- 230000003287 optical effect Effects 0.000 claims description 5
- 239000003292 glue Substances 0.000 description 25
- 238000007711 solidification Methods 0.000 description 3
- 230000008023 solidification Effects 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 238000007596 consolidation process Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/50—OLEDs integrated with light modulating elements, e.g. with electrochromic elements, photochromic elements or liquid crystal elements
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种OLED显示面板制造方法及薄膜晶体管阵列基板制造方法。薄膜晶体管阵列基板制造方法包括以下步骤:E、在玻璃基板上形成栅极线材料层;F、针对栅极线材料层实施光罩制程,以形成栅极线和备用修补线;G、按先后顺序在栅极线以及备用修补线的表面上形成半导体层和金属层;H、在金属层的上表面上形成透明电极层;I、在透明电极层上形成配向膜层。本发明能提高OLED显示面板的制造良率。
Description
技术领域
本发明涉及OLED显示面板制造领域,特别涉及一种OLED显示面板制造方法及薄膜晶体管阵列基板制造方法。
背景技术
传统的薄膜晶体管阵列基板的制造过程中一般都需要在玻璃基板上设置栅极线,由于各种因素的影响,该栅极线很容易出现断线缺陷,在这种情况下,薄膜晶体管阵列基板会出现质量问题,从而导致传统的薄膜晶体管阵列基板的制造过程的良率降低。
故,有必要提出一种新的技术方案,以解决上述技术问题。
发明内容
本发明的目的在于提供一种OLED显示面板制造方法及薄膜晶体管阵列基板制造方法,其能提高OLED显示面板的制造良率。
为解决上述问题,本发明的技术方案如下:
一种OLED显示面板制造方法,所述方法包括以下步骤:A、形成彩色滤光片基板;B、形成薄膜晶体管阵列基板;C、将所述彩色滤光片基板和所述薄膜晶体管阵列基板叠加组合为一体,以形成液晶盒;D、在所述液晶盒内注入液晶分子;其中,所述步骤B包括:b1、在玻璃基板上形成栅极线材料层;b2、针对所述栅极线材料层实施光罩制程,以形成栅极线和与所述栅极线对应的备用修补线,所述备用修补线与所述栅极线平行设置,所述备用修补线与所述栅极线具有预定间距;b3、按先后顺序在所述栅极线以及所述备用修补线的表面上形成半导体层和金属层;b4、在所述金属层的上表面上形成透明电极层,所述透明电极层与所述栅极线在垂直于所述薄膜晶体管阵列基板所在的平面的方向上具有重叠部分;b5、在所述透明电极层上形成配向膜层;其中,所述半导体层与所述金属层均设置于所述栅极线与所述透明电极层之间,并且在垂直于所述薄膜晶体管阵列基板所在的平面的方向上,所述半导体层与所述金属层部分或全部位于所述重叠部分中,所述金属层在垂直于所述薄膜晶体管阵列基板所在的平面的方向上位于所述半导体层的上方;所述备用修补线用于在所述栅极线出现断线缺陷部的情况下,与所述栅极线中被所述断线缺陷部分隔的两部分连接,以修补所述栅极线。
在上述OLED显示面板制造方法中,所述栅极线和所述半导体层之间还包括第一绝缘层,所述金属层和所述透明电极层之间还包括第二绝缘层,所述步骤B还包括:b6、在形成所述栅极线和所述备用修补线后,在所述栅极线和所述备用修补线的表面上形成第一绝缘层。
在上述OLED显示面板制造方法中,在所述步骤b6之后,所述步骤B还包括:b7、在所述金属层的上表面上形成所述第二绝缘层。
在上述OLED显示面板制造方法中,所述步骤b4为:在所述第二绝缘层的上表面上形成所述透明电极层。
在上述OLED显示面板制造方法中,所述半导体层为非晶硅层。
一种薄膜晶体管阵列基板制造方法,所述方法包括以下步骤:E、在玻璃基板上形成栅极线材料层;F、针对所述栅极线材料层实施光罩制程,以形成栅极线和与所述栅极线对应的备用修补线,所述备用修补线与所述栅极线平行设置,所述备用修补线与所述栅极线具有预定间距;G、按先后顺序在所述栅极线以及所述备用修补线的表面上形成半导体层和金属层;H、在所述金属层的上表面上形成透明电极层,所述透明电极层与所述栅极线在垂直于所述薄膜晶体管阵列基板所在的平面的方向上具有重叠部分;I、在所述透明电极层上形成配向膜层;其中,所述半导体层与所述金属层均设置于所述栅极线与所述透明电极层之间,并且在垂直于所述薄膜晶体管阵列基板所在的平面的方向上,所述半导体层与所述金属层部分或全部位于所述重叠部分中,所述金属层在垂直于所述薄膜晶体管阵列基板所在的平面的方向上位于所述半导体层的上方;所述备用修补线用于在所述栅极线出现断线缺陷部的情况下,与所述栅极线中被所述断线缺陷部分隔的两部分连接,以修补所述栅极线。
在上述薄膜晶体管阵列基板制造方法中,所述栅极线和所述半导体层之间还包括第一绝缘层,所述金属层和所述透明电极层之间还包括第二绝缘层,所述方法还包括以下步骤:J、在形成所述栅极线和所述备用修补线后,在所述栅极线和所述备用修补线的表面上形成第一绝缘层。
在上述薄膜晶体管阵列基板制造方法中,在所述步骤J之后,所述方法还包括以下步骤:K、在所述金属层的上表面上形成所述第二绝缘层。
在上述薄膜晶体管阵列基板制造方法中,所述步骤H为:在所述第二绝缘层的上表面上形成所述透明电极层。
在上述薄膜晶体管阵列基板制造方法中,所述半导体层为非晶硅层。
相对现有技术,本发明能提高OLED显示面板的制造良率。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下。
附图说明
图1是本发明的OLED显示面板制造方法的流程图。
图2是图1中形成薄膜晶体管阵列基板的步骤的流程图。
具体实施方式
参考图1和图2,图1是本发明的OLED显示面板制造方法的流程图。图2是图1中形成薄膜晶体管阵列基板的步骤的流程图。
本发明的OLED显示面板制造方法包括以下步骤:
A(步骤101)、形成彩色滤光片基板。
B(步骤102)、形成薄膜晶体管阵列基板。
C(步骤103)、将所述彩色滤光片基板和所述薄膜晶体管阵列基板叠加组合为一体,以形成液晶盒。
D(步骤104)、在所述液晶盒内注入液晶分子。
其中,所述步骤B(步骤102)包括:
b1(步骤1021)、在玻璃基板上形成栅极线材料层。
b2(步骤1022)、针对所述栅极线材料层实施光罩制程,以形成栅极线和与所述栅极线对应的备用修补线,所述备用修补线与所述栅极线平行设置,所述备用修补线与所述栅极线具有预定间距。
b3(步骤1024)、按先后顺序在所述栅极线以及所述备用修补线的表面上形成半导体层和金属层。
b4(步骤1026)、在所述金属层的上表面上形成透明电极层,所述透明电极层与所述栅极线在垂直于所述薄膜晶体管阵列基板所在的平面的方向上具有重叠部分。
b5(步骤1027)、在所述透明电极层上形成配向膜层。
其中,所述半导体层与所述金属层均设置于所述栅极线与所述透明电极层之间,并且在垂直于所述薄膜晶体管阵列基板所在的平面的方向上,所述半导体层与所述金属层部分或全部位于所述重叠部分中,所述金属层在垂直于所述薄膜晶体管阵列基板所在的平面的方向上位于所述半导体层的上方。
所述备用修补线用于在所述栅极线出现断线缺陷部的情况下,与所述栅极线中被所述断线缺陷部分隔的两部分连接,以修补所述栅极线。
在本发明的OLED显示面板制造方法中,所述栅极线和所述半导体层之间还包括第一绝缘层,所述金属层和所述透明电极层之间还包括第二绝缘层,所述步骤B(步骤102)还包括:
b6(步骤1023)、在形成所述栅极线和所述备用修补线后,在所述栅极线和所述备用修补线的表面上形成第一绝缘层。
在本发明的OLED显示面板制造方法中,在所述步骤b6(步骤1023)之后,所述步骤B(步骤102)还包括:
b7(步骤1025)、在所述金属层的上表面上形成所述第二绝缘层。
在本发明的OLED显示面板制造方法中,所述步骤b4(步骤1026)为:
在所述第二绝缘层的上表面上形成所述透明电极层。
在本发明的OLED显示面板制造方法中,所述半导体层为非晶硅层。
所述液晶盒的边缘部还设置有框胶。所述框胶用于对所述液晶盒进行密封,以将所述液晶分子限制在所述液晶盒内,以及防止所述液晶从所述液晶盒中泄漏。
所述框胶包括液晶注入接口,所述液晶注入接口为孔洞,所述孔洞贯穿所述框胶。
所述步骤C(步骤103)包括:
c1、将所述彩色滤光片基板和所述薄膜晶体管阵列基板叠加组合为一体;
c2、在所述彩色滤光片基板和所述薄膜晶体管阵列基板之间设置第一框胶材料;
c3、在所述第一框胶材料内放置预定模具,其中,所述预定模具贯穿所述第一框胶材料,所述预定模具用于在所述框胶内形成所述孔洞;
c4、对所述第一框胶材料进行固化,以形成所述框胶;
c5、从所述框胶中取出所述预定模具。
所述孔洞内设置有第一卡设部和第二卡设部,所述第一卡设部位于所述孔洞靠近所述液晶盒内用于容纳所述液晶分子的液晶分子容纳空间的一侧,所述第二卡设部位于所述孔洞的中部。
所述预定模具具有第一塑造部和第二塑造部,所述第一塑造部与所述第一卡设部对应,所述第二塑造部与所述第二卡设部对应,所述第一塑造部用于在所述第一框胶材料固化的过程中塑造所述第一卡设部,所述第二塑造部用于在所述第一框胶材料固化的过程中塑造所述第二卡设部。
在所述步骤D之后,所述方法还包括以下步骤:
在所述孔洞内放置挡隔片,所述挡隔片卡设于所述第一卡设部,所述挡隔片位于所述孔洞靠近所述液晶分子容纳空间的一侧。所述挡隔片用于封堵所述孔洞,以使所述液晶分子容纳空间密闭。所述挡隔片包括第一表面和第二表面,所述第一表面朝向所述液晶分子容纳空间,所述第二表面背向所述液晶分子容纳空间。所述第二表面上设置有筋条阵列,所述筋条阵列包括至少两筋条,所述筋条竖立于所述第二表面上。
向所述孔洞放置巩固支架,所述巩固支架与所述第二卡设部相卡设。所述筋条与所述巩固支架交错,即,所述筋条嵌入到所述巩固支架内。
向所述孔洞注入第二框胶材料,以使所述第二框胶材料填充所述孔洞,并且所述第二框胶材料与所述巩固支架、所述筋条混合为一体。
对所述孔洞内的所述第二框胶材料进行固化,以形成封堵胶,所述封堵胶用于对所述孔洞进行封堵。具体地,向所述孔洞内的所述第二框胶材料照射紫外线,以使所述第二框胶材料固化。
所述孔洞的内壁还设置有环状褶皱,所述环状褶皱环绕所述孔洞所对应的中心轴,所述封堵胶的至少一部分与所述环状褶皱相耦合,即所述封堵胶的至少一部分与所述环状褶皱相嵌套。所述封堵胶与所述环状褶皱用于共同提高所述孔洞的密封性。
所述预定模具还具有第三塑造部,所述第三塑造部,所述第三塑造部与所述环状褶皱对应,所述第三塑造部用于在所述第一框胶材料固化的过程中塑造所述环状褶皱。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种OLED显示面板制造方法,其特征在于,所述方法包括以下步骤:
A、形成彩色滤光片基板;
B、形成薄膜晶体管阵列基板;
C、将所述彩色滤光片基板和所述薄膜晶体管阵列基板叠加组合为一体,以形成液晶盒;
D、在所述液晶盒内注入液晶分子;
其中,所述步骤B包括:
b1、在玻璃基板上形成栅极线材料层;
b2、针对所述栅极线材料层实施光罩制程,以形成栅极线和与所述栅极线对应的备用修补线,所述备用修补线与所述栅极线平行设置,所述备用修补线与所述栅极线具有预定间距;
b3、按先后顺序在所述栅极线以及所述备用修补线的表面上形成半导体层和金属层;
b4、在所述金属层的上表面上形成透明电极层,所述透明电极层与所述栅极线在垂直于所述薄膜晶体管阵列基板所在的平面的方向上具有重叠部分;
b5、在所述透明电极层上形成配向膜层;
其中,所述半导体层与所述金属层均设置于所述栅极线与所述透明电极层之间,并且在垂直于所述薄膜晶体管阵列基板所在的平面的方向上,所述半导体层与所述金属层部分或全部位于所述重叠部分中,所述金属层在垂直于所述薄膜晶体管阵列基板所在的平面的方向上位于所述半导体层的上方;
所述备用修补线用于在所述栅极线出现断线缺陷部的情况下,与所述栅极线中被所述断线缺陷部分隔的两部分连接,以修补所述栅极线。
2.根据权利要求1所述的OLED显示面板制造方法,其特征在于,所述栅极线和所述半导体层之间还包括第一绝缘层,所述金属层和所述透明电极层之间还包括第二绝缘层,所述步骤B还包括:
b6、在形成所述栅极线和所述备用修补线后,在所述栅极线和所述备用修补线的表面上形成第一绝缘层。
3.根据权利要求2所述的OLED显示面板制造方法,其特征在于,在所述步骤b6之后,所述步骤B还包括:
b7、在所述金属层的上表面上形成所述第二绝缘层。
4.根据权利要求3所述的OLED显示面板制造方法,其特征在于,所述步骤b4为:
在所述第二绝缘层的上表面上形成所述透明电极层。
5.根据权利要求1所述的OLED显示面板制造方法,其特征在于,所述半导体层为非晶硅层。
6.一种薄膜晶体管阵列基板制造方法,其特征在于,所述方法包括以下步骤:
E、在玻璃基板上形成栅极线材料层;
F、针对所述栅极线材料层实施光罩制程,以形成栅极线和与所述栅极线对应的备用修补线,所述备用修补线与所述栅极线平行设置,所述备用修补线与所述栅极线具有预定间距;
G、按先后顺序在所述栅极线以及所述备用修补线的表面上形成半导体层和金属层;
H、在所述金属层的上表面上形成透明电极层,所述透明电极层与所述栅极线在垂直于所述薄膜晶体管阵列基板所在的平面的方向上具有重叠部分;
I、在所述透明电极层上形成配向膜层;
其中,所述半导体层与所述金属层均设置于所述栅极线与所述透明电极层之间,并且在垂直于所述薄膜晶体管阵列基板所在的平面的方向上,所述半导体层与所述金属层部分或全部位于所述重叠部分中,所述金属层在垂直于所述薄膜晶体管阵列基板所在的平面的方向上位于所述半导体层的上方;
所述备用修补线用于在所述栅极线出现断线缺陷部的情况下,与所述栅极线中被所述断线缺陷部分隔的两部分连接,以修补所述栅极线。
7.根据权利要求6所述的薄膜晶体管阵列基板制造方法,其特征在于,所述栅极线和所述半导体层之间还包括第一绝缘层,所述金属层和所述透明电极层之间还包括第二绝缘层,所述方法还包括以下步骤:
J、在形成所述栅极线和所述备用修补线后,在所述栅极线和所述备用修补线的表面上形成第一绝缘层。
8.根据权利要求7所述的薄膜晶体管阵列基板制造方法,其特征在于,在所述步骤J之后,所述方法还包括以下步骤:
K、在所述金属层的上表面上形成所述第二绝缘层。
9.根据权利要求8所述的薄膜晶体管阵列基板制造方法,其特征在于,所述步骤H为:
在所述第二绝缘层的上表面上形成所述透明电极层。
10.根据权利要求6所述的薄膜晶体管阵列基板制造方法,其特征在于,所述半导体层为非晶硅层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610417313.6A CN105914214B (zh) | 2016-06-15 | 2016-06-15 | Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610417313.6A CN105914214B (zh) | 2016-06-15 | 2016-06-15 | Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105914214A true CN105914214A (zh) | 2016-08-31 |
CN105914214B CN105914214B (zh) | 2019-06-14 |
Family
ID=56750027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610417313.6A Active CN105914214B (zh) | 2016-06-15 | 2016-06-15 | Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105914214B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1591138A (zh) * | 2003-07-31 | 2005-03-09 | 奇美电子股份有限公司 | 薄膜晶体管液晶显示面板、其阵列基板及其制作方法 |
CN1664680A (zh) * | 2003-12-03 | 2005-09-07 | 三星电子株式会社 | 用于显示器的薄膜晶体管阵列面板 |
CN1893090A (zh) * | 2005-07-05 | 2007-01-10 | 三星电子株式会社 | 显示基板、其制造方法和具有其的显示装置 |
EP2015379A2 (en) * | 2007-07-11 | 2009-01-14 | Ricoh Company, Ltd. | Organic transistor, organic transistor array, and display apparatus |
CN103353817A (zh) * | 2008-07-11 | 2013-10-16 | 三星显示有限公司 | 有机发光显示装置 |
CN104678667A (zh) * | 2013-12-02 | 2015-06-03 | 乐金显示有限公司 | 具有修复结构的显示装置 |
CN105047163A (zh) * | 2015-08-27 | 2015-11-11 | 京东方科技集团股份有限公司 | 栅极驱动电路结构及其修复方法、阵列基板 |
CN105097867A (zh) * | 2014-05-08 | 2015-11-25 | 乐金显示有限公司 | 有机发光显示器及其维修方法 |
CN105374843A (zh) * | 2014-08-21 | 2016-03-02 | 乐金显示有限公司 | 有机发光显示装置及其修复方法 |
-
2016
- 2016-06-15 CN CN201610417313.6A patent/CN105914214B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1591138A (zh) * | 2003-07-31 | 2005-03-09 | 奇美电子股份有限公司 | 薄膜晶体管液晶显示面板、其阵列基板及其制作方法 |
CN1664680A (zh) * | 2003-12-03 | 2005-09-07 | 三星电子株式会社 | 用于显示器的薄膜晶体管阵列面板 |
CN1893090A (zh) * | 2005-07-05 | 2007-01-10 | 三星电子株式会社 | 显示基板、其制造方法和具有其的显示装置 |
EP2015379A2 (en) * | 2007-07-11 | 2009-01-14 | Ricoh Company, Ltd. | Organic transistor, organic transistor array, and display apparatus |
CN103353817A (zh) * | 2008-07-11 | 2013-10-16 | 三星显示有限公司 | 有机发光显示装置 |
CN104678667A (zh) * | 2013-12-02 | 2015-06-03 | 乐金显示有限公司 | 具有修复结构的显示装置 |
CN105097867A (zh) * | 2014-05-08 | 2015-11-25 | 乐金显示有限公司 | 有机发光显示器及其维修方法 |
CN105374843A (zh) * | 2014-08-21 | 2016-03-02 | 乐金显示有限公司 | 有机发光显示装置及其修复方法 |
CN105047163A (zh) * | 2015-08-27 | 2015-11-11 | 京东方科技集团股份有限公司 | 栅极驱动电路结构及其修复方法、阵列基板 |
Also Published As
Publication number | Publication date |
---|---|
CN105914214B (zh) | 2019-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20160008307A (ko) | 광학투명레진을 이용한 디스플레이 모듈 제조방법 | |
CN104035255B (zh) | 阵列基板、显示面板及制作方法 | |
CN104766859B (zh) | Tft基板的制作方法及其结构 | |
CN106597728A (zh) | 彩膜基板及液晶显示面板 | |
CN103018968B (zh) | 一种封框胶的固化方法 | |
CN104062794A (zh) | 掩膜板以及紫外线掩膜板、阵列基板的制造方法 | |
CN103197472B (zh) | 一种液晶面板的制备方法 | |
CN105629592A (zh) | 液晶面板及其制备方法 | |
CN104570455B (zh) | 一种液晶显示面板的制作方法 | |
CN108897173A (zh) | 液晶显示面板的制作方法及液晶显示面板 | |
CN104252065A (zh) | 一种显示基板及制作方法、显示装置 | |
CN105404058B (zh) | 液晶面板及其制作方法 | |
CN104460146A (zh) | Boa型液晶面板及其制作方法 | |
CN104934439B (zh) | Tft基板的制作方法及其结构 | |
CN106980212A (zh) | 液晶面板及其制备方法 | |
CN106252361A (zh) | 一种显示面板及其封装方法 | |
CN103533795A (zh) | 显示用基板及其制作方法、显示装置 | |
CN104779301B (zh) | 一种薄膜晶体管及其制作方法、阵列基板、显示装置 | |
CN203930284U (zh) | 液晶显示面板及包含其的液晶显示设备 | |
WO2019127635A1 (zh) | 一种液晶显示面板的配向方法 | |
CN105914214A (zh) | Oled显示面板制造方法及薄膜晶体管阵列基板制造方法 | |
CN108598086A (zh) | Tft阵列基板的制作方法及tft阵列基板 | |
CN106773364B (zh) | 显示屏边框的封胶方法 | |
CN105807506A (zh) | 液晶显示面板及其制作方法 | |
CN100507660C (zh) | 液晶显示器件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20190522 Address after: 518000 Room 206, Second Floor Workshop, Wandelai Building, 017 North Block, Gaoxin Nandao Science Park, Nanshan District, Shenzhen City, Guangdong Province Applicant after: Shenzhen Fei Ming Te Technology Co., Ltd. Address before: 518000 Guangdong, Shenzhen, Nanshan District, Guangdong Province, Hainan Hainan street, one of the new high road 2, Changyuan new material port 8, 5 floor 505 Applicant before: SHENZHEN AIYIRUI TECHNOLOGY CO., LTD. |
|
TA01 | Transfer of patent application right | ||
GR01 | Patent grant | ||
GR01 | Patent grant |