CN105825032A - 一种自动得出结构框中心坐标的方法 - Google Patents

一种自动得出结构框中心坐标的方法 Download PDF

Info

Publication number
CN105825032A
CN105825032A CN201610216292.1A CN201610216292A CN105825032A CN 105825032 A CN105825032 A CN 105825032A CN 201610216292 A CN201610216292 A CN 201610216292A CN 105825032 A CN105825032 A CN 105825032A
Authority
CN
China
Prior art keywords
file
allegro
centre coordinate
structural frames
derived structural
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610216292.1A
Other languages
English (en)
Inventor
李晓
孙良秀
翟西斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Group Co Ltd
Original Assignee
Inspur Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Group Co Ltd filed Critical Inspur Group Co Ltd
Priority to CN201610216292.1A priority Critical patent/CN105825032A/zh
Publication of CN105825032A publication Critical patent/CN105825032A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Architecture (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • User Interface Of Digital Computer (AREA)

Abstract

本发明公开一种自动得出结构框中心坐标的方法,属于计算机应用技术领域;通过Allegro软件进行PCB布线,利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标:在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill添加到菜单栏,在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,将自动得出结构框中心坐标的文件放到skill文件路径下,在CadSkill菜单项中出现相应的自动得出结构框中心坐标的命令项目,以完成在菜单栏中可执行自动得出结构框中心坐标的命令。

Description

一种自动得出结构框中心坐标的方法
技术领域
本发明公开一种自动得出结构框中心坐标的方法,属于计算机应用技术领域。
背景技术
Allegro是PCB设计布线工具。Allegro提供了良好且交互的工作接口,和它前端产品Cadence、OrCAD、Capture的结合,提供复杂PCB设计布线方案。软件中的ConstraintManger提供了简洁明了的接口方便使用者设定和查看Constraint宣告。与Capture的结合让E.E.电子工程师在绘制线路图时就能设定好规则数据,并能一起带到Allegro工作环境中,自动在摆零件及布线时依照规则处理及检查,Allegro还具有自动推挤push和贴线hug走线以及完善的自动修线功能,可以提供多用户同时处理一块复杂板子,或是利用选购的切图功能将电路版切分成各个区块,让每个区块各有专职的人同时进行设计,达到同份图多人同时设计并能缩短时程的目的。但在设计PCB布局前,结构工程师会给出一些ID零件的布局位置,比如很多接口及CPU.PCH等都是给出一个零件实体的位置框,并没有直接给出零件的中心位置,这样在摆放零件时就要手动测量位置框四个角的坐标,手动加减计算位置框的中心坐标来确认零件需要放置的位置坐标,在PCB设计中小数点数位一般精确到小数点后两位,而这样手动计算不但很麻烦还容易出错,并且浪费很多设计时间。
本发明提供一种自动得出结构框中心坐标的方法,利用Allegro软件提供的扩展Skill接口,对此数据库进行编辑操作,从而实现一些程序没有提供的功能,提高Layout工作的效率,即将计算结构框的坐标程式写入Skill程序里面。使用此Skill程序,可以直接选择所要计算的结构框相交的两条线就可以直接计算出结构框的中心坐标,从而提高工作效率,避免因手动计算而出现的误差错误。
发明内容
本发明针对现有技术的问题,提供一种自动得出结构框中心坐标的方法,利用Allegro软件提供的扩展Skill接口,对此数据库进行编辑操作,从而实现一些程序没有提供的功能,提高Layout工作的效率。
本发明提出的具体方案是:
一种自动得出结构框中心坐标的方法,通过Allegro软件进行PCB布线,利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标:在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill添加到菜单栏,CadSkill工具栏项中反映相应的自动得出结构框中心坐标的命令项目代码,在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,将自动得出结构框中心坐标的文件放到skill文件路径下,以完成在菜单栏中可执行自动得出结构框中心坐标的命令。
所述在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码为:load“pinone.il”。
所述自动得出结构框中心坐标的文件为pinone.il。
所述allegro.men文件的预设路径为Allegro软件下的\share\pcb\text\cuimenus。
本发明的有益之处是:
本发明通过Allegro软件进行PCB布线,利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标:在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill添加到菜单栏,CadSkill工具栏项中反映相应的自动得出结构框中心坐标的命令项目代码,在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,将自动得出结构框中心坐标的文件放到skill文件路径下,以完成在菜单栏中可执行自动得出结构框中心坐标的命令;
利用本发明方法,使用Allegro软件提供的扩展Skill接口,对此数据库进行编辑操作,从而实现一些程序没有提供的功能,提高Layout工作的效率,即将计算结构框的坐标程式写入Skill程序里面。使用此Skill程序,可以直接选择所要计算的结构框相交的两条线就可以直接计算出结构框的中心坐标,从而提高工作效率,避免因手动计算而出现的误差错误。
附图说明
图1本发明方法流程示意图;
图2本发明中自动得出结构框中心坐标命令代码在allegro.men文件中添加位置示意图。
图3利用本发明方法计算某接口1pin的坐标示意图。
具体实施方式
一种自动得出结构框中心坐标的方法,通过Allegro软件进行PCB布线,利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标:在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill添加到菜单栏,CadSkill工具栏项中反映相应的自动得出结构框中心坐标的命令项目代码,在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,将自动得出结构框中心坐标的文件放到skill文件路径下,以完成在菜单栏中可执行自动得出结构框中心坐标的命令。
根据上述方法及发明内容,结合附图对本发明做进一步说明。
本发明提供一种自动得出结构框中心坐标的方法,通过Allegro软件的Skill程序接口,可以实现软件基本功能之外的一些扩展操作,类似以Allegro软件为平台的第三方应用开发。
通过Allegro软件进行PCB布线,利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标,
其中具体实施中,但并不局限于本发明中提供的主要的skill程序:
axlCmdRegister("s1006"'beCenter)
procedure(beCenter()
let(()
axlSetFindFilter(?enabledlist("lines")?onButtons"all")
axlSingleSelectPoint()
d1=axlGetSelSet()
;axlClearSelSet()
axlSingleSelectPoint()
d2=axlGetSelSet()
B1=car(d1)->bBox
if(caar(B1)==caadr(B1)then
y=(cadar(B1)+cadadr(B1))/2
else
x=(caar(B1)+caadr(B1))/2)
B2=car(d2)->bBox
if(caar(B2)==caadr(B2)then
y=(cadar(B2)+cadadr(B2))/2
else
x=(caar(B2)+caadr(B2))/2)
infoport=outfile("./FindPinCenter.txt")
fprintf(infoport"%L\n""Centerofthepin:")
fprintf(infoport"%L"x:y)
close(infoport)
axlUIViewFileCreate("./FindPinCenter.txt""FindPinCenter.txt"nil35:20)
axlClearSelSet()
)
)
在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill一栏添加到菜单栏中,配置allegro.men的路径为C:\Cadence\SPB_16.5\share\pcb\text\cuimenus,修改完此项目后,Allegro软件在原有的菜单栏后面增加一个CadSkill的下拉工具栏,CadSkill工具栏项中反映相应的自动得出结构框中心坐标的命令项目代码即可出现在此工具栏中;
在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,其中allegro.ilinit文件的路径为C:\Cadence\SPB_16.5\share\local\pcb\skill,用于加载自动得出结构框中心坐标的命令代码为:load“pinone.il”,意为在运行菜单栏命令时加载此执行文件,文件名为“pinone”;
将pinone.il文件可以放到C:\Cadence\SPB_16.5\share\local\pcb\skill下,执行命令将加载此目录下的执行文件并运行,此目录为Skill文件的存放目录。
在菜单栏中执行pinone.il命令,并点击区域框的长边和短边则自动给出坐标。比如图3中,加粗黑线表示某接口的1pin长边和短边,点击区域框则自动给出中心坐标。

Claims (4)

1.一种自动得出结构框中心坐标的方法,通过Allegro软件进行PCB布线,其特征是利用Allegro软件接口的skill程序并依该skill程序形成自动得出结构框中心坐标:在Allegro软件的菜单栏中配置allegro.men文件的预设路径,将CadSkill添加到菜单栏,CadSkill工具栏项中反映相应的自动得出结构框中心坐标的命令项目代码,在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码,将自动得出结构框中心坐标的文件放到skill文件路径下,以完成在菜单栏中可执行自动得出结构框中心坐标的命令。
2.根据权利要求1所述的方法,其特征是所述在skill文件路径下的allegro.ilinit文件中添加用于加载自动得出结构框中心坐标的命令代码为:load“pinone.il”。
3.根据权利要求1或2所述的方法,其特征是所述自动得出结构框中心坐标的文件为pinone.il。
4.根据权利要求3所述的方法,其特征是所述allegro.men文件的预设路径为Allegro软件下的\share\pcb\text\cuimenus。
CN201610216292.1A 2016-04-08 2016-04-08 一种自动得出结构框中心坐标的方法 Pending CN105825032A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610216292.1A CN105825032A (zh) 2016-04-08 2016-04-08 一种自动得出结构框中心坐标的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610216292.1A CN105825032A (zh) 2016-04-08 2016-04-08 一种自动得出结构框中心坐标的方法

Publications (1)

Publication Number Publication Date
CN105825032A true CN105825032A (zh) 2016-08-03

Family

ID=56526662

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610216292.1A Pending CN105825032A (zh) 2016-04-08 2016-04-08 一种自动得出结构框中心坐标的方法

Country Status (1)

Country Link
CN (1) CN105825032A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106529009A (zh) * 2016-10-31 2017-03-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中自动测量元器件尺寸的方法
CN107085641A (zh) * 2017-04-21 2017-08-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中快速定位铜皮void的方法
CN111209717A (zh) * 2020-01-07 2020-05-29 深圳市一博科技股份有限公司 分别输出表底层器件坐标的方法
CN112100963A (zh) * 2020-09-11 2020-12-18 济南浪潮高新科技投资发展有限公司 一种自动清理多余走线的方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120266122A1 (en) * 2011-04-17 2012-10-18 Insight Eda, Inc. Method and system of automatically identifying level shifter circuits
CN103809977A (zh) * 2014-02-20 2014-05-21 山东超越数控电子有限公司 一种自动镜像Layout设计的Skill程序的实现方法
CN103810346A (zh) * 2014-02-27 2014-05-21 山东超越数控电子有限公司 一种在allegro软件中检查零件限高的方法
CN104102795A (zh) * 2014-08-08 2014-10-15 浪潮集团有限公司 一种改变Allegro软件中走线层所有特定线宽的方法
CN104462712A (zh) * 2014-12-19 2015-03-25 上海斐讯数据通信技术有限公司 一种用于pcb布线时可控制删除线段的方法及系统
CN105095597A (zh) * 2015-08-27 2015-11-25 浪潮集团有限公司 一种建立PCB设计层面和底片的Skill程序的方法
CN105260576A (zh) * 2015-11-17 2016-01-20 浪潮集团有限公司 一种基于cadence软件的结构器件摆放工具
KR101604315B1 (ko) * 2015-10-06 2016-03-17 장영권 다층 회로 기판의 캠 작업에 대한 자동화 방법
CN105426609A (zh) * 2015-11-17 2016-03-23 浪潮集团有限公司 一种自动删除pcb设计中悬空线的方法
CN105447240A (zh) * 2015-11-17 2016-03-30 浪潮集团有限公司 一种自动建立pcb设计层面和底片的实现方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120266122A1 (en) * 2011-04-17 2012-10-18 Insight Eda, Inc. Method and system of automatically identifying level shifter circuits
CN103809977A (zh) * 2014-02-20 2014-05-21 山东超越数控电子有限公司 一种自动镜像Layout设计的Skill程序的实现方法
CN103810346A (zh) * 2014-02-27 2014-05-21 山东超越数控电子有限公司 一种在allegro软件中检查零件限高的方法
CN104102795A (zh) * 2014-08-08 2014-10-15 浪潮集团有限公司 一种改变Allegro软件中走线层所有特定线宽的方法
CN104462712A (zh) * 2014-12-19 2015-03-25 上海斐讯数据通信技术有限公司 一种用于pcb布线时可控制删除线段的方法及系统
CN105095597A (zh) * 2015-08-27 2015-11-25 浪潮集团有限公司 一种建立PCB设计层面和底片的Skill程序的方法
KR101604315B1 (ko) * 2015-10-06 2016-03-17 장영권 다층 회로 기판의 캠 작업에 대한 자동화 방법
CN105260576A (zh) * 2015-11-17 2016-01-20 浪潮集团有限公司 一种基于cadence软件的结构器件摆放工具
CN105426609A (zh) * 2015-11-17 2016-03-23 浪潮集团有限公司 一种自动删除pcb设计中悬空线的方法
CN105447240A (zh) * 2015-11-17 2016-03-30 浪潮集团有限公司 一种自动建立pcb设计层面和底片的实现方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106529009A (zh) * 2016-10-31 2017-03-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中自动测量元器件尺寸的方法
CN107085641A (zh) * 2017-04-21 2017-08-22 济南浪潮高新科技投资发展有限公司 一种Allegro软件中快速定位铜皮void的方法
CN111209717A (zh) * 2020-01-07 2020-05-29 深圳市一博科技股份有限公司 分别输出表底层器件坐标的方法
CN111209717B (zh) * 2020-01-07 2024-01-23 深圳市一博科技股份有限公司 分别输出表底层器件坐标的方法
CN112100963A (zh) * 2020-09-11 2020-12-18 济南浪潮高新科技投资发展有限公司 一种自动清理多余走线的方法

Similar Documents

Publication Publication Date Title
CN105825032A (zh) 一种自动得出结构框中心坐标的方法
Asanovic et al. The rocket chip generator
US11922101B2 (en) Integrated circuits as a service
US8719745B2 (en) Method and system for automatically establishing hierarchical parameterized cell (PCELL) debugging environment
CN109829241B (zh) 一种利用基于建筑工程工序资料的管理技术进行施工的方法
US11126769B2 (en) Unified material-to-systems simulation, design, and verification for semiconductor design and manufacturing
CN104268310A (zh) 使用专用图形界面调用uvm验证环境的方法
CN103279631B (zh) 设计模式制导的爪哇代码评审方法
CN102117449B (zh) 一种用于电网模型投在线的动态验证和软切换方法
CN110750459A (zh) 基于白盒分析的测试用例自动生成和测试进程管理方法
CN104598659A (zh) 对数字电路进行仿真的方法和设备
CN109766139B (zh) 配置文件的配置方法及装置
CN105426609A (zh) 一种自动删除pcb设计中悬空线的方法
CN102289530A (zh) 一种起重机通用型主梁参数化计算机建模系统
CN105912768A (zh) 一种自动测量板卡尺寸的方法
CN109271691B (zh) 一种关键特性的自动提取快速标注方法
CN109344050B (zh) 一种基于结构树的接口参数分析方法及装置
CN103530436B (zh) 基于autocad.net api的刀具设计图纸参数化生成方法
CN110956032A (zh) 模型与模型的对量方法、装置、存储介质、电子设备
CN108153963B (zh) 一种pcb设计中检查连接器连接层面数的方法
CN110543293A (zh) 一种基于计算机软件开发的规范化使用方法
CN104636258B (zh) 面向可重构支撑软件的可信测试方法
CN103617044A (zh) 一种二次开发程序执行的控制方法
CN111190802B (zh) 一种自动生成性能测试配置的方法
CN114357707B (zh) 一种基于Revit的空气输送斜槽建模系统及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160803