CN105681238B - 一种模拟均衡器 - Google Patents
一种模拟均衡器 Download PDFInfo
- Publication number
- CN105681238B CN105681238B CN201610076609.6A CN201610076609A CN105681238B CN 105681238 B CN105681238 B CN 105681238B CN 201610076609 A CN201610076609 A CN 201610076609A CN 105681238 B CN105681238 B CN 105681238B
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- current source
- adjustment
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/01—Equalisers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/04—Control of transmission; Equalising
- H04B3/14—Control of transmission; Equalising characterised by the equalising network used
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03178—Arrangements involving sequence estimation techniques
- H04L25/03248—Arrangements for operating in conjunction with other apparatus
- H04L25/03273—Arrangements for operating in conjunction with other apparatus with carrier recovery circuitry
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
- H04L7/0012—Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种模拟均衡器。该模拟均衡器包括:调整电路,用于产出一调整信号及一选择信号,级联的多级均衡电路,用于接收所述调整信号,并根据调整信号调整均衡电路中的可调电阻、可调电容和可调电流源中的至少一种,对待均衡的信号进行均衡操作;模拟复用器,耦接于级联的多级均衡电路及调整电路,用于接收所述选择信号,并根据选择信号自所述多级均衡电路中选择其中一级均衡电路所输出的均衡后信号输出,其中所述调整电路依据所述模拟复用器所输出的均衡后信号及一目标均衡值调整所述调整信号及所述选择信号。通过上述方式,本发明能够灵活配置模拟均衡器输出的目标均衡信号,从而实现对不同待均衡高速信号的均衡。
Description
技术领域
本发明涉及电学领域,特别是涉及一种模拟均衡器。
背景技术
随着电子技术的发展,对高速信号传输技术的要求越来越高。但是,高速信号在传输的过程中,由于电缆(Cable)、PCB板线、连接头(Connector)等所带来的信道干扰,高速信号尤其是高速信号中的高频分量会被大大地衰减。
为了使接收端准确地接收到高速信号,均衡技术被广泛应用。在现有技术中,由于不同的高速信号例如显示接口(Display Port,DP)、高清接口(High DefinitionMultimedia Interface,HDMI)、移动终端高清影音标准接口(Mobile High-DefinitionLink,MHL)、通用串行总线接口(Universal Serial Bus,USB)的高速信号具有不同的速率(Date Rate)、不同的电缆、不同的PCB板线以及不同的接头,其对均衡操作有不同的要求。而现有的均衡器只能对某一种应用进行均衡操作,无法同时实现对多种应用的均衡操作,从而无法满足人们实际应用的需求。
发明内容
本发明主要解决的技术问题是提供一种模拟均衡器,能够实现对不同高速信号的均衡。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种模拟均衡器,用于接收一待均衡信号,该模拟均衡器包括:
一调整电路,用于产生一调整信号及一选择信号;级联的多级均衡电路,用于接收所述调整信号,并根据调整信号调整均衡电路中的可调电阻、可调电容和可调电流源中的至少一种,对待均衡的信号进行均衡操作;以及
模拟复用器,耦接于级联的多级均衡电路及所述调整电路,用于接收所述选择信号,并根据所述选择信号自所述多级均衡电路选择其中一级均衡电路所输出的均衡后信号输出。
其中,所述调整电路依据所述模拟复用器所输出均衡后信号及一目标均衡值调整所述调整信号及所述选择信号。
本发明的有益效果是:区别于现有技术的情况,本发明的模拟均衡器通过接收调整电路输出的调整信号,并根据调整信号调整均衡电路中的可调电阻、可调电容和可调电流源中的至少一种,以及根据调整信号选择不同级数的均衡电路,以使模拟均衡器输出目标均衡信号。通过上述方式,本发明能够灵活配置模拟均衡器输出的目标均衡信号,从而实现对不同待均衡高速信号的均衡。
附图说明
图1是本发明第一实施例的模拟均衡器的结构示意图;
图2是本发明第一实施例的模拟均衡器的一具体应用的结构示意图;
图3是图1中均衡电路的第一实施例的电路原理图;
图4是图1中均衡电路的第二实施例的电路原理图;
图5是图1中均衡电路的第三实施例的电路原理图;
图6是图1中均衡电路的第四实施例的电路原理图;
图7是图1中模拟复用器的一实施例的电路原理图;
图8是本发明第二实施例的模拟均衡器的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是本发明第一实施例的模拟均衡器的结构示意图。如图1所示,模拟均衡器100包括级联的多级均衡电路11、模拟复用器12和调整电路13。
级联的多级均衡电路11,具体来说,包括第一级均衡电路111、第二级均衡电路112,…,第N级均衡电路11N,其中,N为大于等于1的正整数。其中,级联是指上一级均衡电路的输出端与下一级均衡电路的输入端相连。
级联的多级均衡电路11用于接收调整电路13输出的调整信号,并根据调整信号调整均衡电路11中的可调电阻、可调电容和可调电流源中的至少一种,以使多级均衡电路11按照预定要求对待均衡的高速信号进行均衡操作。
模拟复用器12,耦接于级联的多级均衡电路11和调整电路13,用于接收调整电路13输出的选择信号,并根据选择信号选择适当级数的均衡电路,以使模拟均衡器100的实际输出值等于所选择的均衡电路对应的目标均衡值。
调整电路13用于产生调整信号和选择信号。具体来说,调整电路13包括时钟数据恢复电路131、比较电路132和调整/选择信号输出电路133,其中,时钟数据恢复电路131的输入端与模拟复用器12的输出端连接,时钟数据恢复电路131的输出端与比较电路132的输入端相连,比较电路132的输出端与调整/选择信号输出电路133的输入端连接,调整/选择信号输出电路133的输出端输出调整信号和选择信号。
调整电路13的工作原理如下所示:在模拟均衡器100开始工作后,多级均衡电路11中的可调电阻、可调电容和可调电流源先以默认值进行工作,模拟复用器12选择多级均衡电路11中的某级均衡电路进行工作输出一个均衡后的信号,该均衡后的信号输入至调整电路13中的时钟数据恢复电路131中进行时钟信号恢复。时钟数据恢复电路131会产生一个时钟信号对该均衡后的信号重新采样,得到脉冲串。当时钟数据恢复电路131操作的是第一模式,时钟数据恢复电路131会根据接口界面时钟通道中所传送的信号来产生该时钟信号,第一模式比如说是HDMI接口模式,移动终端高清影音标准接口模式(MobileHigh-DefinitionLink,MHL)等;当时钟数据恢复电路131操作的是第二模式,时钟数据恢复电路131根据该均衡后的信号里所包含的频率信息来产生该时钟信号,第二模式比如说是DP接口模式、USB接口模式或者面向图像传输开发出的数字接口标准V-by-one接口模式等。在恢复出的脉冲串中,寻找特征脉冲,所述特征脉冲可以根据实际应用来预先设定和调整,比如特征为数值XXYX,XXXYX,XXXXYX,X=0/1,Y=1/0,比如0010脉冲。比较电路132监测该特征脉冲的宽度与预设状态下,没有衰减或变形的信号脉冲相比,将比较结果输出到调整/选择输出信号电路133,如果该特征脉冲的宽度过长,则调整/选择信号输出电路133输出选择信号来减少多级均衡电路11的级数和/或输出调整信号来减少均衡电路11的均衡值,如果该特征脉冲的宽度过短,则调整/选择信号输出电路133输出选择信号来增加多级均衡电路11的级数和/或输出调整信号来增加均衡电路11的均衡值,该过程重复进行,直至均衡后的信号达到目标均衡值。以多级均衡电路包括三级均衡电路为例来说,请一并参考图2,图2是本发明第一实施例的模拟均衡器的一具体应用的结构示意图。如图2所示,多级均衡电路11包括第一级均衡电路111、第二级均衡电路112和第三级均衡电路113。
其中,第一级均衡电路111的输入端接收待均衡的高速信号IN,第一级均衡电路111的输出端分别和模拟复用器12的一输入端以及第二级均衡电路的112的输入端连接。第一级均衡电路111用于接收调整电路13输出的调整信号SEL1,并根据调整信号SEL1调整第一级均衡电路111中的可调电阻、可调电容和可调电流源中的至少一种,以使第一级均衡电路111按照预定要求对待均衡的高速信号IN进行均衡操作后,输出第一级均衡信号IN1。
第二级均衡电路112的输入端接收第一级均衡信号IN1,第二级均衡电路112的输出端分别和模拟复用器12的另一输入端以及第三级均衡电路的113的输入端连接。第二级均衡电路112用于接收调整电路13输出的调整信号SEL2,并根据调整信号SEL2调整第二级均衡电路112中的可调电阻、可调电容和可调电流源中的至少一种,以使第二级均衡电路112按照预定要求对第一级均衡信号IN1进行均衡操作后,输出第二级均衡信号IN2。
第三级均衡电路113的输入端接收第二级均衡信号IN2,第三级均衡电路113的输出端和模拟复用器12的又一输入端连接。第三级均衡电路113用于接收调整电路13输出的调整信号SEL3,并根据调整信号SEL3调整第三级均衡电路113中的可调电阻、可调电容和可调电流源中的至少一种,以使第三级均衡电路113按照预定要求对第二级均衡信号IN2进行均衡操作后,输出第三级均衡信号IN3。
模拟复用器12的三个输入端分别与第一级均衡电路111、第二级均衡电路112和第三级均衡电路113的输出端连接,模拟复用器12用于接收调整电路13输出的选择信号SELA,并根据选择信号SELA选择不同级数的均衡电路,以使模拟复用器12的输出端的输出信号OUT的均衡值等于所选择的均衡电路对应的目标均衡值,也即以使模拟复用器12的输出信号OUT为第一级均衡信号IN1、第二级均衡信号IN2或者第三级均衡信号IN3。
调整电路13中的时钟数据恢复电路131的输入端与模拟复用器12的输出信号OUT连接,调整/选择信号输出电路133的输出端输出调整信号SEL1、调整信号SEL2、调整信号SEL3和选择信号SELA。
举例来说,假设模拟均衡器包括三个档位的目标均衡值,目标均衡值即待均衡高速信号使用均衡器获得的增益补偿,第一档位为0到10dB,第二档位为10到20dB,第三档位为20到30dB,每个档位中包括依次增大的10个小档位,每个小档位对应1dB。其中,第一级均衡电路对应第一档位,第一级均衡电路和第二级均衡电路相连对应第二档位,第一级均衡电路、第二级均衡电路和第三级均衡电路相连对应第三档位。如果需要模拟均衡器100输出15dB的均衡值,模拟复用器12先选择一个档位,比如第二档位,生成一个均衡后信号OUT,这个均衡后信号OUT的均衡值假设是10,那么这个均衡后信号OUT会输入至调整电路13中的时钟数据恢复电路131,时钟数据恢复电路131会产生一个时钟信号对该均衡后的信号OUT重新采样,得到脉冲串。当时钟数据恢复电路131操作的是第一模式,时钟数据恢复电路131会根据HDMI界面时钟通道中所传送的信号来产生该时钟信号,第一模式比如说是HDMI接口模式,移动终端高清影音标准接口模式(MobileHigh-Definition Link(MHL)等;当时钟数据恢复电路131操作的是第二模式,时钟数据恢复电路131根据该均衡后的信号里所包含的频率信息来产生该时钟信号,第二模式比如说是DP接口模式、USB接口模式或者面向图像传输开发出的数字接口标准V-by-one接口模式等。在恢复出的脉冲串中,寻找特征脉冲,所述特征脉冲可以根据实际应用来预先设定和调整,比如特征为数值XXYX,XXXYX,XXXXYX,X=0/1,Y=1/0,比如0010的脉冲。比较电路132监测该特征脉冲的宽度的长短与预设状态下,没有衰减或变形的信号脉冲相比,将比较结果输出到调整/选择输出信号电路133,调整/选择输出信号电路133则需调整第一级均衡电路和第二级均衡电路至更高的增益(调整第二档位中的小档位至更大值),以此控制调整/选择输出电路133输出至多级均衡电路11的调整信号SEL1、调整信号SEL2以调整各级均衡电路11的均衡值并逐步达到目标均衡值15dB。
其中,随着档位的增加,模拟均衡器所采用的均衡电路的级数对应增加,模拟均衡器输出的功率逐步增加,模拟均衡器输出的频率峰值(Frequency Peaking)也即模拟均衡器所能补偿的频率峰值逐步增加。换个角度来说,当高速信号在传输的过程中信道衰减(Channel Lost)较小时,选择使用模拟均衡器的低档位以补偿较小的频率峰值,以在满足高速信号的频率响应的同时以较低的功率实现高速信号的均衡。当高速信号在传输的过程中信道衰减较大时,可以选择使用模拟均衡器的高档位以补偿较大的频率峰值,以在满足高速信号的频率响应的同时以合适的功率实现高速信号的均衡。在本实施例中,频率峰值是指模拟均衡器的频率响应曲线中,增益的最大值与增益的最小值之间的差值。
图3是图1中均衡电路的第一实施例的电路图,图3所示的均衡电路以NMOS电路为例进行说明。如图3所示,第N级均衡电路包括放大模块21,放大模块21包括第一NMOS管N1、第二NMOS管N2、第一可调电阻R11、第二可调电阻R12、第三可调电阻R13、第一可调电容C11、第二可调电容C12、第三可调电容C13、第一可调电流源I11和第二可调电流源I12。
其中,第一NMOS管N1和第二NMOS管N2的栅极接收差分输入信号(INP(N-1)、INM(N-1)),第一NMOS管N1和第二NMOS管N2的漏极输出差分输出信号(INPN、INMN),第一NMOS管N1的漏极与第一可调电阻R11、第一可调电容C11的一端连接,第二NMOS管N2的漏极与第二可调电阻R12、第二可调电容C12的一端连接,第一可调电阻R11和第二可调电阻R12的另一端连接,第一可调电容C11和第二可调电容C12的另一端接地,第一NMOS管N1的源极与第三可调电阻R13、第三可调电容C13的一端以及第一可调电流源I11的输入端连接,第二NMOS管N2的源极与第三可调电阻R13、第三可调电容C13的另一端以及第二可调电流源I12的输入端连接,第一可调电流源I11和第二可调电流源I12的输出端接地。
当第N级均衡电路为第一级均衡电路时,第一NMOS管N1和第二NMOS管N2的栅极接收的差分输入信号为待均衡的高速信号,第一NMOS管N1和第二NMOS管N2的漏极输出的差分输出信号为第一级均衡信号(INP1、INM1)。当第N级均衡电路为第二级均衡电路时,第一NMOS管N1和第二NMOS管N2的栅极接收的差分输入信号为第一级均衡电路输出的第一级均衡信号(INP1、INM1),第一NMOS管N1和第二NMOS管N2的漏极输出的差分输出信号为第二级均衡信号(INP2、INM2)。其它级数的均衡电路的输入信号和输出信号依次类推,为简约起见,在此不再详述。需要说明的是,第一级均衡信号IN1和第一级均衡信号(INP1、INM1)是同一信号的两种不同表示方式,其它级的均衡信号与此类似。
在本实施例中,放大模块21通过调整可调电阻、可调电容和和可调电流源来匹配例如DP、HDMI或USB中的不同速率的高速信号的频率响应,以实现按照预定要求进行均衡操作。其中,可调电流源用于调整偏置电流。
具体来说,当第一可调电流源I11和/或第二可调电流源I12的输出电流变大时,放大模块21实现高带宽的放大以满足高速率的高速信号的均衡。当第一可调电流源I11和/或第二可调电流源I12的输出电流变小时,放大模块21实现低带宽的放大以满足相对低速率的高速信号的均衡。
当第三可调电阻R13的电阻变大时,放大模块21实现低带宽的放大,当第三可调电阻R13的电阻变小时,放大模块21实现高带宽的放大。
当第三可调电容C13的电容值变大时,放大模块21所能补偿的频率峰值变大,当第三可调电容C13的电容值变小时,放大模块21所能补偿的频率峰值变小。
图4是图1中均衡电路的第二实施例的电路原理图,图4所示的均衡电路以NMOS电路为例进行说明。如图4所示,第N级均衡电路包括放大模块31和锁存模块32。在本实施例中,放大模块31和图3所示的放大模块21相同,为简约起见,在此不再详述。
在本实施例中,锁存模块32包括:第三NMOS管N3、第四NMOS管N4、第四可调电容C14、第三可调电流源I13和第四可调电流源I14。
其中,第三NMOS管N3的漏极与第一NMOS管N1的漏极和第四NMOS管N4的栅极连接,第四NMOS管N4的漏极与第二NMOS管N2的漏极和第三NMOS管N3的栅极连接,第三NMOS管N3的源极与第四可调电容C14的一端、第三可调电流源I13的输入端连接,第四NMOS管N4的源极与第四可调电容C14的另一端、第四可调电流源I14的输入端连接,第三可调电流源I13和第四可调电流源I14的输出端接地。
在本实施例中,锁存模块32用于对放大模块31输出的差分输出信号(INPN、INMN)进行缓存,以匹配放大模块31与模拟复用器12之间的信号传递。
图5是图1中均衡电路的第三实施例的电路原理图,图5所示的均衡电路以PMOS电路为例进行说明。如图5所示,第N级均衡电路包括放大模块41,放大模块41包括第一PMOS管P1、第二PMOS管P2、第一可调电阻R21、第二可调电阻R22、第三可调电阻R23、第一可调电容C21、第二可调电容C22、第三可调电容C23、第一可调电流源I21和第二可调电流源I22。
其中,第一PMOS管P1和第二PMOS管P2的栅极接收差分输入信号(INP(N-1)、INM(N-1)),第一PMOS管P1和第二PMOS管P2的源极输出差分输出信号(INPN、INMN),第一PMOS管P1的源极与第一可调电阻R21、第一可调电容C21的一端连接,第二PMOS管P2的源极与第二可调电阻R22、第二可调电容C22的一端连接,第一可调电阻R21和第二可调电阻R22的另一端连接后接地,第一可调电容C21和第二可调电容C22的另一端接地,第一PMOS管P1的漏极与第三可调电阻R23、第三可调电容C23的一端以及第一可调电流源I21的输出端连接,第二PMOS管P2的漏极与第三可调电阻R23、第三可调电容C23的另一端以及第二可调电流源I22的输出端连接,第一可调电流源I21和第二可调电流源I22的输入端连接。
图5所示的第三实施例的均衡电路和图3所示的第一实施例的均衡电路的调整方式类似,其差别仅为第一实施例的均衡电路为NMOS电路,第三实施例的均衡电路为PMOS电路,为简约起见,其调整方式在此不再详述。
图6是图1中均衡电路的第四实施例的电路原理图,图6所示的均衡电路以PMOS电路为例进行说明。如图6所示,第N级均衡电路包括放大模块51和锁存模块52。在本实施例中,放大模块51和图5所示的放大模块41相同,为简约起见,在此不再详述。
在本实施例中,锁存模块52包括:第三PMOS管P3、第四PMOS管P4、第四可调电容C24、第三可调电流源I23和第四可调电流源I24。
其中,第三PMOS管P3的源极与第一PMOS管P1的源极和第四PMOS管P4的栅极连接,第四PMOS管P4的源极与第二PMOS管P2的源极和第三PMOS管P3的栅极连接,第三PMOS管P3的漏极与第四可调电容C24的一端、第三可调电流源I23的输出端连接,第四PMOS管P4的漏极与第四可调电容C24的另一端、第四可调电流源I24的输出端连接,第三可调电流源I23和第四可调电流源I24的输入端连接。
在本实施例中,锁存模块52用于对放大模块51输出的差分输出信号(INPN、INMN)进行缓存,以匹配放大模块51与模拟复用器12之间的信号传递。
图7是图1中模拟复用器一实施例的电路原理图。如图7所示,模拟复用器12包括第四可调电阻R4、第五可调电阻R5和多个输入模块121,其中,输入模块121与级联的多级均衡电路11一一对应设置,输入模块121包括第五NMOS管N5、第六NMOS管N6和第五可调电流源I5。
其中,输入模块121中的第五NMOS管N5和第六NMOS管N6的栅极,也即模拟复用器12的一输入端,接收对应的均衡电路输出的差分输出信号。具体来说,第一个输入模块121接收第一级均衡电路输出的差分输出信号,也即第一级均衡信号(INP1、INM1),第二个输入模块121接收第二级均衡电路输出的差分输出信号,也即第二级均衡信号(INP2、INM2),…,第N个输入模块121接收第N级均衡电路输出的差分输出信号,也即第N级均衡信号(INPN、INMN)。输入模块121中第五NMOS管N5和第六NMOS管N6的漏极,也即模拟复用器的输出端,输出经均衡操作后的高速信号(OUTP,OUTM)。
其中,输入模块121中的第五可调电流源I5接收调整电路13输出的调整信号。
其中,第五NMOS管N5的漏极与第四可调电阻R4的一端连接,第六NMOS管N6的漏极与第五可调电阻R5的一端连接,第四可调电阻R4和第五可调电阻R5的另一端连接,第五NMOS管N5和第六NMOS管N6的源极连接后与第五可调电流源I5的输入端连接,第五可调电流源I5的输出端接地。
在本实施例中,模拟复用器12根据用户选择的均衡档位来确定经均衡操作后的高速信号(OUTP,OUTM)为第一级均衡信号(INP1、INM1),还是第二级均衡信号(INP2、INM2)…,还是第N级均衡信号(INPN、INMN)。
其中,调整电路13输出的选择信号连接至模拟复用器12中各输入模块121中的电流源I5,根据选择信号控制电流源I5是否调到0来进行断开的操作。
也就是说,在本实施例中,当模拟复用器12根据用户选择的均衡档位来确定经均衡操作后的高速信号(OUTP,OUTM)为第一级均衡信号(INP1、INM1)时,则根据选择信号控制除第一个输入模块121之外的其它输入模块121中的电流源I5调到0。当模拟复用器12根据用户选择的均衡档位来确定经均衡操作后的高速信号(OUTP,OUTM)为第二级均衡信号(INP2、INM2)时,则调整信号控制除第二个输入模块121之外的其它输入模块121中的电流源I5调到0。当模拟复用器12根据用户选择的均衡档位来确定经均衡操作后的高速信号(OUTP,OUTM)为第N级均衡信号(INPN、INMN)时,则根据选择信号控制除第N个输入模块121之外的其它输入模块121中的电流源I5调到0。其中,均衡档位越高,目标均衡值越大,模拟复用器12输出的均衡信号的级数越高。
请继续参考图1,在本实施例中,第一级均衡电路和其它级的均衡电路的电路类型相同,其均为NMOS电路或者PMOS电路。其中,第一级均衡电路的电路类型根据待均衡的高速信号的电位决定,当高速信号的电位较高时,选择NMOS电路,当高速信号的电位较低时,选择PMOS电路。
在其它实施例中,第一级均衡电路和其它级均衡电路的电路类型可以不相同。具体来说,当第一级均衡电路为NMOS电路时,其它级的均衡电路为PMOS电路;当第一级均衡电路为PMOS电路时,其它级的均衡电路为NMOS电路。
另外,在本实施例中,对于高速率的高速信号,为了实现高带宽的均衡,级联的均衡电路的级数优选为三级。具体来说,当高速信号的速率大于5Gb/s时,级联的均衡电路的级数优选为三级。
图8是本发明第二实施例的模拟均衡器的结构示意图。如图8所示,模拟均衡器200与图1所示的均衡器100的区别在于,均衡器200进一步包括增益放大电路14。
其中,增益放大电路14耦接于模拟复用器12,用于接收调整电路13输出的选择信号,调整经均衡操作后的高速信号的增益。
在本实施例中,增益放大电路14与级联的多级均衡电路11具有相同的电路结构。但是,虽然级联的多级均衡电路11和增益放大电路14虽然具有相同的电路结构,但由于可调电阻、可调电容和可调电流源经调整信号调整后的参数各不相同,两者在模拟均衡器中所起的作用也不同,级联的多级均衡电路11用于实现不同信道衰减的高速信号的不同的频率峰值补偿,而增益放大电路14用于实现经均衡操作后的高速信号的增益放大。
本发明的有益效果是:区别于现有技术的情况,本发明的模拟均衡器通过接收调整电路输出的调整信号和选择信号,并根据调整信号调整均衡电路中的可调电阻、可调电容和可调电流源中的至少一种,以及根据选择信号选择不同级数的均衡电路,以使模拟均衡器的实际输出值等于所选择的均衡电路对应的目标均衡值。通过上述方式,本发明能够灵活配置模拟均衡器输出的目标均衡值,从而实现对不同高速信号的均衡。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (16)
1.一种模拟均衡器,用于均衡一待均衡信号,其特征在于,所述模拟均衡器包括:
一调整电路,用于产生一调整信号及一选择信号;
级联的多级均衡电路,用于接收所述调整信号,并根据所述调整信号调整所述均衡电路中的可调电阻、可调电容和可调电流源中的至少一种,以对所述待均衡信号进行均衡操作;以及
模拟复用器,耦接于所述级联的多级均衡电路及所述调整电路,用于接收所述选择信号,并根据所述选择信号自所述多级均衡电路选择其中一级均衡电路所输出的均衡后信号输出;
其中,所述调整电路依据所述模拟复用器所输出均衡后信号及一目标均衡值调整所述调整信号及所述选择信号;
其中,所述调整电路包括:
一时钟数据恢复电路,用于产生一时钟信号,并根据所述时钟信号将所述均衡后信号恢复成脉冲串;
比较电路,耦接与所述时钟数据恢复电路,用于比较所述脉冲串与一预设脉冲,得到一比较结果;以及
调整/选择信号输出电路,耦接于所述比较电路,用于根据所述比较结果输出所述调整信号和所述选择信号。
2.根据权利要求1所述的模拟均衡器,其特征在于,所述时钟数据恢复电路利用所述时钟信号对该均衡后的信号重新采样,以得到所述脉冲串。
3.根据权利要求1所述的模拟均衡器,其特征在于,所述比较电路比较所述脉冲串中之一特征脉冲与所述预设脉冲,得到所述比较结果。
4.根据权利要求2所述的模拟均衡器,其特征在于,其中,当时钟数据恢复电路操作的是第一模式,时钟数据恢复电路会根据接口界面时钟通道所传送的信号产生该时钟信号;当时钟数据恢复电路操作的是第二模式,时钟数据恢复电路根据该均衡后的信号里所包含的频率信息产生该时钟信号。
5.根据权利要求3所述的模拟均衡器,其特征在于,所述比较电路比较所述特征脉冲与所述预设脉冲,其中所述预设脉冲是预设的状态下,在没有衰减或变形的信号脉冲。
6.根据权利要求5所述的模拟均衡器,其特征在于,所述调整/选择信号输出电路根据该比较结果,选择性输出选择信号来减少多级均衡电路的级数和/或输出调整信号来减少均衡电路的均衡值,或输出选择信号来增加多级均衡电路的级数和/或输出调整信号来增加均衡电路的均衡值,该过程重复进行,直至均衡后的信号达到所述目标均衡值。
7.根据权利要求1所述的模拟均衡器,其特征在于,所述均衡电路包括放大模块,所述放大模块包括第一MOS管、第二MOS管、第一可调电阻、第二可调电阻、第三可调电阻、第一可调电容、第二可调电容、第三可调电容、第一可调电流源和第二可调电流源;
其中,所述第一MOS管和所述第二MOS管的第一端接收差分输入信号,所述第一MOS管和所述第二MOS管的第二端输出差分输出信号,所述第一MOS管的第二端与所述第一可调电阻、所述第一可调电容的一端连接,所述第二MOS管的第二端与所述第二可调电阻、所述第二可调电容的一端连接,所述第一可调电阻和所述第二可调电阻的另一端连接,所述第一可调电容和所述第二可调电容的另一端接地,所述第一MOS管的第三端与所述第三可调电阻、所述第三可调电容的一端以及所述第一可调电流源的第一端连接,所述第二MOS管的第三端与所述第三可调电阻、所述第三可调电容的另一端以及所述第二可调电流源的第一端连接,所述第一可调电流源和所述第二可调电流源的第二端连接。
8.根据权利要求7所述的模拟均衡器,其特征在于,所述均衡电路进一步包括锁存模块,所述锁存模块包括:第三MOS管、第四MOS管、第四可调电容、第三可调电流源和第四可调电流源;
其中,所述第三MOS管的第二端与所述第一MOS管的第二端和所述第四MOS管的第一端连接,所述第四MOS管的第二端与所述第二MOS管的第二端和所述第三MOS管的第一端连接,所述第三MOS管的第三端与所述第四可调电容的一端、所述第三可调电流源的第一端连接,所述第四MOS管的第三端与所述第四可调电容的另一端、所述第四可调电流源的第一端连接,所述第三可调电流源和所述第四可调电流源的第二端连接。
9.根据权利要求7所述的模拟均衡器,其特征在于,当MOS管为NMOS管时,所述MOS管的第一端、第二端和第三端分别对应所述NMOS管的栅极、漏极和源极,可调电流源的第一端和第二端分别对应输入端和输出端,各所述可调电流源的所述输出端接地。
10.根据权利要求7所述的模拟均衡器,其特征在于,当MOS管为PMOS管时,所述MOS管的第一端、第二端和第三端分别对应所述PMOS管的栅极、漏极和源极,可调电流源的第一端和第二端分别对应输出端和输入端,所述第一可调电阻和所述第二可调电阻的另一端连接后接地。
11.根据权利要求7所述的模拟均衡器,其特征在于,当所述第一可调电流源和/或所述第二可调电流源的输出电流变大时,所述均衡电路的带宽变大。
12.根据权利要求7所述的模拟均衡器,其特征在于,当所述第三可调电容的电容值变大时,所述均衡电路所能补偿的频率峰值变大。
13.根据权利要求1所述的模拟均衡器,其特征在于,所述模拟复用器包括第四可调电阻、第五可调电阻和多个输入模块,其中,所述输入模块与级联的多级所述均衡电路一一对应设置,所述输入模块包括第五NMOS管、第六NMOS管和第五可调电流源;
其中,所述第五NMOS管和所述第六NMOS管的栅极接收对应的所述均衡电路输出的差分输出信号,所述第五NMOS管和所述第六NMOS管的漏极输出经均衡操作后的信号,所述第五NMOS管的漏极与所述第四可调电阻的一端连接,所述第六NMOS管的漏极与所述第五可调电阻的一端连接,所述第四可调电阻和所述第五可调电阻的另一端连接,所述第五NMOS管和所述第六NMOS管的源极连接后与所述第五可调电流源的输入端连接,所述第五可调电流源的输出端接地。
14.根据权利要求1所述的模拟均衡器,其特征在于,第一级所述均衡电路和其它级所述均衡电路的电路类型相同,所述电路类型为NMOS电路或者PMOS电路。
15.根据权利要求1所述的模拟均衡器,其特征在于,第一级所述均衡电路和其它级所述均衡电路的电路类型不相同;
其中,当第一级所述均衡电路为NMOS电路时,其它级的所述均衡电路为PMOS电路;当第一级所述均衡电路为PMOS电路时,其它级的所述均衡电路为NMOS电路。
16.根据权利要求1所述的模拟均衡器,其特征在于,所述模拟均衡器进一步包括增益放大电路;
所述增益放大电路耦接于所述模拟复用器,用于调整经均衡操作后的信号的增益。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610076609.6A CN105681238B (zh) | 2016-02-03 | 2016-02-03 | 一种模拟均衡器 |
US15/412,576 US9780979B2 (en) | 2016-02-03 | 2017-01-23 | Analog equalizer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610076609.6A CN105681238B (zh) | 2016-02-03 | 2016-02-03 | 一种模拟均衡器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105681238A CN105681238A (zh) | 2016-06-15 |
CN105681238B true CN105681238B (zh) | 2018-11-09 |
Family
ID=56303993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610076609.6A Active CN105681238B (zh) | 2016-02-03 | 2016-02-03 | 一种模拟均衡器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9780979B2 (zh) |
CN (1) | CN105681238B (zh) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106534007B (zh) * | 2016-11-23 | 2023-05-23 | 合肥中感微电子有限公司 | 一种模拟均衡器、通信接口及芯片 |
TWI612772B (zh) * | 2016-12-21 | 2018-01-21 | 瑞昱半導體股份有限公司 | 數位式視訊傳輸介面中的輔助通道傳收電路 |
US10187224B2 (en) * | 2017-03-15 | 2019-01-22 | Panasonic Corporation | Radio receiving apparatus |
US10931249B2 (en) | 2018-06-12 | 2021-02-23 | Kandou Labs, S.A. | Amplifier with adjustable high-frequency gain using varactor diodes |
CN110061940B (zh) * | 2018-06-21 | 2022-01-07 | 南方科技大学 | 一种均衡器系统 |
CN110830399B (zh) * | 2018-08-10 | 2022-04-15 | 扬智科技股份有限公司 | 信号接收装置与其均衡器调校方法 |
CN109831398B (zh) * | 2018-12-29 | 2021-11-26 | 晶晨半导体(上海)股份有限公司 | 一种串行数据接收器的多级均衡器增益的自动调整方法 |
CN109889457B (zh) * | 2019-01-25 | 2021-10-19 | 晶晨半导体(上海)股份有限公司 | 一种串行数据接收器的多级均衡器增益的控制方法 |
CN109905338B (zh) * | 2019-01-25 | 2021-10-19 | 晶晨半导体(上海)股份有限公司 | 一种串行数据接收器的多级均衡器增益的控制方法 |
US10680634B1 (en) | 2019-04-08 | 2020-06-09 | Kandou Labs, S.A. | Dynamic integration time adjustment of a clocked data sampler using a static analog calibration circuit |
US10608849B1 (en) | 2019-04-08 | 2020-03-31 | Kandou Labs, S.A. | Variable gain amplifier and sampler offset calibration without clock recovery |
US10749720B1 (en) * | 2019-05-22 | 2020-08-18 | Nvidia Corporation. | Receiver adaptation using stochastic gradient hill climbing with genetic mutation |
US12034576B2 (en) | 2019-05-22 | 2024-07-09 | Nvidia Corporation | Receiver and transmitter adaptation using stochastic gradient hill climbing with genetic mutation |
US11381431B2 (en) | 2019-05-22 | 2022-07-05 | Nvidia Corporation | Receiver and transmitter adaptation using stochastic gradient hill climbing with genetic mutation |
CN110212934B8 (zh) * | 2019-07-02 | 2024-06-21 | 湖北秉正讯腾科技有限公司 | 均衡器电路、均衡器及电器 |
US20210152404A1 (en) * | 2020-12-18 | 2021-05-20 | Intel Corporation | Analog equalization with peaking and slope control |
US11303484B1 (en) | 2021-04-02 | 2022-04-12 | Kandou Labs SA | Continuous time linear equalization and bandwidth adaptation using asynchronous sampling |
US11374800B1 (en) | 2021-04-14 | 2022-06-28 | Kandou Labs SA | Continuous time linear equalization and bandwidth adaptation using peak detector |
US11456708B1 (en) * | 2021-04-30 | 2022-09-27 | Kandou Labs SA | Reference generation circuit for maintaining temperature-tracked linearity in amplifier with adjustable high-frequency gain |
CN113206810B (zh) * | 2021-07-05 | 2021-09-17 | 牛芯半导体(深圳)有限公司 | 一种可调均衡器及调整方法 |
CN115001591B (zh) * | 2022-05-25 | 2023-08-04 | 西安交通大学 | 一种100g以上相干光检测用高速模拟复用器 |
CN117200727B (zh) * | 2023-11-06 | 2024-01-23 | 中国电子科技集团公司第二十九研究所 | 一种同轴增益均衡装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1129862A (zh) * | 1994-11-08 | 1996-08-28 | 罗姆股份有限公司 | 均衡器及使用该均衡器的音响装置 |
CN1691526A (zh) * | 2004-04-22 | 2005-11-02 | 瑞昱半导体股份有限公司 | 均衡器 |
CN101291307A (zh) * | 2007-04-18 | 2008-10-22 | 联发科技股份有限公司 | 均衡器以及映像方法 |
CN102301665A (zh) * | 2009-02-06 | 2011-12-28 | 国际商业机器公司 | 用于面积和功耗减少的dfe的电路和方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5670916A (en) * | 1995-10-27 | 1997-09-23 | Cypress Semiconductor Corp. | Adaptive equalizer circuit including multiple equalizer units |
US7164711B2 (en) * | 2003-01-22 | 2007-01-16 | Agere Systems Inc. | Programmable receive-side channel equalizer |
GB0413112D0 (en) * | 2004-06-14 | 2004-07-14 | Texas Instruments Ltd | High bandwidth, high gain receiver equaliser |
KR100633780B1 (ko) * | 2004-07-29 | 2006-10-16 | 삼성전자주식회사 | 적응적 이퀄라이저, 적응적 이퀄라이저를 구비한 통신수신기, 및 적응적 이퀄라이즈 방법 |
JP2010103974A (ja) * | 2008-09-29 | 2010-05-06 | Rohm Co Ltd | アダプティブイコライザ回路およびそれを用いたセレクタ |
US8417752B1 (en) * | 2009-05-21 | 2013-04-09 | Altera Corporation | Offset cancellation in equalizer circuitry |
TW201106663A (en) * | 2009-08-05 | 2011-02-16 | Novatek Microelectronics Corp | Dual-port input equalizer |
US9608845B2 (en) * | 2015-02-27 | 2017-03-28 | Huawei Technologies Co., Ltd. | Transmit apparatus and method |
US9729358B2 (en) * | 2015-05-29 | 2017-08-08 | Corning Optical Communications Wireless Ltd | Tunable radio frequency (RF) equalizer |
-
2016
- 2016-02-03 CN CN201610076609.6A patent/CN105681238B/zh active Active
-
2017
- 2017-01-23 US US15/412,576 patent/US9780979B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1129862A (zh) * | 1994-11-08 | 1996-08-28 | 罗姆股份有限公司 | 均衡器及使用该均衡器的音响装置 |
CN1691526A (zh) * | 2004-04-22 | 2005-11-02 | 瑞昱半导体股份有限公司 | 均衡器 |
CN101291307A (zh) * | 2007-04-18 | 2008-10-22 | 联发科技股份有限公司 | 均衡器以及映像方法 |
CN102301665A (zh) * | 2009-02-06 | 2011-12-28 | 国际商业机器公司 | 用于面积和功耗减少的dfe的电路和方法 |
Also Published As
Publication number | Publication date |
---|---|
US20170222848A1 (en) | 2017-08-03 |
US9780979B2 (en) | 2017-10-03 |
CN105681238A (zh) | 2016-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105681238B (zh) | 一种模拟均衡器 | |
US20170070370A1 (en) | Unequalized clock data recovery for serial i/o receiver | |
US7839212B2 (en) | Method and apparatus for a high bandwidth amplifier with wide band peaking | |
TWI687046B (zh) | 用於電壓模態信號發射器之兩階段式前饋等化器 | |
US8064508B1 (en) | Equalizer with controllably weighted parallel high pass and low pass filters and receiver including such an equalizer | |
CN101167248B (zh) | 连续时间均衡器、用于均衡传输线路中的信号的方法和系统 | |
US20020057101A1 (en) | Method and circuit for pre-emphasis equalization in high speed data communications | |
US8897178B2 (en) | Asymmetric full duplex communication including device power communication | |
CN107465402B (zh) | 用于补偿通信信道上的模式转换的方法和系统 | |
US20230141712A1 (en) | Optimal equalization partitioning | |
EP3809610B1 (en) | Signal generation device, method, and system | |
US10382234B2 (en) | Continuous time pre-cursor and post-cursor compensation circuits | |
CN108183696A (zh) | 一种低压高速可编程均衡电路 | |
WO2014101088A1 (en) | Compensation scheme for mhl common mode clock swing | |
US11206160B2 (en) | High bandwidth continuous time linear equalization circuit | |
CN106656883A (zh) | 一种低频增益分段可调的线性均衡器 | |
TWI617159B (zh) | 模擬等化器 | |
CN101471906B (zh) | 新连续时间可适性等化器架构 | |
US7804892B1 (en) | Circuitry for providing programmable decision feedback equalization | |
US20170302486A1 (en) | Asymmetric cross-connect system | |
Lin et al. | A 1.5-Gb/s equalizer with adaptive swing controller for TFT-LCD driver | |
CN211787486U (zh) | 一种基于可调幅度编码器的远距离数据信息传输系统 | |
CN108566349B (zh) | 一种高速低抖动模拟均衡器 | |
EP1237294B1 (en) | Method and apparatus for equalizing channel characteristics in a computer extension system | |
Gimeno et al. | A double loop continuous-time adaptive equalizer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20211027 Address after: China Taiwan Hsinchu Science Park Hsinchu city Dusing Road No. 1 Patentee after: MEDIATEK Inc. Address before: 1, 4th Floor, 26 Taiyuan Street, Zhubei City, Xinzhu County Patentee before: MSTAR SEMICONDUCTOR Inc. |