CN105610749B - 一种基于相位选择的快速同步自适应均衡解调装置 - Google Patents
一种基于相位选择的快速同步自适应均衡解调装置 Download PDFInfo
- Publication number
- CN105610749B CN105610749B CN201511004214.7A CN201511004214A CN105610749B CN 105610749 B CN105610749 B CN 105610749B CN 201511004214 A CN201511004214 A CN 201511004214A CN 105610749 B CN105610749 B CN 105610749B
- Authority
- CN
- China
- Prior art keywords
- module
- output
- input port
- phase
- frame head
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明公开了一种基于相位选择的快速同步自适应均衡解调装置,它涉及通信领域中相位选择、快速同步、自适应均衡等部分的装置。它由下变频模块、相位选择模块、自适应均衡模块和综合输出选择模块等部件组成。它由相位选择模块输出不同相位的信号,分别通过自适应均衡模块得到相应的解调信息,输出选择模块根据一定的法则选择相应的解调信息作为输出,保证自适应均衡其能够实现快速同步。本发明具有实现同步速度快以及实现简单等特点,特别适用于高速、突发的通信系统中。
Description
技术领域
本发明涉及通信领域中相位选择、快速同步、自适应均衡等部分的解调装置。特别适用于高速、突发的通信系统中。
背景技术
现有的自适应均衡解调装置的位同步是通过抽头系数的大小计算得来的,其位同步具有连续性和继承性等特点,当其应用于高速、突发的通信系统中时,由于每次突发传输时,位同步信号均需要有一个收敛的过程,且初始相位不确定,不能快速实现通信链路的快速位同步,导致其不适用于高速、突发的通信系统。
发明内容
本发明目的在于避免上述背景技术中的自适应均衡解调装置应用于高速、突发通信系统中无法实现快速位同步的不足之处而提供一种能够适用于高速、突发通信系统中的基于相位选择的快速同步自适应均衡解调装置。本发明具有实现同步速度快以及实现简单等特点。
本发明的目的是这样实现的:
一种基于相位选择的快速同步自适应均衡解调装置,包括下变频模块1、相位选择模块2、自适应均衡模块3和综合输出选择模块4;
下变频模块1分别接收外部时钟信号和外部数据信号,将时钟信号进行下变频后得到下变频时钟,将数据信号进行下变频后得到下变频信号,分别将下变频时钟和下变频信号输出至相位选择模块2;
相位选择模块2将收到的下变频信号进行相位选择后得到N路相位选择信号,每路相位选择信号对应一个时钟,将N路相位选择信号及其对应的时钟分别一一对应送至自适应均衡模块3;其中,N为大于3的自然数;
自适应均衡模块3将N路相位选择信号分别进行自适应均衡处理得到N组码元时钟、码元和眼图信息,将N组码元时钟、码元和眼图信息一一对应送至综合输出选择模块4;
综合输出选择模块4接收外部时钟信号,根据接收到的N组码元时钟、码元和眼图信息分别计算其帧头误码率,根据帧头误码率和眼图大小选择出解调信息后输出;其中,解调信息包括码元时钟和码元。
其中,所述的N为4,自适应均衡模块3包括第一至第四自适应均衡模块3-1至3-4,第一至第四自适应均衡模块3-1至3-4的结构均相同。
其中,所述的相位选择模块2包括分频模块5、第一延时模块6-1、第二延时模块6-1、第三延时模块6-3和数据采样模块7;下变频模块1输出的下变频时钟分别送至分频模块5的输入端口1、第一延时模块6-1的输入端口1、第二延时模块6-2的输入端口1和第三延时模块6-3的输入端口1;下变频模块1输出的下变频信号送至数据采样模块7的输入端口5;分频模块5将下变频时钟经过4分频后通过输出端口2分别将其送至第一延时模块6-1的输入端口2和数据采样模块7的输入端口1;第一延时模块6-1将输入信号延时一个时钟周期后通过输出端口3分别将其送至第二延时模块6-2的输入端口2和数据采样模块7的输入端口2;第二延时模块6-2将输入信号延时一个时钟周期后通过输出端口3分别将其送至第三延时模块6-3的输入端口2和数据采样模块7的输入端口3;第三延时模块6-3将输入信号延时一个时钟周期后通过输出端口3将其送至数据采样模块7的输入端口4;数据采样模块7利用分频模块5送来的代表第一相位的时钟对下变频信号进行采样,得到第一相位下变频信号的时钟和第一相位选择信号后由输出端口6和7分别一一对应输出;数据采样模块7利用第一延时模块6-1送来的代表第二相位的时钟对下变频信号进行采样,得到第二相位下变频信号的时钟和第二相位选择信号后由输出端口8和9分别一一对应输出;数据采样模块7利用第二延时模块6-2送来的代表第三相位的时钟对下变频信号进行采样,得到第三相位下变频信号的时钟和第三相位选择信号后由输出端口10和11分别一一对应输出;数据采样模块7利用第三延时模块6-3送来的代表第四相位的时钟对下变频信号进行采样,得到第四相位下变频信号的时钟和第四相位选择信号后由输出端口12和13分别一一对应输出。
其中,所述的综合输出选择模块4包括比较器8、第一帧头同步模块9-1、第二帧头同步模块9-2、第三帧头同步模块9-3、第四帧头同步模块9-4、第一帧头误码检测模块10-1、第二帧头误码检测模块10-2、第三帧头误码检测模块10-3、第四帧头误码检测模块10-4、帧头检测选择模块11和输出选择模块12;比较器8的输入端口1、2、3和4分别一一对应接收第一至第四自适应均衡模块3-1至3-4的眼图信息,其输入端口5接收外部时钟信号,比较器8比较四路眼图的大小后将数值最大的一路眼图的代码通过输出端口6送至输出选择模块12的输入端口1;第一自适应均衡模块3-1输出的第一相位的自适应均衡解调的时钟分别送至第一帧同步模块9-1的输入端口1、第一帧头误码检测模块10-1的输入端口1和输出选择模块12的输入端口11;第一自适应均衡模块3-1输出的第一相位的自适应均衡解调的码元分别送至第一帧同步模块9-1的输入端口2、第一帧头误码检测模块10-1的输入端口2、和输出选择模块12的输入端口12;第二自适应均衡模块3-2输出的第二相位的自适应均衡解调的时钟分别送至第二帧同步模块9-2的输入端口1、第二帧头误码检测模块10-2的输入端口1和输出选择模块12的输入端口9;第二自适应均衡模块3-2输出的第二相位的自适应均衡解调的码元分别送至第二帧同步模块9-2的输入端口2、第二帧头误码检测模块10-2的输入端口2、和输出选择模块12的输入端口10;第三自适应均衡模块3-3输出的第三相位的自适应均衡解调的时钟分别送至第三帧同步模块9-3的输入端口1、第三帧头误码检测模块10-3的输入端口1和输出选择模块12的输入端口7;第三自适应均衡模块3-3输出的第三相位的自适应均衡解调的码元分别送至第三帧同步模块9-3的输入端口2、第三帧头误码检测模块10-3的输入端口2、和输出选择模块12的输入端口8;第四自适应均衡模块3-4输出的第四相位的自适应均衡解调的时钟分别送至第四帧同步模块9-4的输入端口1、第四帧头误码检测模块10-4的输入端口1和输出选择模块12的输入端口5;第四自适应均衡模块3-4输出的第四相位的自适应均衡解调的码元分别送至第四帧同步模块9-4的输入端口2、第四帧头误码检测模块10-4的输入端口2、和输出选择模块12的输入端口6;第一帧同步模块9-1根据收到的第一相位的自适应均衡解调的时钟和第一相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第一帧头误码检测模块10-1的输入端口3和帧头检测选择模块11的输入端口2;第二帧同步模块9-2根据收到的第二相位的自适应均衡解调的时钟和第二相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第二帧头误码检测模块10-2的输入端口3和帧头检测选择模块11的输入端口4;第三帧同步模块9-3根据收到的第三相位的自适应均衡解调的时钟和第三相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第三帧头误码检测模块10-3的输入端口3和帧头检测选择模块11的输入端口6;第四帧同步模块9-4根据收到的第四相位的自适应均衡解调的时钟和第四相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第四帧头误码检测模块10-4的输入端口3和帧头检测选择模块11的输入端口8;第一帧头误码检测模块10-1对第一相位的自适应均衡解调的码元进行帧头误码检测得到第一相位帧头误码率,将第一相位帧头误码率通过其输出端口4送至帧头检测选择模块11的输入端口3;第二帧头误码检测模块10-2对第二相位的自适应均衡解调的码元进行帧头误码检测得到第二相位帧头误码率,将第二相位帧头误码率通过其输出端口4送至帧头检测选择模块11的输入端口5;第三帧头误码检测模块10-3对第三相位的自适应均衡解调的码元进行帧头误码检测得到第三相位帧头误码率,将第三相位帧头误码率通过其输出端口4送至帧头检测选择模块11的输入端口7;第四帧头误码检测模块10-4对第四相位的自适应均衡解调的码元进行帧头误码检测得到第四相位帧头误码率,将第四相位帧头误码率通过其输出端口4送至帧头检测选择模块11的输入端口9;帧头检测选择模块11对输入的所有帧同步信息进行检测,根据检测到的帧同步信息的先后顺序和帧头误码率的大小选择相应解调支路的代码并通过输出端口10送至输出选择模块12的输入端口3,其输出端口11输出帧同步信息并送至输出选择模块12的输入端口4;输出选择模块12的输入端口2接收外部时钟信号,根据帧同步信息选择解调支路代码相应的支路作为输出。
其中,所述的根据帧同步信息选择解调支路代码相应的支路作为输出,具体为:在帧同步信息为失步状态时,输出选择模块12选择比较器8输出的解调支路代码的相应支路作为输出;在帧同步信息为同步状态时,输出选择模块12选择帧头检测选择模块11输出的解调支路代码的相应支路作为输出。
本发明相比背景技术具有如下优点:
能够快速实现位同步;实现简单;适用于高速、突发的通信系统。
附图说明
图1是本发明电原理方框图。
图2是本发明的相位选择模块实施例的电原理图。
图3是本发明综合输出选择模块实施例的电原理图。
具体实施方式
下面结合附图对本发明做进一步详细的说明。
参照图1至图3,本发明由下变频模块1、相位选择模块2、第一自适应均衡模块3-1、第二自适应均衡模块3-2、第三自适应均衡模块3-3、第四自适应均衡模块3-4和综合输出选择模块4组成。图1是本发明的电原理方框图,实施例按图1连接线路。其中下变频模块1的输入端口1、2通过信号线分别与外部输入的时钟CLK、信号DATA相连接,下变频模块1的输出端口3、4分别将输出的下变频时钟CLK_R和下变频信息R送至相位选择模块2的输入端口1、2,其中下变频时钟CLK_R为码元速率的4倍;相位选择模块2经过相位选择后通过其输出端口3、4分别将第一相位的下变频信号的时钟CLK1和信号R1送至自适应均衡模块第一3-1输入端口1和2,通过其输出端口5、6分别将第二相位的下变频信号的时钟CLK2和信号R2送至第二自适应均衡模块3-2输入端口1和2,通过其输出端口7、8分别将第三相位的下变频信号的时钟CLK3和信号R3送至第三自适应均衡模块3-3输入端口1和2,通过其输出端口9、10分别将第四相位的下变频信号的时钟CLK4和信号R4送至第四自适应均衡模块3-4输入端口1和2;第一自适应均衡模块3-1的输出端口3、4、5分别一一对应输出第一相位的自适应均衡解调的时钟CLK_M1、码元M1和眼图信息EYE1,分别将其一一对应送至综合输出选择模块4的输入端口2、3、4;第二自适应均衡模块3-2的输出端口3、4、5分别一一对应输出第二相位的自适应均衡解调的时钟CLK_M2、码元M2和眼图信息EYE2,分别将其一一对应送至综合输出选择模块4的输入端口5、6、7;第三自适应均衡模块3-3的输出端口3、4、5分别一一对应输出第三相位的自适应均衡解调的时钟CLK_M3、码元M3和眼图信息EYE3,分别将其一一对应送至综合输出选择模块4的输入端口8、9、10;第四自适应均衡模块3-4的输出端口3、4、5分别一一对应输出第四相位的自适应均衡解调的时钟CLK_M4、码元M4和眼图信息EYE4,分别将其一一对应送至综合输出选择模块4的输入端口11、12、13;综合输出选择模块4的输入端口1通过信号线与外部输入的时钟CLK相连接;综合输出选择模块4根据接收到的4组码元时钟、码元和眼图信息分别计算其帧头误码率,根据帧头误码率和眼图大小选择相应的解调信息作为输出,其输出端口14输出解调时钟CLK_M_OUT,其输出端口15输出解调码字M_OUT。
本发明相位选择模块2的作用是通过分频模块及延时模块产生代表不同相位的时钟信号,然后对下变频信息进行采样,产生代表不同相位信息的下变频时钟和信息;它由分频模块5、第一延时模块6-1、第二延时模块6-1、第三延时模块6-3和数据采样模块7构成;如图2所示,图2是本发明相位选择模块2的电原理方框图,实施例按图2连接线路。其中,分频模块5由下变频时钟CLK_R分频出与码元速率相同的时钟,代表第一相位时钟,第一延时模块6-1对分频模块5输出的时钟延时一个下变频时钟CLK_R,得到代表第二相位的时钟,第二延时模块6-2对第一延时模块6-1输出的时钟延时一个下变频时钟CLK_R,得到代表第三相位的时钟,第三延时模块6-3对第二延时模块6-2输出的时钟延时一个下变频时钟CLK_R,得到代表第四相位的时钟,数据采样模块7采用四路代表不同相位的时钟分别对下变频信息进行采样,得到代表不同相位的下变频时钟CLK1-CLK4和信息R1-R4。
本发明综合输出选择模块4的作用是根据接收到的4组码元时钟、码元和眼图信息分别计算其帧头误码率,根据帧头误码率和眼图大小,在四路自适应均衡器的解调信息中选择一路作为输出;它由比较器8、第一帧头同步模块9-1、第二帧头同步模块9-2、第三帧头同步模块9-3、第四帧头同步模块9-4、第一帧头误码检测模块10-1、第二帧头误码检测模块10-2、第三帧头误码检测模块10-3、第四帧头误码检测模块10-4、帧头检测选择模块11和输出选择模块12构成;如图3所示,图3是本发明综合输出选择模块4的电原理方框图,实施例按图3连接线路。其中比较器8的输入端口1、2、3、4分别一一对应接收四路自适应均衡器的眼图信息EYE1、EYE2、EYE3、EYE4,其输入端口5接收外部输入的时钟CLK,比较器8比较四路均衡器的眼图信息的大小,将眼图最大的一路的代码输出(第一相位最大送1,第二相位最大送2,第三相位最大送3,第四相位最大送4);第一帧头同步模块9-1、第二帧头同步模块9-2、第三帧头同步模块9-3、第四帧头同步模块9-4分别对四路的解调码字M1-M4搜索帧头,并将帧头同步状态输出;第一帧头误码检测模块10-1、第二帧头误码检测模块10-2、第三帧头误码检测模块10-3、第四帧头误码检测模块10-4分别对四路解调码字M1-M4的帧头统计误码,并将统计结果输出;帧头检测选择模块11根据检测到的帧同步信息的先后顺序和帧头误码率的大小选择相应解调支路的代码选(第一相位送1,选第二相位送2,选第三相位送3,选第四相位送4)以及帧同步状态信息输出;输出选择模块12在帧同步状态为失步时,选择比较器8输出的解调支路代码的相应支路作为输出,在帧同步状态为同步时,选择帧头检测选择模块11输出的解调支路代码的相应支路作为输出。
本发明简要工作原理如下:
下变频模块对外部输入信号DATA进行下变频,输出的下变频时钟CLK_R为码元速率的4倍,并将相应的下变频信息时钟CLK_R和信息R送与相位选择模块2,相位选择模块2产生代表不同相位信息的下变频时钟和信息,并将其分别送与四路自适应均衡解调模块,四路自适应均衡解调模块分别对四路代表不同相位的下变频信息进行解调,然后将解调信息送与综合输出选择模块4,综合输出选择模块4根据接收到解调信息分别计算其帧头误码率,根据帧头误码率和眼图大小选择相应的解调支路的信息作为输出,输出解调时钟CLK_M_OUT、解调码字M_OUT。
Claims (5)
1.一种基于相位选择的快速同步自适应均衡解调装置,包括下变频模块(1)和多个自适应均衡模块(3),其特征在于:还包括相位选择模块(2)和综合输出选择模块(4);
下变频模块(1)分别接收外部时钟信号和外部数据信号,将时钟信号进行下变频后得到下变频时钟,将数据信号进行下变频后得到下变频信号,分别将下变频时钟和下变频信号输出至相位选择模块(2);
相位选择模块(2)将收到的下变频信号进行相位选择后得到N路相位选择信号,每路相位选择信号对应一个时钟,将N路相位选择信号及其对应的时钟分别一一对应送至N个自适应均衡模块(3);其中,N为大于3的自然数;
N个自适应均衡模块(3)将N路相位选择信号分别进行自适应均衡处理得到N组码元时钟、码元和眼图信息,将N组码元时钟、码元和眼图信息一一对应送至综合输出选择模块(4);
综合输出选择模块(4)接收外部时钟信号,根据接收到的N组码元时钟、码元和眼图信息分别计算其帧头误码率,根据帧头误码率和眼图大小选择出解调信息后输出;其中,解调信息包括码元时钟和码元。
2.根据权利要求1所述的一种基于相位选择的快速同步自适应均衡解调装置,其特征在于:所述的N为4,自适应均衡模块(3)包括第一至第四自适应均衡模块(3-1至3-4),第一至第四自适应均衡模块(3-1至3-4)的结构均相同。
3.根据权利要求2所述的一种基于相位选择的快速同步自适应均衡解调装置,其特征在于:所述的相位选择模块(2)包括分频模块(5)、第一延时模块(6-1)、第二延时模块(6-1)、第三延时模块(6-3)和数据采样模块(7);下变频模块(1)输出的下变频时钟分别送至分频模块(5)的输入端口1、第一延时模块(6-1)的输入端口1、第二延时模块(6-2)的输入端口1和第三延时模块(6-3)的输入端口1;下变频模块(1)输出的下变频信号送至数据采样模块(7)的输入端口5;分频模块(5)将下变频时钟经过4分频后通过输出端口2分别将其送至第一延时模块(6-1)的输入端口2和数据采样模块(7)的输入端口1;第一延时模块(6-1)将输入信号延时一个时钟周期后通过输出端口3分别将其送至第二延时模块(6-2)的输入端口2和数据采样模块(7)的输入端口2;第二延时模块(6-2)将输入信号延时一个时钟周期后通过输出端口3分别将其送至第三延时模块(6-3)的输入端口2和数据采样模块(7)的输入端口3;第三延时模块(6-3)将输入信号延时一个时钟周期后通过输出端口3将其送至数据采样模块(7)的输入端口4;数据采样模块(7)利用分频模块(5)送来的代表第一相位的时钟对下变频信号进行采样,得到第一相位下变频信号的时钟和第一相位选择信号后由输出端口6和7分别一一对应输出;数据采样模块(7)利用第一延时模块(6-1)送来的代表第二相位的时钟对下变频信号进行采样,得到第二相位下变频信号的时钟和第二相位选择信号后由输出端口8和9分别一一对应输出;数据采样模块(7)利用第二延时模块(6-2)送来的代表第三相位的时钟对下变频信号进行采样,得到第三相位下变频信号的时钟和第三相位选择信号后由输出端口10和11分别一一对应输出;数据采样模块(7)利用第三延时模块(6-3)送来的代表第四相位的时钟对下变频信号进行采样,得到第四相位下变频信号的时钟和第四相位选择信号后由输出端口12和13分别一一对应输出。
4.根据权利要求2所述的一种基于相位选择的快速同步自适应均衡解调装置,其特征在于:所述的综合输出选择模块(4)包括比较器(8)、第一帧头同步模块(9-1)、第二帧头同步模块(9-2)、第三帧头同步模块(9-3)、第四帧头同步模块(9-4)、第一帧头误码检测模块(10-1)、第二帧头误码检测模块(10-2)、第三帧头误码检测模块(10-3)、第四帧头误码检测模块(10-4)、帧头检测选择模块(11)和输出选择模块(12);比较器(8)的输入端口1、2、3和4分别一一对应接收第一至第四自适应均衡模块(3-1至3-4)的眼图信息,其输入端口5接收外部时钟信号,比较器(8)比较四路眼图的大小后将数值最大的一路眼图的代码通过输出端口6送至输出选择模块(12)的输入端口1;第一自适应均衡模块(3-1)输出的第一相位的自适应均衡解调的时钟分别送至第一帧同步模块(9-1)的输入端口1、第一帧头误码检测模块(10-1)的输入端口1和输出选择模块(12)的输入端口11;第一自适应均衡模块(3-1)输出的第一相位的自适应均衡解调的码元分别送至第一帧同步模块(9-1)的输入端口2、第一帧头误码检测模块(10-1)的输入端口2、和输出选择模块(12)的输入端口12;第二自适应均衡模块(3-2)输出的第二相位的自适应均衡解调的时钟分别送至第二帧同步模块(9-2)的输入端口1、第二帧头误码检测模块(10-2)的输入端口1和输出选择模块(12)的输入端口9;第二自适应均衡模块(3-2)输出的第二相位的自适应均衡解调的码元分别送至第二帧同步模块(9-2)的输入端口2、第二帧头误码检测模块(10-2)的输入端口2、和输出选择模块(12)的输入端口10;第三自适应均衡模块(3-3)输出的第三相位的自适应均衡解调的时钟分别送至第三帧同步模块(9-3)的输入端口1、第三帧头误码检测模块(10-3)的输入端口1和输出选择模块(12)的输入端口7;第三自适应均衡模块(3-3)输出的第三相位的自适应均衡解调的码元分别送至第三帧同步模块(9-3)的输入端口2、第三帧头误码检测模块(10-3)的输入端口2、和输出选择模块(12)的输入端口8;第四自适应均衡模块(3-4)输出的第四相位的自适应均衡解调的时钟分别送至第四帧同步模块(9-4)的输入端口1、第四帧头误码检测模块(10-4)的输入端口1和输出选择模块(12)的输入端口5;第四自适应均衡模块(3-4)输出的第四相位的自适应均衡解调的码元分别送至第四帧同步模块(9-4)的输入端口2、第四帧头误码检测模块(10-4)的输入端口2、和输出选择模块(12)的输入端口6;第一帧同步模块(9-1)根据收到的第一相位的自适应均衡解调的时钟和第一相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第一帧头误码检测模块(10-1)的输入端口3和帧头检测选择模块(11)的输入端口2;第二帧同步模块(9-2)根据收到的第二相位的自适应均衡解调的时钟和第二相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第二帧头误码检测模块(10-2)的输入端口3和帧头检测选择模块(11)的输入端口4;第三帧同步模块(9-3)根据收到的第三相位的自适应均衡解调的时钟和第三相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第三帧头误码检测模块(10-3)的输入端口3和帧头检测选择模块(11)的输入端口6;第四帧同步模块(9-4)根据收到的第四相位的自适应均衡解调的时钟和第四相位的自适应均衡解调的码元输出帧同步信息并通过其输出端口3分别送至第四帧头误码检测模块(10-4)的输入端口3和帧头检测选择模块(11)的输入端口8;第一帧头误码检测模块(10-1)对第一相位的自适应均衡解调的码元进行帧头误码检测得到第一相位帧头误码率,将第一相位帧头误码率通过其输出端口4送至帧头检测选择模块(11)的输入端口3;第二帧头误码检测模块(10-2)对第二相位的自适应均衡解调的码元进行帧头误码检测得到第二相位帧头误码率,将第二相位帧头误码率通过其输出端口4送至帧头检测选择模块(11)的输入端口5;第三帧头误码检测模块(10-3)对第三相位的自适应均衡解调的码元进行帧头误码检测得到第三相位帧头误码率,将第三相位帧头误码率通过其输出端口4送至帧头检测选择模块(11)的输入端口7;第四帧头误码检测模块(10-4)对第四相位的自适应均衡解调的码元进行帧头误码检测得到第四相位帧头误码率,将第四相位帧头误码率通过其输出端口4送至帧头检测选择模块(11)的输入端口9;帧头检测选择模块(11)对输入的所有帧同步信息进行检测,根据检测到的帧同步信息的先后顺序和帧头误码率的大小选择相应解调支路的代码并通过输出端口10送至输出选择模块(12)的输入端口3,其输出端口11输出帧同步信息并送至输出选择模块(12)的输入端口4;输出选择模块(12)的输入端口2接收外部时钟信号,根据帧同步信息选择解调支路代码相应的支路作为输出。
5.根据权利要求4所述的一种基于相位选择的快速同步自适应均衡解调装置,其特征在于:所述的根据帧同步信息选择解调支路代码相应的支路作为输出,具体为:在帧同步信息为失步状态时,输出选择模块(12)选择比较器(8)输出的解调支路代码的相应支路作为输出;在帧同步信息为同步状态时,输出选择模块(12)选择帧头检测选择模块(11)输出的解调支路代码的相应支路作为输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201511004214.7A CN105610749B (zh) | 2015-12-28 | 2015-12-28 | 一种基于相位选择的快速同步自适应均衡解调装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201511004214.7A CN105610749B (zh) | 2015-12-28 | 2015-12-28 | 一种基于相位选择的快速同步自适应均衡解调装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105610749A CN105610749A (zh) | 2016-05-25 |
CN105610749B true CN105610749B (zh) | 2018-09-14 |
Family
ID=55990291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201511004214.7A Active CN105610749B (zh) | 2015-12-28 | 2015-12-28 | 一种基于相位选择的快速同步自适应均衡解调装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105610749B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110572220B (zh) * | 2019-06-30 | 2021-11-23 | 哈尔滨工业大学(威海) | 面向无速率水声通信的联合盲频域均衡与无速率译码算法 |
CN117349093B (zh) * | 2023-09-21 | 2024-08-13 | 深圳市紫光同创电子有限公司 | 眼图监测电路、芯片及电子设备 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101051849A (zh) * | 2007-05-11 | 2007-10-10 | 浙江大学 | 多模式手持对讲机的芯片构架及多模式实现方法 |
CN101296214A (zh) * | 2008-06-25 | 2008-10-29 | 中国电子科技集团公司第五十四研究所 | 时间正交频分复用调制解调器 |
JP2008282477A (ja) * | 2007-05-10 | 2008-11-20 | Sony Corp | データ再生装置及びデータ再生方法 |
CN202261286U (zh) * | 2011-09-29 | 2012-05-30 | 中国电子科技集团公司第五十四研究所 | 基于时间分集的自适应调制解调器 |
CN103748576A (zh) * | 2011-10-17 | 2014-04-23 | 松下电器产业株式会社 | 自适应均衡器 |
-
2015
- 2015-12-28 CN CN201511004214.7A patent/CN105610749B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008282477A (ja) * | 2007-05-10 | 2008-11-20 | Sony Corp | データ再生装置及びデータ再生方法 |
CN101051849A (zh) * | 2007-05-11 | 2007-10-10 | 浙江大学 | 多模式手持对讲机的芯片构架及多模式实现方法 |
CN101296214A (zh) * | 2008-06-25 | 2008-10-29 | 中国电子科技集团公司第五十四研究所 | 时间正交频分复用调制解调器 |
CN202261286U (zh) * | 2011-09-29 | 2012-05-30 | 中国电子科技集团公司第五十四研究所 | 基于时间分集的自适应调制解调器 |
CN103748576A (zh) * | 2011-10-17 | 2014-04-23 | 松下电器产业株式会社 | 自适应均衡器 |
Non-Patent Citations (1)
Title |
---|
一种新型混合自适应均衡算法的研究;刘莹;《工程实践》;20051027;第29卷(第1期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN105610749A (zh) | 2016-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO1998033292A1 (en) | Digital phase aquisition with delay-locked loop | |
CN102522981B (zh) | 一种高速并行接口电路 | |
CN101874379B (zh) | 比特识别电路 | |
CA2820436C (en) | Method and apparatus of cross-correlation with application to channel estimation and detection | |
US20090034728A1 (en) | Multiplexed multilane hybrid scrambled transmission coding | |
CN110620809B (zh) | 用于针对有损协议执行包间间隙修复的系统和方法 | |
JPH0142172B2 (zh) | ||
CN105208467B (zh) | 宽带接入网系统的帧对齐装置 | |
JP4855157B2 (ja) | ビット速度判定装置 | |
CN101599811A (zh) | 一种数据处理装置,通信设备以及数据处理方法 | |
JPH03113928A (ja) | クロック同期ネットワーク及びデータ通信法 | |
CN103944583B (zh) | SerDes中高速串行信号的并行化处理方法及装置 | |
CN103888147B (zh) | 一种串行转并行转换电路和转换器以及转换系统 | |
CN104579570A (zh) | 数据接收器、数据接收系统和数据传输系统 | |
CN103841009A (zh) | 一种以太网数据和e1数据的转换与级联的fpga实现方法 | |
CN105610749B (zh) | 一种基于相位选择的快速同步自适应均衡解调装置 | |
JPH0936849A (ja) | ビット同期回路及びビット同期方式 | |
CN205179051U (zh) | 一种可见光通信的快速信号恢复电路 | |
CN106209292B (zh) | 一种利用过采样方法实现stm-1的sdh光接口的方法与装置 | |
RU2271069C2 (ru) | Способ и схема синхронного приема при высокоскоростной передаче данных от абонента на центральный узел в системе оптической передачи данных | |
CN204362064U (zh) | 数据接收器、数据接收系统和数据传输系统 | |
CN202406095U (zh) | 一种高速并行接口电路 | |
CN101521567A (zh) | 取样方法及其数据恢复电路 | |
CN100358323C (zh) | 在以太无源光网络中传输电信时分复用业务的网关设备 | |
EP1791289B1 (en) | Passive optical network media access controller assisted clock recovery |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |