CN105608055B - 一种基于位串架构的蝶形运算单元、fft处理器及方法 - Google Patents
一种基于位串架构的蝶形运算单元、fft处理器及方法 Download PDFInfo
- Publication number
- CN105608055B CN105608055B CN201610057241.9A CN201610057241A CN105608055B CN 105608055 B CN105608055 B CN 105608055B CN 201610057241 A CN201610057241 A CN 201610057241A CN 105608055 B CN105608055 B CN 105608055B
- Authority
- CN
- China
- Prior art keywords
- multiplier
- adder
- bit
- data
- subtracter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
- G06F17/10—Complex mathematical operations
- G06F17/14—Fourier, Walsh or analogous domain transformations, e.g. Laplace, Hilbert, Karhunen-Loeve, transforms
- G06F17/141—Discrete Fourier transforms
- G06F17/142—Fast Fourier transforms, e.g. using a Cooley-Tukey type algorithm
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Data Mining & Analysis (AREA)
- Theoretical Computer Science (AREA)
- Discrete Mathematics (AREA)
- Algebra (AREA)
- Databases & Information Systems (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Complex Calculations (AREA)
Abstract
本发明公开了一种基于位串架构的蝶形运算单元,包括时延补偿器、乘法器、第一加法器、减法器,所述时延补偿器连接所述第一加法器、所述减法器,用于对输入的数据进行延时,以匹配所述乘法器的输出延时;所述乘法器连接所述第一加法器、所述减法器,用于将输入其中的数据与对应的旋转因子进行乘法运算;所述第一加法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相加后输出第一结果,每个计算周期内首次运算时,所述第一加法器的进位标志位设置为0;所述减法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相减后输出第二结果;任意一个时钟周期,所述时延补偿器、所述乘法器均只接收一个比特的数据输入。
Description
技术领域
本发明涉及数字通信领域,特别涉及一种基于位串架构的蝶形运算单元、 FFT处理器及方法。
背景技术
快速傅里叶变换(FFT)广泛应用在数字信号处理领域,特别是作为OFDM 系统的核心技术之一,被广泛应用在802.11a、802.16、DAB与DVB-T等标准中,并将成为下一代无线通信技术的基础。已有FFT的VLSI实现大致可以分为基于存储器(Memory-Based)实现与基于流水线(Pipeline-Based)。基于存储器的结构的设计有双存储器(Ping-Pong RAM)与缓存存储(Cache-Memory) 等众多结构。
但上述传统技术也存在着一些缺陷,图1所示是现有技术的一种蝶形运算单元,由于数据运算和存储字长固定,传统设计只能处理数据字长固定的数据,其处理功能单一,其处理数据的L个字长比特在同一时钟并行输入、输出,因此需要分解FFT并反复迭代计算,导致设计逻辑复杂,处理时钟数较多,同时传统技术为了降低硬件面积,难以支持很大点数的FFT计算。
发明内容
为了解决这些潜在问题,本发明的目的在于克服现有技术中所存在的上述不足,提供一种设计逻辑简单、处理时钟较少、很好的支持大点数FFT计算的基于位串架构的蝶形运算单元。
为了实现上述发明目的,本发明采用的技术方案是:
一种基于位串架构的蝶形运算单元,包括时延补偿器、乘法器、第一加法器、减法器,
所述时延补偿器连接所述第一加法器、所述减法器,用于对输入的数据进行延时,以匹配所述乘法器的输出延时;
所述乘法器连接所述第一加法器、所述减法器,用于将输入其中的数据与对应的旋转因子进行乘法运算;
所述第一加法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相加后输出第一结果,每个计算周期内首次运算时,所述第一加法器的进位标志位设置为0;
所述减法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相减后输出第二结果;
任意一个时钟周期,所述时延补偿器、所述乘法器均只接收一个比特的数据输入。
进一步地,所述加法器、减法器均由一位全加器组成。
进一步地,所述减法器包括取反器、第二加法器,所述乘法器输出端连接所述取反器输入端,所述取反器输出端连接所述第二加法器,所述第二加法器的进位标志位在每个计算周期第一个时钟周期置为1,其他时钟周期置为前一时钟周期第二加法器的进位输出。
进一步地,所述乘法器由多个一位全加器构成,所述一位全加器的个数与一位全加器之间的连接方式由旋转因子确定,所述乘法器逐比特地完成输入序列与旋转因子的常系数乘法。
进一步地,所述旋转因子使用CSD序列进行表示。
本发明同时提供一种基于位串架构的FFT处理器,包括多个如本发明的一种基于位串架构的蝶形运算单元。
本发明还提供一种基于位串架构的蝶形运算FFT处理方法,利用分解算法将FFT分解到多级运算单元阵列,并利用所述串行计算与存储的运算单元阵列实现对FFT的全部点数并行计算。
进一步地,所述基于位串架构的蝶形运算FFT处理方法包括:
对2m点的FFT,将其分解至2点,并建立m级蝶形运算阵列,每级阵列包括N/2个本发明中的蝶形运算单元,其中m=log2N,N是每个周期的采样点个数;
确定每个所述蝶形运算单元的乘法器中的旋转因子参数;
确定每个时延补偿器的延迟时间参数;
确定处理字长并据此确定电路计算周期;
根据上述参数设计每个蝶形运算单元,并按照CTA分解算法对所述的每个蝶形运算单元进行连接。
进一步地,还包括,根据所述字长确定对所述蝶形运算单元中的进位符进行更新的时间。
与现有技术相比,本发明的有益效果
1、本发明的一种基于位串架构的蝶形运算单元通过采用全并行流水结构,任意一个时钟周期均只接收一个比特的数据输入,一个字长周期就可以完成全部点数的FFT的计算,大幅度减少了时钟处理;同时,由于本发明采用逐比特数据处理,对于不同字长的数据处理需要,只更改控制逻辑而不需改变硬件结构,从而可以支持多种字长数据的计算。
2、现有技术完成FFT控制逻辑与计算结构较为复杂,本发明的一种基于位串架构的FFT通过将全并行FFT中的运算单元和存储单元转换为一位全加器和一位寄存器,从而很好的降低了结构复杂度和运算复杂度,并提高了计算运行效率。
附图说明
图1是现有技术的一种蝶形运算单元结构框图。
图2是本发明的一个实施例示出的一种基于位串架构的蝶形运算单元结构框图。
图3是本发明的一个实施例示出的乘法器设计流程框图。
图4是本发明的一个实施例示出的FFT处理器的流程框图。
图5是本发明的一个实施例示出的长度为2N点FFT处理器的流程框图。
图6是本发明的一个实施例示出的长度为2N点FFT处理器的结构框图。
图7是本发明的一个实施例示出的8点FFT实施示例图。
图8是本发明的一个实施例示出的8点FFT的乘法器实施示例图。
附图标记:201-乘法器、202-时延补偿器、203-第一加法器、204-减法器、 205-取反器、206-第二加法器。
具体实施方式
下面结合具体实施方式对本发明作进一步的详细描述。但不应将此理解为本发明上述主题的范围仅限于以下的实施例,凡基于本发明内容所实现的技术均属于本发明的范围。
实施例1:
图2是本发明的一个实施例示出的一种基于位串架构的蝶形运算单元结构框图,包括时延补偿器202、乘法器201、第一加法器203、减法器204,
所述时延补偿器202连接所述第一加法器203、所述减法器204,用于对输入的数据进行延时,以匹配所述乘法器201的输出延时;
所述乘法器201连接所述第一加法器203、所述减法器204,用于将输入其中的数据与对应的旋转因子进行乘法运算;
所述第一加法器203用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相加后输出第一结果,每个计算周期内首次运算时,所述第一加法器 203的进位标志位设置为0,其他时钟周期置为前一时钟周期第一加法器的进位输出;
所述减法器204用于根据所述时延补偿器202输出的数据和所述乘法器 201输出的数据相减后输出第二结果;
任意一个时钟周期,所述时延补偿器202、所述乘法器201均只接收一个比特的数据输入。
设数据可表示为x=aL-1aL-2…a1a0,其中最高位aL-1为符号位,在每个时钟数据逐比特串行输入,第一个时钟先输入最低位a0,然后逐位输入至第L个时钟输入aL-1,在第L+1个时钟输入下一个数据的最低位。数据输入后分别进入乘法器201和时延补偿器202。乘法器完成对旋转因子的常系数乘法后,数据也是逐比特输入第一加法器203与减法器204,完成加法和减法后数据再逐比特输出。
进一步地,所述第一加法器、减法器均由一位全加器组成。
一位全加器逻辑运算简单,便于设计,构成的加法器、减法器结构简单。
进一步地,所述减法器204包括取反器205、第二加法器206,所述乘法器201输出端连接所述取反器205输入端,所述取反器205输出端连接所述第二加法器206,在每个计算周期内首次运算时,所述第二加法器206的进位标志位设置为1,其他时钟周期置为前一时钟周期第二加法器206的进位输出。
时延补偿器202为乘法器延迟补偿,由于乘法器201将会带来L′拍时钟的处理迟滞,为了保证数据在输入第一加法器203和减法器204之前对齐,需要额外补偿延迟。第一加法器203为基于单比特全加器实现的串入串出单比特加法器,其中输入为两路加数与一路低位进位,输出为和与向高位的进位。计算第一个比特时进位初始化为“0”,第二时刻开始将输出的进位延迟反馈回进位输入。减法 器 204为基于单比特全加器实现的减法器,与第一加法器203的不同之处在于为了将减数转换为补码,在该路将数字取反,同时初始的进位为“1”。
取反器将减法运算的减数转化为补码,在进行减法运算时,在每个计算周期的第一个时钟运算时,第二加法器的进位标志位需要设置为“1”,其他时钟周期置为前一时钟周期第二加法器的进位输出。
本发明的一种基于位串架构的蝶形运算单元通过采用全并行流水结构,任意一个时钟周期均只接收一个比特的数据输入,一个计算周期就可以完成全部点数的FFT的计算,大幅度减少了时钟处理;同时,由于本发明采用逐比特数据处理,对于不同字长的数据处理需要,只更改控制逻辑而不需改变硬件结构,从而可以支持多种字长数据的计算。
进一步地,所述乘法器由多个一位全加器构成,所述一位全加器的个数与一位全加器之间的连接方式由旋转因子确定,所述乘法器逐比特地完成输入序列与旋转因子的常系数乘法。
进一步地,所述旋转因子使用CSD序列进行表示。
旋转因子的CSD(正则有符号系数)数表示为:其中最高位cL′-1为整数位,其余位为小数位,由于乘法可以表达成移位加形式:即每一个非零的cL′-1-i(i=0到L′-1),其将对应输入序列右移i位再求和。基于串行的计算过程,是先从右移位数最多的序列的最低比特开始,和移位次多的序列对应相加,数据利用比特加法器单比特处理,然后当下一个移位序列的最低位到达时,再添加一个比特加法器或减法器来进行之前的计算结果与这一序列的计算,这样循环至最后i=L′时终止。图3所示是本发明的一个实施例示出的乘法器设计流程框图,其步骤包括:
步骤301:首先设置抽头延迟线模型,延迟数为L′。
步骤302:将需要的旋转因子转换为定长的CSD数表示,设长度为L′,则
步骤303:设置遍历CSD数的下标循环变量i。
步骤304:从i=0开始,由旋转因子CSD数的低位c0向高位读取,每次读一位,然后i=i+1。
步骤305:判断ci是否是非零位。若是,跳到步骤309,若不是,跳到步骤306。
步骤306:判断ci是否小于0,若是,跳到步骤307,若不是,跳到步骤 308。
步骤307:ci小于0代表对应序列应该取补码,设置一个单比特减法器。减法器的输入为:被减数是前一个加法器或减法器的计算结果经过移位器,移位器移位的个数为前一个非零CSD数下标与现在时刻CSD数下标之差,减数连接该序列对应的延迟线抽头,减数在第i时刻选通,选通前输入为0。特别地,当读入的第一个和第二个ci都小于0,对应第一次的运算为两个补码序列求和时,进位时刻需要调整。
步骤308:ci大于0代表对应序列应该取原码,设置一个单比特加法器。加法器的一个输入为:前一个加法器或减法器的计算结果经过移位器,移位器移位的个数为前一个非零CSD数下标与现在时刻CSD数下标之差,若是第一个和第二个非零位则连接都第一个加法器;另一个加数输入为ci对应的延迟线抽头。加数在第i时刻选通,选通前输入为0。
步骤309:判断是否i=L′,如果是则CSD序列已经读完,跳到步骤310,否则跳到步骤304。
步骤310:去除多余延迟。由于可能存在CSD数最低的几个位和最高的几个位为零的情况,为0的低位不对应计算序列,应该去除。
步骤311:最后需要在加法器和延迟线之间插入流水寄存器,使关键路径为一个单比特加法器。
步骤312:完成乘法器设计并输出。
现有技术中,在全并行完成2N点FFT时需要的乘法器数量多达 (N/2)log2N个,其结构复杂、运算复杂,而本发明的一种基于位串架构的蝶形运算单元通过将现有技术中的乘法器转换成为多个一位全加器,从而很好的降低了结构复杂度、运算复杂度,减少了硬件面积,从而提高了运行效率与生产效率。
本发明提供一种基于位串架构的FFT处理方法,利用分解算法将FFT分解到多级运算单元阵列,并利用所述串行计算与存储的运算单元阵列实现对FFT 的全部点数并行计算。
具体的,将所需处理FFT逐步分解至需要直接电路计算的点数,其中分解点数互质时依据PFA算法,非互质时使用CTA算法;
构建FFT处理运算单元阵列,处理单元分为m级,其中第j级阵列中运算单元处理点数为Nj,该级运算单元数有N/Nj。其中一级与另一级之间可能有旋转因子调整,设计各级FFT的计算电路,并对所有计算与存储单元应用串行化。设计各个运算单元中旋转因子的串行乘法器,并将加法减法与延迟串行化。
图4是本发明的一个实施示例出的FFT处理流程框图,其步骤包括:
步骤401:依照CTA算法与PFA算法将FFT点数分解至直接计算的较小点数上。N点的离散傅里叶变换表达式为其中旋转因子表达式为其中n,k∈[0,N-1],对于分解N=N1N2,当分解的较小点数N1,N2互质时,使用PTA算法可以将原本N点的FFT改写为先做N1点FFT,然会再做N2点的:当N1,N2不互质时,利用CTA算法可以将FFT改写为先做N1点FFT,然后点乘上旋转因子之后再做N2点FFT:分解出的 N1N2点数还是较大时,可以将N1或N2再进行迭代分解,直到分解成m个希望直接进行计算的点数:
步骤402:构建FFT处理运算单元阵列,依据步骤401分为m级:其中第j级阵列中运算单元处理点数为Nj,这一级将有N/Nj个Nj点运算单元。其中一级与另一级之间可能有旋转因子调整。
步骤403:确定FFT处理阵列中的各旋转因子参数。
步骤404:确定每一级乘法器的延迟以及延迟补偿器时间参数。
步骤405:根据步骤403和步骤404分别设计所有所述旋转因子的串行乘法器以及所述串行运算单元,并将加法减法与延迟串行化。
步骤406:确定输入数据的字长,根据所述字长确定对所述运算单元中的进位符进行更新的时间。
步骤407:输出设计的电路。
特别地,当长度为基2时,图5是本发明的一个实施例示出长度为N=2m点FFT处理器的流程框图,包括如下步骤:
步骤501:依照CTA算法将N点FFT分解成为m级2点FFT。
步骤502:建立m级蝶形运算阵列,每级阵列包括N/2个如本发明的一种基于位串架构的蝶形运算单元,其中m=log2N,N为全并行输入的各FFT 点数。
步骤503:确定各2点蝶形运算单元中的各旋转因子参数。
步骤504:确定每一级乘法器的延迟以及延迟补偿器时间参数。
步骤505:分别设计所有所述旋转因子的乘法器以及所述蝶形运算单元。
步骤506:确定输入数据的字长,根据所述字长确定对所述运算单元中的进位符进行更新的时间。
步骤507:输出设计的电路。
图6是本发明的一个实施例示出的长度为2N点FFT处理器的结构框图。
按照图5所述的步骤建立如图6所示的全并行FFT处理器,其中模块602 为第一级BU阵列,模块603为第二级,以此类推。以处理N=2m点FFT,处理字长为L比特为例,蝶形运算单元阵列将会有m级,每一级有N/2个BU;对全并行的N路数据输入,每一路都是串行输入,小端数据先输入。数据在每个时钟逐比特输入第一级蝶形运算单元BU阵列602,BU对数据进行乘加运算、经过一定处理迟滞后输入到第二级阵列603,并继续处理下去直至第m级处理完成后输出。
实施例2:
图7所示是本发明的一个实施例示出的8点FFT实施示例图。
首先由于FFT点数N=8=2m=23,可知全并行电路需要3级BU阵列,每一级BU有4个,将BU阵列编号如图7中所示;其次明确BU阵列中乘法器的旋转因子,可知BU编号1到5、7和9的旋转因子为1,BU6、8和11 旋转因子为-j,BU10和12的旋转因子分别为0.707(1+j)和0.707(-1+j)。乘法计算式分别为:与-j相乘-j(x+yj)=-y+xj,相当于将IQ两路交换,同时将将y取补码;与0.707(1+j)相乘0.707(1+j)(x+yj)=0.707[x-y+(x+y)j];同时与0.707(-1+j)相乘0.707(-1+j)(x+yj)=0.707[-x-y+(x-y)j],涉及到的常系数乘法器系数都是0.707。图8是本发明的一个实施例示出的8点FFT 的乘法器实施示例图,其中示出的0.707的CSD数只取了7位,表示为 1.0-0-0101(“-”代表该位为“-1”)。同时为了数据对齐,可以在第三级乘法器阵列的相应位置应该插入寄存器。在明确BU单元以及乘法器之后,将各个BU单元按照蝶形运算分解结果连线,就可构成FFT处理器。
上面结合附图对本发明的具体实施方式进行了详细说明,但本发明并不限制于上述实施方式,在不脱离本申请的权利要求的精神和范围情况下,本领域的技术人员可以作出各种修改或改型。
Claims (6)
1.一种基于位串架构的蝶形运算单元,其特征在于,包括时延补偿器、乘法器、第一加法器、减法器,
所述时延补偿器连接所述第一加法器、所述减法器,用于对输入的数据进行延时,以匹配所述乘法器的输出延时;
所述乘法器连接所述第一加法器、所述减法器,用于将输入其中的数据与对应的旋转因子进行乘法运算;
所述第一加法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相加后输出第一结果,每个计算周期内首次运算时,所述第一加法器的进位标志位设置为0;
所述减法器用于根据所述时延补偿器输出的数据和所述乘法器输出的数据相减后输出第二结果;
任意一个时钟周期,所述时延补偿器、所述乘法器均只接收一个比特的数据输入;
其中,所述乘法器由多个一位全加器构成,所述一位全加器的个数与一位全加器之间的连接方式由旋转因子确定,所述乘法器逐比特地完成输入序列与旋转因子的常系数乘法;而且,所述旋转因子使用CSD序列进行表示。
2.根据权利要求1所述的一种基于位串架构的蝶形运算单元,其特征在于,所述第一加法器、减法器均由一位全加器组成。
3.根据权利要求2所述的一种基于位串架构的蝶形运算单元,其特征在于,所述减法器包括取反器、第二加法器,所述乘法器输出端连接所述取反器输入端,所述取反器输出端连接所述第二加法器,每个计算周期首次运算时,所述第二加法器的进位标志位设置为1。
4.一种基于位串架构的FFT处理器,其特征在于,包括多个如权利要求1-3任一项所述的一种基于位串架构的蝶形运算单元。
5.一种基于位串架构的FFT处理方法,其特征在于,包括以下步骤:
依照CTA算法与PFA算法将FFT点数分解至直接计算的较小点数上,对2m点的FFT,将其分解至2点,并建立m级蝶形运算阵列,每级阵列包括N/2个如权利要求1-3任一项所述的蝶形运算单元,其中m=log2N,N是每个周期的采样点个数;
确定每个所述蝶形运算单元的乘法器中的旋转因子参数;
确定每个时延补偿器的延迟时间参数;
确定处理字长并据此确定电路计算周期;
根据上述参数设计每个蝶形运算单元,并按照CTA算法对所述的每个蝶形运算单元进行连接。
6.根据权利要求5所述的一种基于位串架构的FFT处理方法,其特征在于,还包括如下步骤:
根据所述字长确定对所述蝶形运算单元中的进位符进行更新的时间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610057241.9A CN105608055B (zh) | 2016-01-27 | 2016-01-27 | 一种基于位串架构的蝶形运算单元、fft处理器及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610057241.9A CN105608055B (zh) | 2016-01-27 | 2016-01-27 | 一种基于位串架构的蝶形运算单元、fft处理器及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105608055A CN105608055A (zh) | 2016-05-25 |
CN105608055B true CN105608055B (zh) | 2018-07-31 |
Family
ID=55988001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610057241.9A Active CN105608055B (zh) | 2016-01-27 | 2016-01-27 | 一种基于位串架构的蝶形运算单元、fft处理器及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105608055B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106817106A (zh) * | 2016-12-21 | 2017-06-09 | 上海华为技术有限公司 | 一种并行fir滤波方法及fir滤波器 |
CN108628805A (zh) * | 2018-04-02 | 2018-10-09 | 郑州云海信息技术有限公司 | 一种低功耗的蝶形运算单元及处理方法、fft处理器 |
CN109558638B (zh) * | 2018-10-23 | 2023-03-24 | 清华大学 | Fft处理器 |
CN113378108B (zh) * | 2020-02-25 | 2023-04-18 | 珠海市煊扬科技有限公司 | 音频处理装置的快速傅立叶变换电路 |
CN112988111B (zh) * | 2021-03-05 | 2022-02-11 | 唐山恒鼎科技有限公司 | 一种单比特乘法器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61101872A (ja) * | 1984-10-24 | 1986-05-20 | Sony Corp | 高速フ−リエ変換演算回路 |
JP2002288151A (ja) * | 2001-03-28 | 2002-10-04 | Hitachi Kokusai Electric Inc | 高速フーリエ変換回路及び高速フーリエ逆変換回路 |
CN101617306A (zh) * | 2005-04-12 | 2009-12-30 | Nxp股份有限公司 | 快速傅立叶变换结构 |
CN101847137A (zh) * | 2009-03-27 | 2010-09-29 | 杭州中科微电子有限公司 | 一种实现基2fft计算的fft处理器 |
CN104268124A (zh) * | 2014-09-26 | 2015-01-07 | 中国人民解放军国防科学技术大学 | 一种fft实现装置和方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100585583C (zh) * | 2007-12-19 | 2010-01-27 | 沖电气(新加坡)技术中心 | 3780点离散傅利叶变换处理器 |
CN102081592B (zh) * | 2009-11-27 | 2012-07-04 | 重庆重邮信科通信技术有限公司 | 一种混合基dft和idft快速实现方法及装置 |
-
2016
- 2016-01-27 CN CN201610057241.9A patent/CN105608055B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61101872A (ja) * | 1984-10-24 | 1986-05-20 | Sony Corp | 高速フ−リエ変換演算回路 |
JP2002288151A (ja) * | 2001-03-28 | 2002-10-04 | Hitachi Kokusai Electric Inc | 高速フーリエ変換回路及び高速フーリエ逆変換回路 |
CN101617306A (zh) * | 2005-04-12 | 2009-12-30 | Nxp股份有限公司 | 快速傅立叶变换结构 |
CN101847137A (zh) * | 2009-03-27 | 2010-09-29 | 杭州中科微电子有限公司 | 一种实现基2fft计算的fft处理器 |
CN104268124A (zh) * | 2014-09-26 | 2015-01-07 | 中国人民解放军国防科学技术大学 | 一种fft实现装置和方法 |
Non-Patent Citations (2)
Title |
---|
基于FPGA的DRM系统中OFDM技术的研究;林兴业;《中国优秀硕士学位论文全文数据库 信息科技辑》;20130115(第1期);第I136-630页 * |
基于FPGA的高性能浮点型FFT处理器设计;许朋等;《武汉大学学报(工学版)》;20150228;第48卷(第1期);第120-124页 * |
Also Published As
Publication number | Publication date |
---|---|
CN105608055A (zh) | 2016-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105608055B (zh) | 一种基于位串架构的蝶形运算单元、fft处理器及方法 | |
CN109643228A (zh) | 用于浮点乘加运算的低能耗尾数乘法 | |
CN104375802B (zh) | 一种乘除法器及运算方法 | |
CN107305485A (zh) | 一种用于执行多个浮点数相加的装置及方法 | |
Li et al. | Efficient FPGA implementation of softmax function for DNN applications | |
CN106970775A (zh) | 一种可重构定浮点通用加法器 | |
CN108021781A (zh) | 一种可参数化的fft ip核设计和优化方法 | |
CN105045560A (zh) | 一种定点乘加运算方法和装置 | |
CN108733627A (zh) | 一种正定矩阵Cholesky分解的FPGA实现方法 | |
CN102339217A (zh) | 一种浮点数乘加器融合处理装置及方法 | |
CN111984227A (zh) | 一种针对复数平方根的近似计算装置及方法 | |
CN106951394A (zh) | 一种可重构定浮点通用fft处理器 | |
US20030149712A1 (en) | Higher precision divide and square root approximations | |
CN109298848A (zh) | 双模式浮点除法平方根的电路 | |
CN104679721A (zh) | 一种fft处理器的运算方法 | |
CN108205518A (zh) | 获取函数值的装置、方法及神经网络装置 | |
Wei et al. | A reconfigurable 4-GS/s power-efficient floating-point FFT processor design and implementation based on single-sided binary-tree decomposition | |
Zhao et al. | High performance and resource efficient FFT processor based on CORDIC algorithm | |
CN108595148A (zh) | 除法函数实现方法、电路、芯片以及系统 | |
Nguyen et al. | An FPGA-based implementation of a pipelined FFT processor for high-speed signal processing applications | |
CN207352597U (zh) | 一种基于cordic算法的鉴相装置 | |
Altamimi et al. | Novel seed generation and quadrature-based square rooting algorithms | |
Mankar et al. | Multiplier‐less VLSI architectures for radix‐22 folded pipelined complex FFT core | |
CN112051983B (zh) | 一种基于流水线的有限域高斯约当消元装置 | |
Shrivastava et al. | Implementation of Radix-2 Booth Multiplier and Comparison with Radix-4 Encoder Booth Multiplier |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |