CN112988111B - 一种单比特乘法器 - Google Patents

一种单比特乘法器 Download PDF

Info

Publication number
CN112988111B
CN112988111B CN202110244597.4A CN202110244597A CN112988111B CN 112988111 B CN112988111 B CN 112988111B CN 202110244597 A CN202110244597 A CN 202110244597A CN 112988111 B CN112988111 B CN 112988111B
Authority
CN
China
Prior art keywords
output
module
gate
configurable
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110244597.4A
Other languages
English (en)
Other versions
CN112988111A (zh
Inventor
刘亚静
袁书娟
孙卫勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tangshan Hengding Technology Co ltd
Original Assignee
Tangshan Hengding Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tangshan Hengding Technology Co ltd filed Critical Tangshan Hengding Technology Co ltd
Priority to CN202110244597.4A priority Critical patent/CN112988111B/zh
Publication of CN112988111A publication Critical patent/CN112988111A/zh
Application granted granted Critical
Publication of CN112988111B publication Critical patent/CN112988111B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/52Multiplying; Dividing

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)

Abstract

本发明涉及一种单比特乘法器。所述单比特乘法器的乘数与被乘数均为1bit数据流,输出为1bit数据流。所述单比特乘法器通过采用可配置加法矩阵模块、可配置乘加矩阵模块及可配置延时模块,就可以完成乘法运算,相较于现有技术中的乘法器具有更好的信噪比,且所用资源更少。

Description

一种单比特乘法器
技术领域
本发明涉及电子元器件领域,特别是涉及一种单比特乘法器。
背景技术
delta-sigma模数转换器输出1bit数据流,通常将其进行抽取滤波,转换为多位数据信号,然后采用一般的数字信号处理方法进行处理。采用该种方式进行数字信号处理存在以下缺点:
首先,抽取滤波会引入延迟,抽取率越大,延迟越大;
其次,转换为多位数据信号,会使后续的信号处理运算(如加、减、乘等操作)结构复杂,占用较大的资源;
此外,数据的传输要通过多位数据线进行,同样会耗费大量资源。
因此,基于上述缺点,直接对1bit数据流进行数据处理可以从根本上解决多位数据处理与传输过程中存在的种种问题,具有非常重要的价值。
而乘法器是基本的运算单元之一,是设计各种算法的基本单元,因此设计1bit的乘法器具有重要的实际应用价值。
发明内容
本发明的目的是提供一种单比特乘法器,以解决现有技术中存在的上述缺点。
为实现上述目的,本发明提供了如下方案:
一种单比特乘法器,包括:可配置延时模块、可配置乘加矩阵模块和可配置加法矩阵模块;
所述可配置延时模块、所述可配置乘加矩阵模块和所述可配置加法矩阵模块依次连接;
所述可配置延时模块用于对1bit输入信号进行延时;
所述可配置乘加矩阵模块用于对所述1bit输入信号进行内循环,以得到第一输出结果;所述第一输出结果为N个1bit数据流;
所述可配置加法矩阵模块用于根据所述第一输出结果得到第二输出结果;所述第二输出结果为所述单比特乘法器的运算结果;所述乘积为1bit数据流。
可选的,所述可配置延时模块包括:第一延时配置单元和第二延时配置单元;
所述第一延时配置单元和所述第二延时配置单元均与所述可配置乘加矩阵模块连接;所述第一延时配置单元用于对所述乘法器的第一输入信号进行延时;所述第二延时配置单元用于对所述乘法器的第二输入信号进行延时;所述第一输入信号为乘数;所述第二输入信号为被乘数。
可选的,所述第一延时配置单元和所述第二延时配置单元均由多个寄存器级联而成。
可选的,所述可配置乘加矩阵模块包括可配置同或矩阵单元和可配置加法器矩阵单元;所述可配置同或矩阵单元由多个同或门乘法器级联而成;所述可配置加法器矩阵单元由多个加法器级联而成;多个所述加法器进行梯度排列,且梯度第l级上的加法器的个数为2l-1
其中,所述梯度第l级上的加法器的输入端均与所述可配置同或矩阵单元块连接;所述梯度第l级上的加法器的输出端均与梯度第l-1级上的加法器的输入端连接,以此类推,直至梯度第二级上的加法器的输出端与梯度第一级上的加法器的输入端连接;梯度第一级上的加法器的输出端即为可配置乘加矩阵模块的输出端,l的取值范围为l∈[1,log2N],N=2m,m为自然数;
所述可配置乘加矩阵模块的输出端与所述可配置加法矩阵模块的输入端连接。
可选的,所述可配置加法矩阵模块包括多个加法器;
多个所述加法器进行梯度排列,且梯度第l级上的加法器的个数为2l-1
可选的,所述加法器包括:输入信号处理模块、状态转换控制模块和输出生成模块;
所述输入信号处理模块分别与所述输出生成模块和所述状态转换控制模块连接;
所述输入信号处理模块用于根据输入的1bit操作数生成第一输出数据和第二输出数据,并用于进行加法和减法间的切换;所述状态转换控制模块用于根据所述第二输出数据生成第三输出数据;所述输出生成模块用于根据所述第一输出数据、所述第二输出数据和第三输出数据生成进行加法或减法后的结果。
可选的,所述输入信号处理模块包括:第一1bit数据输入接口、第二1bit数据输入接口、第三1bit数据输入接口;
所述第一1bit数据输入接口用于输入第一操作数;所述第二1bit数据输入接口用于输入第二操作数;所述第三1bit数据输入接口用于输入第三操作数;所述第三操作数为0;
所述输入信号处理模块的第一输出接口与所述输出生成模块的第一输入接口连接;所述输入信号处理模块的第一输出接口用于将所述第一操作数和所述第三操作数的与运算结果输入到所述输出生成模块中;所述输入信号处理模块的第二输出接口分别与所述状态转换控制模块的输入接口和所述输出生成模块的第二输入接口连接;所述输入信号处理模块的第二输出接口用于将所述第二操作数和所述第三操作数的异或运算结果输入到所述状态转换控制模块中;所述输出生成模块的第三输入接口与所述状态转换控制模块的输出接口连接。
可选的,所述输入信号处理模块包括:第一异或门,第二异或门和第一与门;
所述第一异或门的第一输入端与所述第二1bit数据输入接口连接;所述第一异或门的第二输入端与所述第三1bit数据输入接口连接;所述第一异或门的输出端分别与所述第二异或门的第二输入端以及第一与门的第二输入端连接;所述第一与门的第一输入端与所述第一1bit数据输入接口连接;所述第一与门的输出端与所述第一输出接口连接;所述第二异或门的输出端与所述第二输出接口连接。
可选的,所述状态转换控制模块包括:第三异或门和存储单元;
所述第三异或门的第二输入端与所述状态转换控制模块的输入接口连接;所述第三异或门的输出端与所述存储单元的第一输入端连接;所述存储单元的第二输入端与所述状态转换控制模块的式中信号更新接口连接;所述存储单元的输出端与所述第三异或门的第一输入端连接;
可选的,所述输出生成模块包括:第二与门和或门;
所述第二与门的第一输入端与所述输出生成模块的第二输入接口连接;所述第二与门的第二输入端与所述输出生成模块的第三输入接口连接;所述第二与门的输出端与所述或门的第二输入端连接;所述或门的第一输入端与所述输出生成模块的第一输入接口连接;所述或门的输出端与所述输出生成模块的输出接口连接。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本发明提供的单比特乘法器乘数与被乘数分别为1bit数据流,输出为1bit数据流。该单比特乘法器通过采用可配置加法矩阵模块、可配置乘加矩阵模块及可配置延时模块,就可以完成乘法运算,相较于现有技术中的乘法器,本乘法器可以直接处理1bit数据流的乘法运算,具有更好的信噪比,且所用资源更少。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的单比特乘法器的结构示意图;
图2为本发明实施例提供的延时配置单元的结构示意图;
图3为本发明实施例提供的乘法单元的结构示意图;
图4为本发明实施例提供的可配置加法矩阵模块的结构示意图;
图5为本发明实施例提供的加法器的结构示意图;
图6为本发明实施例提供的由可配置乘加矩阵模块和可配置加法矩阵模块组成的1bit乘加模块的结构示意图;
图7为本发明实施例提供的加法器的输入信号处理模块的结构示意图;
图8为明实施例提供的加法器的状态转换控制模块的结构示意图;
图9为本发明实施例提供的加法器的输出生成模块的结构示意图。
符号说明:
1-延时配置单元X(第一延时配置单元),2-延时配置单元Y(第二延时配置单元),3-可配置乘加矩阵模块,4-可配置加法矩阵模块,5-加法器,5-1输入信号处理模块,5-2状态转换控制模块,5-3输出生成模块,6-同或门乘法器。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的目的是提供一种能够直接进行1bit数据流乘法运算,具有良好信噪比、资源占用少等特点的单比特乘法器。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
图1为本发明提供的单比特乘法器的结构示意图,如图1所示,一种单比特乘法器,包括:可配置延时模块、可配置乘加矩阵模块3和可配置加法矩阵模块4。
所述可配置延时模块、所述可配置乘加矩阵模块3和所述可配置加法矩阵模块4依次连接。
所述可配置延时模块用于对1bit输入信号进行延时。
所述可配置乘加矩阵模块3用于对所述1bit输入信号进行内循环,以得到第一输出结果。所述第一输出结果为N个1bit数据流。
所述可配置加法矩阵模块4用于根据所述第一输出结果得到第二输出结果。所述第二输出结果为所述单比特乘法器的运算结果。所述乘积为1bit数据流。
作为本发明的优选实施方式,上述可配置延时模块包括:第一延时配置单元1和第二延时配置单元2。
所述第一延时配置单元1和所述第二延时配置单元2均与所述可配置乘加矩阵模块3连接。所述第一延时配置单元1用于对所述乘法器的第一输入信号进行延时。所述第二延时配置单元2用于对所述乘法器的第二输入信号进行延时。所述第一输入信号为乘数。所述第二输入信号为被乘数。
其中,所述第一延时配置单元1和所述第二延时配置单元2均由多个寄存器级联而成。延时配置单元的具体结构如图2所示。
作为本发明的另一优选实施方式,上述可配置乘加矩阵模块3包括可配置同或矩阵单元和可配置加法器矩阵单元。如图3所示,每一所述可配置同或矩阵单元由多个同或门乘法器6级联而成。
多个所述同或门乘法器6均与所述可配置延时模块的输出端连接。所述可配置加法器矩阵单元由多个加法器级联而成。多个所述加法器进行梯度排列,且梯度第l级上的加法器的个数为2l-1
其中,所述梯度第l(即log2N)级上的加法器的输入端均与所述可配置同或矩阵单元块连接;所述梯度第l级上的加法器的输出端均与梯度第l-1级上的加法器的输入端连接,以此类推,直至梯度第二级上的加法器的输出端与梯度第一级上的加法器的输入端连接;梯度第一级上的加法器的输出端即为可配置乘加矩阵模块的输出端,l的取值范围为l∈[1,log2N],N=2m,m为自然数。
所述可配置乘加矩阵模块的输出端与所述可配置加法矩阵模块的输入端连接。
作为本发明的另一优选实施方式,上述可配置加法矩阵模块4包括多个加法器5。
如图4所示,多个所述加法器5进行梯度排列,且梯度第l级上的加法器5的个数为2l-1
如图5所示,上述加法器5具体包括:输入信号处理模块5-1、状态转换控制模块5-2和输出生成模块5-3。
所述输入信号处理模块5-1分别与所述输出生成模块5-3和所述状态转换控制模块5-2连接。
所述输入信号处理模块5-1用于根据输入的1bit操作数生成第一输出数据和第二输出数据,并用于进行加法和减法间的切换。所述状态转换控制模块5-2用于根据所述第二输出数据生成第三输出数据。所述输出生成模块5-3用于根据所述第一输出数据、所述第二输出数据和第三输出数据生成进行加法或减法后的结果。
其中,所述输入信号处理模块5-1包括:第一1bit数据输入接口、第二1bit数据输入接口、第三1bit数据输入接口。
所述第一1bit数据输入接口用于输入第一操作数。所述第二1bit数据输入接口用于输入第二操作数。所述第三1bit数据输入接口用于输入第三操作数。所述第三操作数为0。
所述输入信号处理模块5-1的第一输出接口与所述输出生成模块5-3的第一输入接口连接。所述输入信号处理模块5-1的第一输出接口用于将所述第一操作数和所述第三操作数的与运算结果输入到所述输出生成模块5-3中。所述输入信号处理模块5-1的第二输出接口分别与所述状态转换控制模块5-2的输入接口和所述输出生成模块5-3的第二输入接口连接。所述输入信号处理模块5-1的第二输出接口用于将所述第二操作数和所述第三操作数的异或运算结果输入到所述状态转换控制模块5-2中。所述输出生成模块5-3的第三输入接口与所述状态转换控制模块5-2的输出接口连接。
优选的,如图7所示,所述输入信号处理模块5-1还可以包括:第一异或门,第二异或门和第一与门。
所述第一异或门的第一输入端与所述第二1bit数据输入接口连接。所述第一异或门的第二输入端与所述第三1bit数据输入接口连接。所述第一异或门的输出端分别与所述第二异或门的第二输入端以及第一与门的第二输入端连接。所述第一与门的第一输入端与所述第一1bit数据输入接口连接。所述第一与门的输出端与所述第一输出接口连接。所述第二异或门的输出端与所述第二输出接口连接。
优选的,如图8所示,所述状态转换控制模块5-2包括:第三异或门和存储单元。
所述第三异或门的第二输入端与所述状态转换控制模块5-2的输入接口连接。所述第三异或门的输出端与所述存储单元的第一输入端连接。所述存储单元的第二输入端与所述状态转换控制模块5-2的式中信号更新接口连接。所述存储单元的输出端与所述第三异或门的第一输入端连接。
优选的,如图9所示,所述输出生成模块5-3包括:第二与门和或门。
所述第二与门的第一输入端与所述输出生成模块5-3的第二输入接口连接。所述第二与门的第二输入端与所述输出生成模块5-3的第三输入接口连接。所述第二与门的输出端与所述或门的第二输入端连接。所述或门的第一输入端与所述输出生成模块5-3的第一输入接口连接。所述或门的输出端与所述输出生成模块5-3的输出接口连接。
基于本发明提供的可配置乘加矩阵模块3和可配置加法矩阵模块4可以形成1bit的乘加模块,其具体结构如图6所示。
下面提供一个具体实施案例进一步说明本发明的方案。
在确定本发明提供的单比特乘法器的具体结构之前,需要确定本发明所设计的单比特乘法器的数学表达式。按照数学表达式,将各个子模块进行连接。
单比特乘法器的输出方程可表示为:
Figure BDA0002963612290000091
式中,u(i)为乘法器的被乘数,为1bit数据流格式,v(j)为乘法器的乘数,为1bit数据流格式。N为参数设置值,表示乘法器进行运算时,需要用到的被乘数或乘数的数据值个数,N=2m,m为自然数,一旦选定,不能实时更改。n表示第nT时刻,其中T为数据流的更新周期,i表示第iT时刻,其中i∈[n-N+1,n],表示在计算第nT时刻的乘法输出z(n)时,需要用到(n-N+1)T到nT时刻的被乘数u的值。j表示第jT时刻,其中j∈[n-N+1,n],表示在计算第nT时刻的乘法输出z(n)时,需要用到(n-N+1)T到nT时刻的乘数v的值,
Figure BDA0002963612290000092
则乘法器的输出可表示为z(n)=Sn。因此可以进一步得到,要实现单比特乘法器,需要进行两层循环,即内循环和外循环。本发明利用可配置乘加矩阵模块3实现内循环Si,利用可配置加法矩阵模块4实现外循环Sn。则单比特乘法器的实现框图如图1所示。
依据上述理论基础,对单比特乘法器中的各个模块进行如下设计:
(1)可配置延时模块
可配置延时模块对乘法器的两个1bit输入信号进行延时。该模块包括延时配置单元X(第一延时配置单元1)和延时配置单元Y(所述第二延时配置单元2)。每一延时配置单元均是由N个寄存器级联而成。其中N为用户设置的参数,可以根据实际需要进行选择。
(2)可配置乘加矩阵模块3
可配置乘加矩阵模块3包括可配置同或矩阵单元和可配置加法器矩阵单元;所述可配置同或矩阵单元由多个同或门乘法器6级联而成,如图3所示。
同或门乘法器6的两个输入为1bit数据流,输出为一个1bit数据流,输出与输入是同或关系,如公式(2)所示:
Figure BDA0002963612290000101
式中,Qi为同或门乘法器6的输出,CI为同或门乘法器6的第一输入,Di为同或门乘法器6的第二输入,
Figure BDA0002963612290000102
表示取反。
(3)可配置加法矩阵模块4
可配置加法矩阵模块4包括:多个加法器5。多个所述加法器5按图4所示的级联连接方法进行梯度排列,且梯度第l级上的加法器5的个数为2l-1
上述加法器5的数学表达式为:
Figure BDA0002963612290000103
式中,X、Y为1bit全加法器5的两个1bit输入。Cn为加法器5的输出进位信号,作为1bit加法器5的输出。Sn为加法器5的输出和信号,为1bit数据。Sl-1、Sn-2分别为Sn经过1个时钟,2个时钟的延时得到的数据。令Ci=2Sn-1-Sn-2为加法器5的输入进位信号,其之间的关系如下表1所示。
表1
Figure BDA0002963612290000104
Figure BDA0002963612290000111
基于加法器5的数学表达式对加法器5中相关部件进行具体设计,为了减少加法器5所需要的寄存器资源及组合逻辑资源,本发明中所设计的加法器5如图5所示,主要包含:状态转换控制模块5-2、加法器5输出生成模块5-3和输入信号处理模块5-1。
其中,如图7所示,输入信号处理模块5-1有两个1bit输入,为加法器5的操作数X、Y。一个为模式选择位sel,选择是实现加法操作还是减法操作,在本发明中sel=0,只具有加法器5的功能。将输入信号处理模块5-1的1bit输出,做为状态转换控制模块5-2与加法器5输出生成模块5-3的输入。
其中,输出O1与输入X、Y之间的关系如下表2所示。
表2
Figure BDA0002963612290000112
输出O2与输入X、Y之间的关系如下表3所示。
表3
Figure BDA0002963612290000113
Figure BDA0002963612290000121
如图8所示状态转换控制模块5-2具有两个输入,一个为1bit数据,另一个为1bit数据的更新时钟。该模块有一个输出,为1bit输出Q1(n)。
为了利用FPGA/ASIC内部的最少的逻辑单元及寄存器资源实现本发明所设计的加法器5,定义一个状态变量,其现状态表示为Q1(n),次状态为Q1(n+1),本发明设计了Q1(n+1)与输入X、Y、Q1(n)之间的关系如下表4所示。
表4
Figure BDA0002963612290000122
由于在输入信号处理模块5-1中,对X、Y进行了处理后的输出O2作为状态转换控制模块5-2的输入IN,因此状态转换模块实现的Q1(n+1)与输入IN、Q1(n)之间的关系如下表5所示。
表5
Figure BDA0002963612290000123
表5描述了状态转换模块的输出Q1(n)与输入IN之间的关系。
如图9所示,加法器5的输出生成模块5-3生成本发明所提供加法器5的1bit输出信号,该模块有三个输入,一个输出。
要实现输出Cn与输入I1、I2、I3之间的关系。对于本发明要实现的加法器5,其输出Cn与输入X、Y、Q1(n)之间的关系,如下面的真值表6所示。
表6
Figure BDA0002963612290000131
然而X、Y经过输入信号处理模块5-1处理后,作为加法器5输出生成模块5-3的输入,因此可得输出Cn与输入I1、I2和I3之间的关系,如下表7所示。
表7
Figure BDA0002963612290000132
对于N个输入,可配置加法矩阵模块4的梯度级数l的取值范围为l∈[1,log2N],N=2m,m为自然数。第l级由2l-1个加法器5构成。第l+1级的输出作为第l级的输入。
基于上述设计的可配置乘加矩阵模块3如图6所示,该模块有N个1bit输入,1个1bit输出。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种单比特乘法器,其特征在于,包括:可配置延时模块、可配置乘加矩阵模块和可配置加法矩阵模块;
所述可配置延时模块、所述可配置乘加矩阵模块和所述可配置加法矩阵模块依次连接;
所述可配置延时模块用于对1bit输入信号进行延时;
所述可配置乘加矩阵模块采用公式
Figure FDA0003368390940000011
对所述1bit输入信号进行内循环,以得到第一输出结果;所述第一输出结果为一个1bit数据流;其中,Si为内循环,u(i)为乘法器的被乘数,v(j)为乘法器的乘数,N为参数设置值,n表示第nT时刻,T为数据流的更新周期,i表示第iT时刻,j表示第jT时刻,其中j∈[n-N+1,n];
所述可配置加法矩阵模块用于根据所述第一输出结果得到第二输出结果;所述第二输出结果为所述单比特乘法器的运算结果;所述第二输出结果为1bit数据流。
2.根据权利要求1所述的单比特乘法器,其特征在于,所述可配置延时模块包括:第一延时配置单元和第二延时配置单元;
所述第一延时配置单元和所述第二延时配置单元均与所述可配置乘加矩阵模块连接;所述第一延时配置单元用于对所述乘法器的第一输入信号进行延时;所述第二延时配置单元用于对所述乘法器的第二输入信号进行延时;所述第一输入信号为乘数;所述第二输入信号为被乘数。
3.根据权利要求2所述的单比特乘法器,其特征在于,所述第一延时配置单元和所述第二延时配置单元均由多个寄存器级联而成。
4.根据权利要求1所述的单比特乘法器,其特征在于,所述可配置乘加矩阵模块包括可配置同或矩阵单元和可配置加法器矩阵单元;所述可配置同或矩阵单元由多个同或门乘法器级联而成;所述可配置加法器矩阵单元由多个加法器级联而成;多个所述加法器进行梯度排列,且梯度第l级上的加法器的个数为2l-1
其中,所述梯度第l级上的加法器的输入端均与所述可配置同或矩阵单元块连接;所述梯度第l级上的加法器的输出端均与梯度第l-1级上的加法器的输入端连接,以此类推,直至梯度第二级上的加法器的输出端与梯度第一级上的加法器的输入端连接;梯度第一级上的加法器的输出端即为可配置乘加矩阵模块的输出端,l的取值范围为l∈[1,log2N],N=2m,m为自然数;
所述可配置乘加矩阵模块的输出端与所述可配置加法矩阵模块的输入端连接。
5.根据权利要求1所述的单比特乘法器,其特征在于,所述可配置加法矩阵模块包括多个加法器;
多个所述加法器进行梯度排列,且梯度第l级上的加法器的个数为2l-1
6.根据权利要求5所述的单比特乘法器,其特征在于,所述加法器包括:输入信号处理模块、状态转换控制模块和输出生成模块;
所述输入信号处理模块分别与所述输出生成模块和所述状态转换控制模块连接;
所述输入信号处理模块用于根据输入的1bit操作数生成第一输出数据和第二输出数据,并用于进行加法和减法间的切换;所述状态转换控制模块用于根据所述第二输出数据生成第三输出数据;所述输出生成模块用于根据所述第一输出数据、所述第二输出数据和第三输出数据生成进行加法或减法后的结果。
7.根据权利要求6所述的单比特乘法器,其特征在于,所述输入信号处理模块包括:第一1bit数据输入接口、第二1bit数据输入接口、第三1bit数据输入接口;
所述第一1bit数据输入接口用于输入第一操作数;所述第二1bit数据输入接口用于输入第二操作数;所述第三1bit数据输入接口用于输入第三操作数;所述第三操作数为0;
所述输入信号处理模块的第一输出接口与所述输出生成模块的第一输入接口连接;所述输入信号处理模块的第一输出接口用于将所述第一操作数和所述第三操作数的与运算结果输入到所述输出生成模块中;所述输入信号处理模块的第二输出接口分别与所述状态转换控制模块的输入接口和所述输出生成模块的第二输入接口连接;所述输入信号处理模块的第二输出接口用于将所述第二操作数和所述第三操作数的异或运算结果输入到所述状态转换控制模块中;所述输出生成模块的第三输入接口与所述状态转换控制模块的输出接口连接。
8.根据权利要求7所述的单比特乘法器,其特征在于,所述输入信号处理模块包括:第一异或门,第二异或门和第一与门;
所述第一异或门的第一输入端与所述第二1bit数据输入接口连接;所述第一异或门的第二输入端与所述第三1bit数据输入接口连接;所述第一异或门的输出端分别与所述第二异或门的第二输入端以及第一与门的第二输入端连接;所述第一与门的第一输入端与所述第一1bit数据输入接口连接;所述第一与门的输出端与所述第一输出接口连接;所述第二异或门的输出端与所述第二输出接口连接。
9.根据权利要求7所述的单比特乘法器,其特征在于,所述状态转换控制模块包括:第三异或门和存储单元;
所述第三异或门的第二输入端与所述状态转换控制模块的输入接口连接;所述第三异或门的输出端与所述存储单元的第一输入端连接;所述存储单元的第二输入端与所述状态转换控制模块的式中信号更新接口连接;所述存储单元的输出端与所述第三异或门的第一输入端连接。
10.根据权利要求7所述的单比特乘法器,其特征在于,所述输出生成模块包括:第二与门和或门;
所述第二与门的第一输入端与所述输出生成模块的第二输入接口连接;所述第二与门的第二输入端与所述输出生成模块的第三输入接口连接;所述第二与门的输出端与所述或门的第二输入端连接;所述或门的第一输入端与所述输出生成模块的第一输入接口连接;所述或门的输出端与所述输出生成模块的输出接口连接。
CN202110244597.4A 2021-03-05 2021-03-05 一种单比特乘法器 Active CN112988111B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110244597.4A CN112988111B (zh) 2021-03-05 2021-03-05 一种单比特乘法器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110244597.4A CN112988111B (zh) 2021-03-05 2021-03-05 一种单比特乘法器

Publications (2)

Publication Number Publication Date
CN112988111A CN112988111A (zh) 2021-06-18
CN112988111B true CN112988111B (zh) 2022-02-11

Family

ID=76352926

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110244597.4A Active CN112988111B (zh) 2021-03-05 2021-03-05 一种单比特乘法器

Country Status (1)

Country Link
CN (1) CN112988111B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1068077A (en) * 1963-10-29 1967-05-10 Ibm Multiplier circuit
US3919535A (en) * 1974-08-21 1975-11-11 Singer Co Multiple addend adder and multiplier
US5675527A (en) * 1995-02-14 1997-10-07 Kabushiki Kaisha Toshiba Multiplication device and sum of products calculation device
CN1227443A (zh) * 1997-10-24 1999-09-01 索尼英国有限公司 信号处理器
CN1291019A (zh) * 1999-10-01 2001-04-11 朗迅科技公司 用于多扩展数据流的具有1比特乘法器的上升抽样滤波器
CN105045560A (zh) * 2015-08-25 2015-11-11 浪潮(北京)电子信息产业有限公司 一种定点乘加运算方法和装置
CN107045434A (zh) * 2016-02-06 2017-08-15 京微雅格(北京)科技有限公司 一种fpga中多功能硬件专用乘法器及fpga芯片
CN109344964A (zh) * 2018-08-08 2019-02-15 东南大学 一种适用于神经网络的乘加计算方法和计算电路
CN111971649A (zh) * 2018-03-30 2020-11-20 国立研究开发法人理化学研究所 运算装置和运算系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5958000A (en) * 1996-11-15 1999-09-28 Samsung Electronics, Co. Ltd. Two-bit booth multiplier with reduced data path width
CN105608055B (zh) * 2016-01-27 2018-07-31 南京阿尔法莱瑞通信技术有限公司 一种基于位串架构的蝶形运算单元、fft处理器及方法
CN109271138A (zh) * 2018-08-10 2019-01-25 合肥工业大学 一种适用于大维度矩阵乘的链式乘法结构
US10846056B2 (en) * 2018-08-20 2020-11-24 Arm Limited Configurable SIMD multiplication circuit

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1068077A (en) * 1963-10-29 1967-05-10 Ibm Multiplier circuit
US3919535A (en) * 1974-08-21 1975-11-11 Singer Co Multiple addend adder and multiplier
US5675527A (en) * 1995-02-14 1997-10-07 Kabushiki Kaisha Toshiba Multiplication device and sum of products calculation device
CN1227443A (zh) * 1997-10-24 1999-09-01 索尼英国有限公司 信号处理器
CN1291019A (zh) * 1999-10-01 2001-04-11 朗迅科技公司 用于多扩展数据流的具有1比特乘法器的上升抽样滤波器
CN105045560A (zh) * 2015-08-25 2015-11-11 浪潮(北京)电子信息产业有限公司 一种定点乘加运算方法和装置
CN107045434A (zh) * 2016-02-06 2017-08-15 京微雅格(北京)科技有限公司 一种fpga中多功能硬件专用乘法器及fpga芯片
CN111971649A (zh) * 2018-03-30 2020-11-20 国立研究开发法人理化学研究所 运算装置和运算系统
CN109344964A (zh) * 2018-08-08 2019-02-15 东南大学 一种适用于神经网络的乘加计算方法和计算电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于PowerPC体系结构的乘法器设计与验证;付兴国;《中国优秀硕士学位论文全文数据库-信息科技辑》;20160315;第2016年卷(第3期);第I137-167页 *

Also Published As

Publication number Publication date
CN112988111A (zh) 2021-06-18

Similar Documents

Publication Publication Date Title
TWI263402B (en) Reconfigurable fir filter
EP0693236B1 (en) Method and arrangement in a transposed digital fir filter for multiplying a binary input signal with tap coefficients and a method for designing a transposed digital filter
CN112988111B (zh) 一种单比特乘法器
JP2000252795A (ja) 移動平均フィルタ
Onizawa et al. Scaled IIR filter based on stochastic computation
Rafiq et al. An efficient architecture of modified booth multiplier using hybrid adder
CN113010146B (zh) 一种混合信号乘法器
JP3833884B2 (ja) ディジタルフィルタ
US6484193B1 (en) Fully pipelined parallel multiplier with a fast clock cycle
JPS58162120A (ja) トランスバ−サルフイルタ
CN113010144B (zh) 一种1bit加减法器
Thamizharasan et al. An efficient VLSI architecture for FIR filter using computation sharing multiplier
Saleh et al. Novel serial–parallel multipliers
Belyaev et al. A High-perfomance Multi-format SIMD Multiplier for Digital Signal Processors
Sravya et al. Hardware posit numeration system primarily based on arithmetic operations
Bankar et al. Design of arithmetic circuit using Quaternary Signed Digit Number system
Singh et al. High performance VLSI architecture for wave digital filtering
RU2799035C1 (ru) Конвейерный сумматор по модулю
JP2643165B2 (ja) 演算回路
Radhakrishnan et al. Design of Low Power and High Speed MAC based FIR Filter using Hybrid Adder and Modified Booth Multiplier
KR0162320B1 (ko) 고집적 회로 구현에 적합한 고차 유한 충격 응답 필터 구조
JP2864598B2 (ja) ディジタル演算回路
John et al. Design of high speed VLSI Architecture for FIR filter using FPPE
CN116306706A (zh) 一种计算x|(x+1)的加速电路及计算设备
SWETHA et al. Implementation of Area Optimized Fixed Point Circuits using Retiming Techniques

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant