CN105589028A - 一种用于集成电路测试的系统及其扫描测试及显示方法 - Google Patents

一种用于集成电路测试的系统及其扫描测试及显示方法 Download PDF

Info

Publication number
CN105589028A
CN105589028A CN201510581171.2A CN201510581171A CN105589028A CN 105589028 A CN105589028 A CN 105589028A CN 201510581171 A CN201510581171 A CN 201510581171A CN 105589028 A CN105589028 A CN 105589028A
Authority
CN
China
Prior art keywords
integrated circuit
unit
circuit
circuit parameter
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510581171.2A
Other languages
English (en)
Other versions
CN105589028B (zh
Inventor
蒋浩华
吴友凤
钟锋浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Changchuan Technology Co Ltd
Original Assignee
Hangzhou Changchuan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Changchuan Technology Co Ltd filed Critical Hangzhou Changchuan Technology Co Ltd
Priority to CN201510581171.2A priority Critical patent/CN105589028B/zh
Publication of CN105589028A publication Critical patent/CN105589028A/zh
Application granted granted Critical
Publication of CN105589028B publication Critical patent/CN105589028B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种用于集成电路测试的系统及其扫描测试及显示方法,包括步骤1,电路测试单元测量并采集集成电路参数,集成电路参数为时序数据;步骤2,模数转换单元将采集的集成电路参数进行模数转换;步骤3,主控芯片单元将模数转换后的集成电路参数进行存储并传递给电路参数显示模块的通信单元;步骤4,通信单元将采集的集成电路参数发送至运算单元,运算单元对集成电路参数进行运算加工;步骤5,显示单元接收运算单元运算加工后的集成电路参数并显示。用于集成电路测试的系统及其扫描测试及显示方法能使集成电路时序数据实时显示,并且该系统及方法能实时判定被检测电集成电路是否合格,检测方法方便快捷。

Description

一种用于集成电路测试的系统及其扫描测试及显示方法
技术领域
本发明涉及集成电路测试领域,尤其是指一种用于集成电路测试的系统及其扫描测试及显示方法。
背景技术
集成电路测试是集成电路生产中的重要一环,测试准确性和测试效率直接影响产品的质量和成本;量产测试前进行产品测试参数调试耗时耗力,调试过程中示波器是必备工具,需要根据示波器的读数调整测试参数相关值。
工程师对集成电路测试机的测试电路和测试程序进行调试时,希望具有比示波器更简单的工具,能够观察参数实时结果,提高调试效率。
中华人民共和国国家知识产权局于2012年05月23日公开了名称为“一种用波形显示测量结果的数字万用表”的专利文献(公告号:CN102466745A),其中公开的波形显示测量结果的数字万用表,具有数值测量和波形显示的功能,集合了一部分万用表和示波器的功能,但不能直接用于集成电路测试时的实时电路参数数值采集、计算和显示。
发明内容
本发明的目的是克服现有技术中集成电路不能实时测试,调试效率较低的缺点,提供一种用于集成电路测试的系统及其扫描测试及显示方法,通过该系统及方法集成电路的参数可以直接采集并实时显示。
本发明的目的是通过下述技术方案予以实现:
一种用于集成电路测试的系统的扫描测试及显示方法,包括以下步骤:
步骤1,电路测试单元测量并采集集成电路参数,集成电路参数为时序数据;
步骤2,模数转换单元将采集的集成电路参数进行模数转换;
步骤3,主控芯片单元将模数转换后的集成电路参数进行存储并传递给电路参数显示模块的通信单元;
步骤4,通信单元将采集的集成电路参数发送至运算单元,运算单元对集成电路参数进行运算加工;
步骤5,显示单元接收运算单元运算加工后的集成电路参数并显示。
模数转换单元采用两组16位模数转换芯片进行模数转换,故采集电路参数时序数值时不影响速度和准确性,通信单元负责获取时序数据,运算单元对时序数据进行波形绘制,然后通过显示单元显示时序数据的数值和波形。
作为一种优选方案,步骤1具体为电路测试单元以设定值为步距采集至少50个点,则集成电路参数为0到步距与至少50个点的乘积的时间内的电路参数时序数据。至少50个点的数据保证了数据的准确性。
作为一种优选方案,设定值的范围为5us至20us,采集的数量为至少500个点。此设计保证了数据的准确性的同时又避免了数据量过大影响效率。
作为一种优选方案,步骤4具体为通信单元将采集的集成电路参数发送至运算单元,运算单元计算出电路参数时序数据的最大值、最小值、超调量和稳定时间,并进行图形运算绘制波形图。
作为一种优选方案,用于集成电路测试的系统的扫描测试及显示方法还包括步骤6,显示单元还显示集成电路参数的理论波形图,并将理论波形图的每个点的数值的±5-10%作为误差,再将实际的波形图和理论波形图做比较,若实际的波形图在误差范围内,则表示集成电路合格,若实际的波形图超出误差范围,则表示集成电路不合格。
此方法可以用来快速直观判定集成电路是否合格,具体的误差范围可以由相关操作人员调节。
作为一种优选方案,用于集成电路测试的系统的扫描测试及显示方法还包括步骤7,显示单元显示一条与X轴平行的且以理论波形图最大值上浮5%为数值的直线,若实际的波形图最大值未超过直线,则表示集成电路合格,若实际的波形图最大值超过直线,则表示集成电路不合格。
最大值上浮的数值应小于理论波形图的误差,因为最大值的误差应较小,防止集成电路的元器件的击穿问题。
作为一种优选方案,用于集成电路测试的系统的扫描测试及显示方法还包括步骤8,显示单元显示一条与Y轴平行的且以理论波形图稳定时间值延迟若干时间为数值的第一直线,显示单元还显示一条与Y轴平行的且以理论波形图稳定时间值提早若干时间为数值的第二直线,若实际的波形图稳定时间值在第一直线和第二直线之间,则表示集成电路合格,若实际的波形图稳定时间值不在第一直线和第二直线之间,则表示集成电路不合格。
此设计用于检测集成电路的稳定时间是否合格,进一步提高了集成电路是否合格的准确判断率。
一种用于集成电路测试的系统,包括电路参数采集模块和电路参数显示模块,电路参数采集模块包括电路测试单元、模数转换单元和主控芯片单元,电路参数显示模块包括通信单元、运算单元和显示单元,电路测试单元和模数转换单元相连接,模数转换单元与主控芯片单元相连接,主控芯片单元与通信单元通信连接,通信单元与运算单元相连接,运算单元与显示单元相连接。
本发明的有益效果是,用于集成电路测试的系统及其扫描测试及显示方法能使集成电路时序数据实时显示,显示的内容包括波形以及时序数据的最大值、最小值、超调量和稳定时间等,并且该系统及方法能实时判定被检测电集成电路是否合格,检测方法方便快捷。
附图说明
图1是本发明的一种电路原理连接图;
其中:1、电路参数采集模块,2、电路参数显示模块,11、电路测试单元,12、模数转换单元,13、主控芯片单元,21、通信单元,22、运算单元,23、显示单元。
具体实施方式
下面结合附图和实施例对本发明进一步描述。
实施例:一种用于集成电路测试的系统,其电路原理连接图如图1所示,包括电路参数采集模块1和电路参数显示模块2,电路参数采集模块包括电路测试单元11、模数转换单元12和主控芯片单元13,电路参数显示模块包括通信单元21、运算单元22和显示单元23,电路测试单元和模数转换单元相连接,模数转换单元与主控芯片单元相连接,主控芯片单元与通信单元通信连接,通信单元与运算单元相连接,运算单元与显示单元相连接。
主控芯片单元使用FPGA来控制采集方式、采集时间间隔,模数转换单元使用两组16位模数转换芯片进行模数转换。电路参数显示模块使用PC机,保证效率前提下具有稳定和经济的效果,通信单元使用PC机具有的PCI插槽和电路采集模块进行通信,运算单元使用PC的CPU进行数值和图形处理,显示单元使用PC显示屏显示数值和波形。
一种用于集成电路测试的系统的扫描测试及显示方法,包括以下步骤:
步骤1,电路测试单元以10us为步距采集500个点,则集成电路参数为0到5ms内的电路参数时序数据;
步骤2,模数转换单元将采集的集成电路参数进行模数转换;
步骤3,主控芯片单元将模数转换后的集成电路参数进行存储并传递给电路参数显示模块的通信单元;
步骤4,通信单元将采集的集成电路参数发送至运算单元,运算单元计算出电路参数时序数据的最大值、最小值、超调量和稳定时间,并进行图形运算绘制波形图;
步骤5,显示单元接收运算单元运算加工后的集成电路参数并显示;
步骤6,显示单元还显示集成电路参数的理论波形图,并将理论波形图的每个点的数值的±10%作为误差,显示单元显示理论波形图误差范围,再将实际的波形图和理论波形图做比较,若实际的波形图在误差范围内,则表示集成电路合格,若实际的波形图超出误差范围,则表示集成电路不合格;
步骤7,显示单元显示一条与X轴平行的且以理论波形图最大值上浮5%为数值的直线,若实际的波形图最大值未超过直线,则表示集成电路合格,若实际的波形图最大值超过直线,则表示集成电路不合格;
步骤8,显示单元显示一条与Y轴平行的且以理论波形图稳定时间值延迟若干时间为数值的第一直线,显示单元还显示一条与Y轴平行的且以理论波形图稳定时间值提早若干时间为数值的第二直线,若实际的波形图稳定时间值在第一直线和第二直线之间,则表示集成电路合格,若实际的波形图稳定时间值不在第一直线和第二直线之间,则表示集成电路不合格。

Claims (8)

1.一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,包括以下步骤:
步骤1,电路测试单元测量并采集集成电路参数,集成电路参数为时序数据;
步骤2,模数转换单元将采集的集成电路参数进行模数转换;
步骤3,主控芯片单元将模数转换后的集成电路参数进行存储并传递给电路参数显示模块的通信单元;
步骤4,通信单元将采集的集成电路参数发送至运算单元,运算单元对集成电路参数进行运算加工;
步骤5,显示单元接收运算单元运算加工后的集成电路参数并显示。
2.根据权利要求1所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,所述的步骤1具体为电路测试单元以设定值为步距采集至少50个点,则集成电路参数为0到步距与至少50个点的乘积的时间内的电路参数时序数据。
3.根据权利要求2所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,所述的设定值的范围为5us至20us,采集的数量为至少500个点。
4.根据权利要求2或3所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,所述的步骤4具体为通信单元将采集的集成电路参数发送至运算单元,运算单元计算出电路参数时序数据的最大值、最小值、超调量和稳定时间,并进行图形运算绘制波形图。
5.根据权利要求4所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,还包括步骤6,显示单元还显示集成电路参数的理论波形图,并将理论波形图的每个点的数值的±5-10%作为误差,显示单元显示理论波形图误差范围,再将实际的波形图和理论波形图做比较,若实际的波形图在误差范围内,则表示集成电路合格,若实际的波形图超出误差范围,则表示集成电路不合格。
6.根据权利要求5所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,还包括步骤7,显示单元显示一条与X轴平行的且以理论波形图最大值上浮5%为数值的直线,若实际的波形图最大值未超过直线,则表示集成电路合格,若实际的波形图最大值超过直线,则表示集成电路不合格。
7.根据权利要求6所述的一种用于集成电路测试的系统的扫描测试及显示方法,其特征是,还包括步骤8,显示单元显示一条与Y轴平行的且以理论波形图稳定时间值延迟若干时间为数值的第一直线,显示单元还显示一条与Y轴平行的且以理论波形图稳定时间值提早若干时间为数值的第二直线,若实际的波形图稳定时间值在第一直线和第二直线之间,则表示集成电路合格,若实际的波形图稳定时间值不在第一直线和第二直线之间,则表示集成电路不合格。
8.一种用于集成电路测试的系统,其特征是,包括电路参数采集模块和电路参数显示模块,电路参数采集模块包括电路测试单元、模数转换单元和主控芯片单元,电路参数显示模块包括通信单元、运算单元和显示单元,电路测试单元和模数转换单元相连接,模数转换单元与主控芯片单元相连接,主控芯片单元与通信单元通信连接,通信单元与运算单元相连接,运算单元与显示单元相连接。
CN201510581171.2A 2015-09-14 2015-09-14 一种用于集成电路测试的系统及其扫描测试及显示方法 Active CN105589028B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510581171.2A CN105589028B (zh) 2015-09-14 2015-09-14 一种用于集成电路测试的系统及其扫描测试及显示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510581171.2A CN105589028B (zh) 2015-09-14 2015-09-14 一种用于集成电路测试的系统及其扫描测试及显示方法

Publications (2)

Publication Number Publication Date
CN105589028A true CN105589028A (zh) 2016-05-18
CN105589028B CN105589028B (zh) 2018-05-22

Family

ID=55928762

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510581171.2A Active CN105589028B (zh) 2015-09-14 2015-09-14 一种用于集成电路测试的系统及其扫描测试及显示方法

Country Status (1)

Country Link
CN (1) CN105589028B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107894722A (zh) * 2016-10-04 2018-04-10 三星电子株式会社 集成电路和应用程序处理器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1388987A (zh) * 2001-05-12 2003-01-01 株式会社鼎新 用于半导体测试系统的晶片图象显示装置和方法
CN1591030A (zh) * 2003-08-25 2005-03-09 三菱电机株式会社 检查装置和波形显示装置
CN200989936Y (zh) * 2006-08-25 2007-12-12 王悦 一种逻辑分析仪
JP2014143644A (ja) * 2013-01-25 2014-08-07 Anritsu Corp 試験装置および試験表示方法
TW201533456A (zh) * 2014-02-19 2015-09-01 Signality System Engineering Co Ltd 晶圓測試數據分析方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1388987A (zh) * 2001-05-12 2003-01-01 株式会社鼎新 用于半导体测试系统的晶片图象显示装置和方法
CN1591030A (zh) * 2003-08-25 2005-03-09 三菱电机株式会社 检查装置和波形显示装置
CN200989936Y (zh) * 2006-08-25 2007-12-12 王悦 一种逻辑分析仪
JP2014143644A (ja) * 2013-01-25 2014-08-07 Anritsu Corp 試験装置および試験表示方法
TW201533456A (zh) * 2014-02-19 2015-09-01 Signality System Engineering Co Ltd 晶圓測試數據分析方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107894722A (zh) * 2016-10-04 2018-04-10 三星电子株式会社 集成电路和应用程序处理器
US11204857B2 (en) 2016-10-04 2021-12-21 Samsung Electronics Co., Ltd. Integrated circuit and application processor

Also Published As

Publication number Publication date
CN105589028B (zh) 2018-05-22

Similar Documents

Publication Publication Date Title
CN101865946B (zh) 一种可编程的数字集成电路交流参数测试系统及方法
CN104008033A (zh) I2c总线测试系统及方法
CN106771582A (zh) 高频脉冲信号的测试方法及测试仪
CN108107394B (zh) 多通道数字示波器带宽平坦度和一致性检测方法及其系统
CN104730504B (zh) 一种面向二次雷达询问系统的测试系统及其测试方法
CN201796119U (zh) 一种可编程的数字集成电路交流参数测试系统
CN103532550A (zh) 一种基于虚拟仪器的电流频率转换器测试方法
CN101980039A (zh) 一种用于无线电计量测试的示波器触发校准装置
CN104536282A (zh) 时间数字转换器、时间测量装置及其测量方法
CN104360188A (zh) 一种遥测系统的测试装置
CN106908750A (zh) 一种电能表脉冲误差检测方法和装置
CN105589028A (zh) 一种用于集成电路测试的系统及其扫描测试及显示方法
CN103542877A (zh) 一种飞机起动箱综合检查仪的校准方法
CN204129151U (zh) 触摸屏测试机
CN103308928B (zh) 卫星导航信号模拟器伪距精度测量系统
CN105842566B (zh) 自动化测绘数字滤波器幅频特性曲线的系统及其测绘方法
Sulthoni et al. A low cost microcontroller-based time domain reflectometer for soil moisture measurement
CN107765202A (zh) 集成电路测试系统中交流测量单元的在线校准系统及方法
CN103941175A (zh) 一种边界扫描测试系统及方法
US20190137566A1 (en) System Level Health Monitoring in Test Systems
CN206638783U (zh) 一种基于fpga的逻辑分析仪
CN102354295B (zh) 一种dcs系统中设备的cpu负荷测试方法
CN104267338A (zh) 微波高速开关的开关时间测量系统及测量方法
CN105527558A (zh) 测试系统的坐标图形显示单元及其显示方法
CN208459563U (zh) 水电机组调速器静态性能测试系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant