CN105573197A - 一种自定义速率的dp信号发生装置及方法 - Google Patents

一种自定义速率的dp信号发生装置及方法 Download PDF

Info

Publication number
CN105573197A
CN105573197A CN201510925922.8A CN201510925922A CN105573197A CN 105573197 A CN105573197 A CN 105573197A CN 201510925922 A CN201510925922 A CN 201510925922A CN 105573197 A CN105573197 A CN 105573197A
Authority
CN
China
Prior art keywords
module
coding module
serial
interface
parallel data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510925922.8A
Other languages
English (en)
Other versions
CN105573197B (zh
Inventor
许笛
郑增强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Jingce Electronic Group Co Ltd
Original Assignee
Wuhan Jingce Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Jingce Electronic Technology Co Ltd filed Critical Wuhan Jingce Electronic Technology Co Ltd
Priority to CN201510925922.8A priority Critical patent/CN105573197B/zh
Publication of CN105573197A publication Critical patent/CN105573197A/zh
Application granted granted Critical
Publication of CN105573197B publication Critical patent/CN105573197B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/21Pc I-O input output
    • G05B2219/21126Signal processing, filter input

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Communication Control (AREA)

Abstract

本发明公开了一种自定义速率的DP信号发生装置及方法,其装置包括DP并行数据编码模块、串行解串编码模块AUX接口端子以及DP接口端子;DP并行数据编码模块与串行解串编码模块相连;串行解串编码模块通过AUX接口端子和DP接口端子与待测模组相连;DP并行数据编码模块根据接收到的图像参数,将源图像转换为DP编码的并行数据;串行解串编码模块根据各通道待测模组的速率信息获取DP信号速率,并将上述DP编码的并行数据转化为与该DP信号速率匹配的DP串行信号;该信号发生装置输出的DP信号的速率可根据待测模组的需求进行自定义的动态设置,可同时支持标准和非标准的DP速率,具有低功耗、低干扰、实用性强的特点。

Description

一种自定义速率的DP信号发生装置及方法
技术领域
本发明属于信号处理技术领域,更具体地,涉及一种自定义速率的DP信号发生装置及方法。
背景技术
随着中小尺寸的液晶模组的分辨率的增加,采用传统LVDS(Low-VoltageDifferentialSignaling,低压差分信号)接口的液晶模组在体积、EMI(ElectromagneticInterference)以及功耗上越来越难以满足用户需求。具有高分辨率和高刷新率的DP(DataProcessing,数据处理)接口作为新型显示接口,越来越多的被应用于液晶模组。在对采用DP接口的液晶模组的测试中,传统方法是采用FPGA生成DP测试用图像,再由专有芯片将该测试用图像转换成DP信号;中小尺寸液晶模组生产需要测试设备能够提供多路相同的DP测试信号;传统方案受限于专有芯片,存在如下缺陷:
(1)专有芯片支持的是标准DP协议的速率,为固定频率点(1.62Gbps、2.7Gbps或5.4Gbps),不能支持对液晶模组测试所需的内部显示接口(eDP)的非标准频率点;
(2)在DP协议更新之后,专有芯片不能支持新协议要求的DP速率;
(3)采用专有芯片增大了PCB的设计与制作难度,使用多颗芯片增加了PCB布局布线的难度,并且使得测试装置的EMI和功耗上升。
发明内容
针对现有技术的以上缺陷或改进需求,本发明提供了一种自定义速率的DP信号发生装置及方法,其目的在于获取速率可控的DP信号。
为实现上述目的,按照本发明的一个方面,提供了一种自定义速率的DP信号发生装置,包括DP并行数据编码模块、图像数据接口、DP信号接口和串行解串编码模块;
其中,DP并行数据编码模块和串行解串编码模块固化在一颗可编程逻辑器件中;可编程逻辑器件具有耦接上述DP并行数据编码模块与图像数据接口的数据接口端子、耦接上述串行解串编码模块与DP信号接口的DP接口端子,以及耦接上述串行解串编码模块与DP信号接口的AUX接口端子;
上述DP并行数据编码模块用于将数据接口端子发送的图像数据转换成DP编码的并行数据;串行解串编码模块用于根据待测DP模组所需的速率信息获取DP信号速率,并将上述并行数据转化为与所述DP信号速率匹配的DP串行信号;
该DP信号发生装置输出的DP信号的速率可根据待测模组的需求进行自定义的动态设置,可同时支持标准和非标准的DP速率。
优选的,上述DP信号发生装置,其串行解串编码模块包括串行解串器;该串行解串器通过上述DP接口端子连接待测DP模组;该串行解串器用于接收上述述并行数据。
优选的,上述DP信号发生装置,其串行解串编码模块还包括重配单元和AUX通讯单元;该AUX通讯单元通过重配单元与上述串行解串器相连,并通过AUX接口端子连接待测DP模组;
上述AUX通讯单元用于获取各通道待测模组所需的DP信号速率信息;串行解串器则用于在重配单元的作用下,将DP编码的并行数据转化为与待测模组所需DP信号速率匹配的指定速率的DP串行信号。
优选的,上述DP信号发生装置,包括多个串行解串编码模块及数量与所述串行解串编码模块一致的DP接口端子和AUX接口端子,每个串行解串编码模块均固化在上述可编程逻辑器件中;每个串行解串编码模块均与DP并行数据编码模块相连,并分别通过一个DP接口端子和一个AUX接口端子连接一个待测DP模组。
优选的,上述自定义速率的DP信号发生装置还包括上层软件接口模块;该上层软件接口模块固化在上述可编程逻辑器件中;DP并行数据编码模块通过该上层软件接口模块与上数据接口端子耦接;上层软件接口模块用于向DP并行数据编码模块传递数据接口端子发送的图像数据和图像参数。
为实现本发明目的,按照本发明的另一个方面,提供了一种自定义速率DP信号发生方法,具体包括如下步骤:
(1)按照DP协议对多通道bmp图像数据和图像参数进行编码,获取对应的DP编码的并行数据;
(2)通过AUX接口获取各通道待测模组的速率信息;
(3)根据上述各通道待测模组的速率信息,动态配置各通道的串行解串配置参数、串行解串器的参考时钟、锁相环和串行解串器的配置接口,使得串行解串器与待测模组所需的DP信号速率匹配;
(4)将各通道DP编码的并行数据通过配置好的串行解串编码模块,转换为对应速率的串行DP信号。
优选地,上述图像参数可在DP模组测试开始前下发,以节省带宽。
总体而言,通过本发明所构思的以上技术方案与现有技术相比,能够取得下列有益效果:
(1)本发明提供的自定义速率的DP信号发生装置,其上层软件接口模块、DP并行数据编码模块、串行解串编码模块均可集成于一颗FPGA内;采用单FPGA方案,可降低PCB的设计难度,减小信号发生装置的体积,不仅可以降低功耗,还可以控制EMI,降低信号干扰;
(2)本发明提供的自定义速率的DP信号发生装置,其DP输出信号可以根据待测模组的参数需求进行自定义的动态重配,可以同时支持标准和非标准的DP速率,适用于所有支持DP的模组点屏处理设备;
(3)本发明提供的DP信号发生装置,基于FPGA实现,可在硬件不变的情况下,通过在线升级FPGA程序,以兼容后续DP标准速率的升级与变更;可最大程度的节省成本,降低维护的难度,节省维护资源;具有容易实现、成本低、实用性的特点。
附图说明
图1是本发明实施例提供的自定义速率的DP信号发生装置的功能框图;
图2是实施例中串行解串编码模块功能框图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
本发明实施例提供的一种自定义速率的DP信号发生装置,其功能框图如图1所示,包括上层软件接口模块、DP并行数据编码模块、N个串行解串编码模块、N个AUX接口端子以及N个DP接口端子;其中,上层软件接口模块、DP并行数据编码模块和串行解串编码模块固化在一颗可编程逻辑器件;N不小于1;
其中,DP并行数据编码模块的输入端连接上层软件接口模块的输出端,第一至第N个串行解串编码模块的输入端分别连接DP并行数据编码模块的第一至第N输出端;
实施例中,串行解串编码模块的功能框图如图2所示,包括串行解串器、重配单元和AUX通讯单元;其中,AUX通讯单元的一端连接AUX接口端子,重配单元的输入端连接AUX通讯单元的另一端;串行解串器的第一输入端连接重配单元的输出端,第二输入端作为串行解串编码模块的输入端,串行解串器的输出端连接DP接口端子。
工作中,该DP信号发生装置通过AUX通讯单元获取各通道待测模组所需的DP信号速率信息;在重配单元的作用下,动态配置各通道的串行解串配置参数、串行解串器的参考时钟、锁相环和串行器的配置接口,使得串行解串器与待测模组所需的DP信号速率匹配,将DP编码的并行数据转化为与待测模组所需DP信号速率匹配的自定义速率的DP串行信号。
以下结合本发明实施例提供的自定义速率的DP信号发生装置,具体阐述本发明提供的自定义速率DP信号发生方法,该方法具体包括如下步骤:
(1)通过以太网或PCIE高速接口获取多通道bmp图像数据与图像参数;
由于图像参数数据量极小,且只作用于DP并行数据编码模块,因此在待测DP模组测试开始前接收以节省带宽;其中,图像参数包括但不限于像素位深、像素格式;
(2)DP并行数据编码模块按照DP协议对多通道bmp图像数据和图像参数进行编码,获取对应的DP编码的并行数据;
(3)通过各通道的AUX接口获取各通道待测模组测试所需的DP信号速率信息;
(4)根据上述DP信号速率信息,动态配置各通道的Serdes配置参数、串行解串器的参考时钟、锁相环和串行器的配置接口,使得串行解串器与待测模组所需的DP信号速率匹配;
(5)将各通道的DP并行数据通过配置好的串行解串编码模块,转换为对应速率的串行DP信号。
本实施例提供的信号发生装置,采用一颗可编程逻辑器件(FPGA)芯片获取与待测模组对应的可自定义速率的DP信号,降低了PCB的设计难度,相对于采用专有芯片的现有技术而言,极大程度的减小了信号发生装置的体积,并且可以控制其EMI,降低该装置的功耗;更重要的,DP信号的输出速率可以根据待测模组的参数需求进行动态配置,可以同时支持标准和非标准的DP速率;另外,该DP信号发生装置,可在不改变硬件设计的情况下,通过在线升级应对以后DP标准速率的升级与变更,具有兼容性高、成本低、实用性高的特点。
本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种自定义速率的DP信号发生装置,包括DP并行数据编码模块、图像数据接口和DP信号接口,其特征在于,还包括串行解串编码模块,所述DP并行数据编码模块和所述串行解串编码模块固化在一颗可编程逻辑器件中;所述可编程逻辑器件具有耦接所述DP并行数据编码模块与图像数据接口的数据接口端子、耦接所述串行解串编码模块与所述DP信号接口的DP接口端子及耦接所述串行解串编码模块与所述DP信号接口的AUX接口端子;
所述DP并行数据编码模块用于将数据接口端子发送的图像数据转换成DP编码的并行数据;所述串行解串编码模块用于根据待测DP模组所需的速率信息获取DP信号速率,并将所述并行数据转化为与所述DP信号速率匹配的DP串行信号。
2.如权利要求1所述的自定义速率的DP信号发生装置,其特征在于,所述串行解串编码模块包括串行解串器;所述串行解串器通过所述DP接口端子连接待测DP模组。
3.如权利要求2所述的自定义速率的DP信号发生装置,其特征在于,所述串行解串编码模块还包括重配单元和AUX通讯单元;所述AUX通讯单元通过所述重配单元与所述串行解串器相连,并通过所述AUX接口端子连接待测DP模组,以获取待测DP模组的速率信息。
4.如权利要求3所述的自定义速率的DP信号发生装置,其特征在于,所述DP信号发生装置包括多个串行解串编码模块及数量与所述串行解串编码模块一致的DP接口端子和AUX接口端子,每个所述串行解串编码模块均固化在所述可编程逻辑器件中;每个所述串行解串编码模块均与所述DP并行数据编码模块相连,并分别通过一个DP接口端子和一个AUX接口端子与一个待测DP模组相连。
5.如权利要求4所述的自定义速率的DP信号发生装置,其特征在于,所述DP信号发生装置还包括上层软件接口模块;所述上层软件接口模块固化在所述可编程逻辑器件中,所述DP并行数据编码模块通过所述上层软件接口模块与所述数据接口端子耦接,所述上层软件接口模块用于向DP并行数据编码模块传递所述数据接口端子发送的图像数据和图像参数。
6.一种基于权利要求1至5任一项所述DP信号发生装置的自定义速率的DP信号发生方法,其特征在于,具体包括如下步骤:
(1)按照DP协议对多通道bmp图像数据和图像参数进行编码,获取DP编码的并行数据;
(2)通过AUX接口获取各通道待测模组的速率信息;
(3)根据所述速率信息,动态配置各通道的串行解串配置参数、参考时钟、锁相环和串行解串器的配置接口,使得串行解串器与待测模组所需的DP信号速率匹配;
(4)将各通道DP编码的并行数据通过配置好的串行解串编码模块,转换为对应速率的串行DP信号。
CN201510925922.8A 2015-12-14 2015-12-14 一种自定义速率的dp信号发生装置及方法 Active CN105573197B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510925922.8A CN105573197B (zh) 2015-12-14 2015-12-14 一种自定义速率的dp信号发生装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510925922.8A CN105573197B (zh) 2015-12-14 2015-12-14 一种自定义速率的dp信号发生装置及方法

Publications (2)

Publication Number Publication Date
CN105573197A true CN105573197A (zh) 2016-05-11
CN105573197B CN105573197B (zh) 2018-01-05

Family

ID=55883458

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510925922.8A Active CN105573197B (zh) 2015-12-14 2015-12-14 一种自定义速率的dp信号发生装置及方法

Country Status (1)

Country Link
CN (1) CN105573197B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106844273A (zh) * 2016-12-13 2017-06-13 硅谷数模半导体(北京)有限公司 访问dp辅助通道的方法及装置
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN109521834A (zh) * 2018-10-31 2019-03-26 武汉精立电子技术有限公司 一种dp信号产生装置及方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101360245A (zh) * 2008-09-19 2009-02-04 中国人民解放军国防科学技术大学 基于多dsp并行处理的大容量图像数据实时压缩设备及方法
KR20090053670A (ko) * 2007-11-23 2009-05-27 한국전자통신연구원 엔티에스씨/피에이엘 카메라용 영상 추적 칩 개발 장치
JP2011061438A (ja) * 2009-09-09 2011-03-24 Toshiba Corp 画像処理装置
CN102082951A (zh) * 2010-12-08 2011-06-01 广东威创视讯科技股份有限公司 一种图像信号的传输方法、装置以及格式化方法、装置
CN103338368A (zh) * 2013-05-15 2013-10-02 武汉精测电子技术股份有限公司 基于fpga的jpeg并行解码装置与解码方法
CN104144331A (zh) * 2014-08-18 2014-11-12 中国航空无线电电子研究所 利用单sdi通道实现多路图像/视频编码数据传输的装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090053670A (ko) * 2007-11-23 2009-05-27 한국전자통신연구원 엔티에스씨/피에이엘 카메라용 영상 추적 칩 개발 장치
CN101360245A (zh) * 2008-09-19 2009-02-04 中国人民解放军国防科学技术大学 基于多dsp并行处理的大容量图像数据实时压缩设备及方法
JP2011061438A (ja) * 2009-09-09 2011-03-24 Toshiba Corp 画像処理装置
CN102082951A (zh) * 2010-12-08 2011-06-01 广东威创视讯科技股份有限公司 一种图像信号的传输方法、装置以及格式化方法、装置
CN103338368A (zh) * 2013-05-15 2013-10-02 武汉精测电子技术股份有限公司 基于fpga的jpeg并行解码装置与解码方法
CN104144331A (zh) * 2014-08-18 2014-11-12 中国航空无线电电子研究所 利用单sdi通道实现多路图像/视频编码数据传输的装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
黄德天 等: "基于CameraLink的高速图像采集处理系统设计", 《吉林大学学报(工学版)》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106844273A (zh) * 2016-12-13 2017-06-13 硅谷数模半导体(北京)有限公司 访问dp辅助通道的方法及装置
CN106844273B (zh) * 2016-12-13 2021-06-29 硅谷数模半导体(北京)有限公司 访问dp辅助通道的方法及装置
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN109194889B (zh) * 2018-08-16 2020-11-20 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN109521834A (zh) * 2018-10-31 2019-03-26 武汉精立电子技术有限公司 一种dp信号产生装置及方法
CN109521834B (zh) * 2018-10-31 2021-04-06 武汉精立电子技术有限公司 一种dp信号产生装置及方法

Also Published As

Publication number Publication date
CN105573197B (zh) 2018-01-05

Similar Documents

Publication Publication Date Title
CN104881390A (zh) 通过串行并行总线相互转换以减少线缆数量的方法
CN105023549A (zh) 分辨率自适应的mipi图形信号产生装置及方法
CN105141877A (zh) 一种基于可编程器件的信号转换装置
CN105573197A (zh) 一种自定义速率的dp信号发生装置及方法
CN105657485A (zh) 一种音视频播放设备
CN104795039A (zh) 基于fpga实现mipi信号传输调整的方法和装置
CN105491318A (zh) 一种dp视频信号单路转多路的装置及方法
CN105472288A (zh) 一种v-by-one视频信号单路转多路的装置及方法
CN110581963A (zh) 一种v-by-one信号转换方法、装置及电子设备
CN105405375A (zh) 一种mipi视频信号单路转多路的装置及方法
CN104575351A (zh) 一种信号转换系统、显示器及信号转换方法
CN104537999B (zh) 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
CN112055215A (zh) 一种基于fpga光纤视频处理方法
CN202856875U (zh) 高清混合矩阵无缝切换vga输出系统
CN101355777A (zh) 基于总线截取及视频采集的远程手机测试系统及方法
CN201773567U (zh) 一种用于显示器的lvds信号编码电路
WO2020134502A1 (zh) 一种视频信号生成装置及方法
CN207397670U (zh) 显示面板测试装置
CN111698388A (zh) 一种用于远程视频传输系统及视频分辨率自适应方法
CN204578655U (zh) 能增强视频转板输出信号能力的装置
CN218866471U (zh) 一种基于cpu的多功能芯片电路
CN109710549B (zh) 可编程芯片内部基于通用i/o的mipi接口电路
CN204031327U (zh) 基于DisplayPort实现电视墙拼接的控制装置
CN217563710U (zh) 一种mipi信号延长器
CN105405376A (zh) 一种ttl视频信号单路转多路的装置及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No.

Patentee after: Wuhan fine test electronics group Limited by Share Ltd

Address before: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No.

Patentee before: Wuhan Jingce Electronic Technology Co., Ltd.