CN104144331A - 利用单sdi通道实现多路图像/视频编码数据传输的装置 - Google Patents
利用单sdi通道实现多路图像/视频编码数据传输的装置 Download PDFInfo
- Publication number
- CN104144331A CN104144331A CN201410405803.5A CN201410405803A CN104144331A CN 104144331 A CN104144331 A CN 104144331A CN 201410405803 A CN201410405803 A CN 201410405803A CN 104144331 A CN104144331 A CN 104144331A
- Authority
- CN
- China
- Prior art keywords
- data
- sdi
- module
- frame
- video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
本发明公开了一种利用单SDI通道实现多路图像/视频编码数据传输的装置,包含DDR SDRAM控制逻辑模块、视频/图像压缩编码模块、SDI速率模式选择模块、NRZI编码插入模块、CRC编码插入模块、数据子帧生成控制逻辑模块、SDI编码模块,多路缓存在DDR SDRAM中的原始视频/图像数据会经过压缩编码器编码,SDI速率模式选择模块决定了SDI的传输速率及误码校验方式,数据子帧生成控制逻辑负责子帧数据的打包,之后经过SDI编码、并串转换等流程信号经过SERDES通道输出给SDI驱动器。本发明通过一种带子帧数据信息帧的数据子帧,实现多路的图像/视频编码数据传输,自动对多路图像/视频编号发送,并自动在接收端接收管理数据。
Description
技术领域
本发明涉及图像处理系统的一部分,特别涉及一种利用单SDI通道实现多路图像/视频编码数据传输的装置。
背景技术
随着电子技术的进步及高清显示的需求,图像/视频的数据量越来越大,即使经过压缩编码,数据量仍然惊人,使得高清图像/视频的海量数据传输成为图像处理系统中亟待解决的瓶颈之一。在很多应用场合中,压缩编码数据不能在本地系统存储,需要传输到一定距离之外的系统处理或存储,而且要求实时性高、可靠性好、误码率低。这种情况下,工程师不得不舍弃PCI-E,SATA,RapidI/O等高速率、高可靠性、但传输距离0-2米的内总线,转而寻找可替代的远距离通信传输总线。
在航空电子系统中现有的远距离通信传输协议总线主要有1394总线、FC总线、Gigab Ethernet。1394总线成熟度高,常用的最高传输速率为800Mbps,从使用来分析,1394总线在数据传输时要增加许多协议附加信息,考虑总线运行负荷和应用软件执行效率,实际只能传输30%的数据量,即240Mbps的数据量。FC总线技术成熟度高,目前在使用的最高传输速率达到2Gbps,但FC总线协议复杂,设计成本高,且在使用过程中质量成本比较高。Gigab Ethernet最高传输率达到1Gbps,理论上满足使用要求,但是由于协议有附加信息开销,考虑总线运行负载,只能传输60-80%的数据量,即600Mbps—800Mbps。
SDI(Serial Digital Input,串行数字接口)是ITU-R BT.656委员会及SMPTE(动图像和电视工程师协会)共同推出的视频数据串行链路传输标准,通过75欧姆同轴电缆来传输未经压缩的数字视频。经过十几年的发展,SDI现在已经有SMPTE-259M(SD-SDI,270Mbps)、SMPTE-259M(HD-SDI,1.485Gbps)、SMPTE-424M(3G-SDI,2.97Gbps)等标准。目前,SDI接口采用BNC接口进行视频线输出或者直接使用光纤接口传输数据。
发明内容
为了解决图像处理系统中大分辨率静态图像无损压缩编码后的海量数据需要长距离实时传输的问题,而现有的1394总线、FC总线、Gigab Ethernet等数据传输总线在数据吞吐量、协议复杂度、设计成本上存在种种不足之处,本发明的发明目的在于提供一种利用单SDI通道实现多路图像/视频编码数据传输的装置,通过一种带子帧数据信息帧的数据子帧,实现多路的图像/视频编码数据传输,自动对多路图像/视频编号发送,并自动在接收端接收管理数据。
本发明的发明目的通过以下技术方案实现:
一种利用单SDI通道实现多路图像/视频编码数据传输的装置,包含DDRSDRAM控制逻辑模块、视频/图像压缩编码模块、SDI速率模式选择模块、NRZI编码插入模块、CRC编码插入模块、数据子帧生成控制逻辑模块、SDI编码模块:
所述DDR SDRAM控制逻辑模块用于实现对DDR SDRAM的逻辑控制,实现系统高速原始图像/视频数据的缓存;
所述视频/图像压缩编码模块用于对DDR SDRAM中缓存的多路原始视频/图像数据进行压缩、编码;
所述SDI速率模式选择模块用于根据对输入数据的解串后的时钟判断SDI的传输速率,并选择相应的误码校验方式,SDI采用NRZ-NRZI编码方式,HD-SDI和3G-SDI采用CRC编码方式;
所述NRZI编码插入模块、CRC编码插入模块根据SDI速率模式选择模块选择的误码校验方式进行NRZ-NRZI编码、CRC编码;
所述数据子帧生成控制逻辑模块用于将多路视频的压缩编码数据拆分为多个固定长度的数据片,再加上子帧数据信息帧和校验码组成数据子帧,在不同的时间片上分发传输数据子帧;
所述SDI编码模块根据SDI速率模式选择模块确定的传输速率以及数据子帧生成控制逻辑模块生成的数据子帧进行SDI编码。
优选地,所述子帧数据信息帧为32字节,包括:
一个2字节的子帧数据信息帧头,用于识别子帧数据信息帧;
一个2字节的速率模式,用于标记当前通道工作速率;
一个4字节的视频通路编号,用于识别编码数据属于不同的原始视频通道;
一个4字节的格式信息,用于识别编码数据所采用的压缩编码方式;
一个4字节的子帧序号,用于识别子帧数据帧的序列号;
一个4字节的首尾帧标记,用于识别一个压缩编码数据包的起始子帧数据和结尾子帧数据;
一个4字节的码流大小信息,用于识别压缩编码数据包至当前帧为止所传输的数据包大小;
最后4字节为保留字节,以备将来所用。
优选地,所述数据子帧生成控制逻辑模块采用时分复用方式传输数据子帧,通过为每路压缩编码后的数据设置一个缓存区,并设置缓存区数据占用状态标志位,数据子帧生成控制逻辑模块在各个缓存区状态标志位间轮询,当查询到当前缓存区的数据可以满足一次性读出并组成一个完整子帧数据时立即读出,否则,转到下一个缓存区状态标志位的查询。
本发明能通过一根75欧姆的同轴电缆进行多路图像/视频编码数据传输,同时可以支持3种主流SDI传输速率:SD-SDI(270Mbps),HD-SDI 1.485Gbps以及3G-SDI(2.97Gbps),实现3速率SDI通道的发送和接收,具备发送端动态选择速率和接收端自动识别速率的能力。本发明适用于航空航天、安防监控等领域需要对压缩数据进行远距离高速传输的场合,其链路层和物理层的实现都较为简单,未来还可以向传输速率更高的UHD-SDI(6Gbps)或SHD-SDI(12Gbps)方向扩展,随着光传输设备的出现,更远距离的传输可以使用光纤实现,并可以用于其他非图像/视频编码数据的高速海量数据传输,具有广阔的市场前景和显著的经济效益。
本发明主要能实现如下目的:
(1).独立于图像/视频编码数据,即其只区分图像/视频编码数据的通道序号,独立于图像/视频编码数据所采用的编码标准。
(2).实现飞机对航空电子系统减重的要求,降低布线复杂度,提高可靠性。
(3).具有一定的误码校验能力,使得系统的误码率处于较低的水平。
(4).具有一定的速率动态选择能力,针对不同的系统要求工作于相应的速率模式。
附图说明
图1为本发明一种利用单SDI通道实现多路图像/视频编码数据传输的装置的硬件结构示意图;
图2为本发明一种利用单SDI通道实现多路图像/视频编码数据传输的装置的软件结构示意图;
图3为本发明中子帧数据及子帧数据信息帧结构示意图;
图4为本发明中数据子帧生成控制逻辑模块时分复用传输模式流程图。
具体实施方式
下面结合附图对本发明作进一步的详细描述。
本发明的设计主要由FPGA实现,外围电路有相关的SDI均衡驱动器件,具有设计灵活、性能稳定、成本低廉等特点,其主要由原始视频输入接口、自适应驱动器LMH0302、SDI均衡器LMH0344、带内嵌SERDES模块的Xilinx的XC7K410T型号FPGA和外围配置电路组成,如图1所示。
LMH0302支持SD-SDI,HD-SDI,3G-SDI的自适应电缆驱动。它能够实现以多种速率模式向75欧姆同轴电缆发送数据。LMH0302可以工作在125Mbps—2.97Gbps这样一个宽速率范围,并且支持SMPTE 259M,SMPTE 292M,SMPTE 344M和SMPTE 424M等多个标准。可以选择输出符合传输速率、电压摆幅、电压转换速率等要求的SDI信号。LMH0344是SDI均衡器,它支持的标准和性能与LMH0302相同,能根据电缆长度和信号类型自适应地优化输入信号的摆幅。
FPGA实现数据的编码、解码、压缩、管理、发送。发送端电路能够动态选择发送频率,其功能模块包含DDR SDRAM控制逻辑模块、视频/图像压缩编码模块、SDI速率模式选择模块、NRZI编码插入模块、CRC编码插入模块、数据子帧生成控制逻辑模块、SDI编码模块、并串转换等。如图2所示,进入FPGA内部的多路原始视频/图像数据会经过DDR SDRAM控制器送入DDR SDRAM缓存,视频/图像压缩编码模块在工作过程中会调用DDR SDRAM中的数据压缩编码。
SDI速率模式选择模块通过对输入数据的解串后的时钟判断SDI的传输速率决定了SDI的传输速率及误码校验方式(SDI采用NRZ-NRZI编码方式,HD-SDI和3G-SDI采用CRC编码方式)。
数据子帧生成控制逻辑负责子帧数据的打包,以及与子帧数据信息帧的封装,压缩编码后的数据一般以8bit为单位存储传输,而SDI的前端并行数据位宽为10bit(SD 270Mhz)或20bit(1.485Ghz,2.97Ghz)进行传输,所以必然会有两个bit位是无效数据位。之后经过SDI编码,并串转换等流程信号经过FPGA自带的SERDES通道输出给SDI驱动器。
数据子帧是SDI链路上传输的固定长度的数据帧。其目的是为了将多路视频的压缩编码数据高效拆分,并利于接收端接收后重新复原编码数据。其原理为将大的数据拆分为小的数据片,并进行重新封装编号,将多路数据在不同的时间片上分发传输。
本发明采用我们定义为子帧数据信息帧的帧头标记出每个数据子帧的相关信息,如图3所示。数据子帧的大小由所采用的SDI传输速率模式决定(SD-SDI每个子帧大小为720+32bytes,HD-SDI每个子帧大小为1080+32bytes,3G-SDI每个子帧大小为1920+32bytes,帧尺寸也可定义为其他大小),图像/视频编码数据帧与子帧数据信息帧的传输采用时分复用的方式,将子帧数据信息帧作为附属数据与图像/视频编码数据合为一组数据传输。
子帧数据信息帧的数据量很小,共32个字节(每字节10bit,只用其中低位8bit),但信息量却很丰富,包括一个2字节的子帧数据信息帧头0x0FF05A,用于识别子帧数据信息帧;一个2字节的速率模式,用于标记当前通道工作速率;一个4字节的视频通路编号,用于识别编码数据属于不同的原始视频通道;一个4字节的格式信息,用于识别编码数据所采用的压缩编码方式;一个4字节的子帧序号,用于识别子帧数据帧的序列号;一个4字节的首尾帧标记,用于识别一个压缩编码数据包的起始子帧数据和结尾子帧数据;一个4字节的码流大小信息,用于识别压缩编码数据包至当前帧为止所传输的数据包大小。最后4字节为保留bytes,以备将来所用(默认填充为0x3FF)。子帧数据信息帧的引入便于接收端的数据识别和解析。每帧结束标志之后的4字节为校验码,用于校验上一帧数据。当发送端无编码数据包发送时,子帧数据信息帧的28字节数据全填为0x000,即表示其后面的子帧数据为无效数据。这种子帧的划分方式使得数据的传输独立于图像/视频的编码方式之外,具有极大的灵活性。同时,子帧数据信息帧的嵌入使一根SDI电缆就可以传输图像/视频编码数据,不需要对原有的数据信息结构做大的改动,简化系统,提高了传输的安全性和可靠性。
子帧数据的时分复用传输主要在数据子帧生成控制逻辑中实现。如图4所示,以4路原始视频数据为例,设置4路压缩编码后数据的缓存区,并设置缓存区数据占用状态标志位,控制逻辑的状态查询在4路压缩编码缓存区状态标致间轮询。当该路缓存区的数据可以满足一次性读出并组成一个完整数据子帧时立即读出。否则,转到下一路数据缓存区状态标志位的查询。若最后一个数据子帧不足L时,用EAV补齐。
Claims (3)
1.一种利用单SDI通道实现多路图像/视频编码数据传输的装置,包含DDR SDRAM控制逻辑模块、视频/图像压缩编码模块、SDI速率模式选择模块、NRZI编码插入模块、CRC编码插入模块、数据子帧生成控制逻辑模块、SDI编码模块,其特征在于:
所述DDR SDRAM控制逻辑模块用于实现对DDR SDRAM的逻辑控制,实现系统高速原始图像/视频数据的缓存;
所述视频/图像压缩编码模块用于对DDR SDRAM中缓存的多路原始视频/图像数据进行压缩、编码;
所述SDI速率模式选择模块用于根据对输入数据的解串后的时钟判断SDI的传输速率,并选择相应的误码校验方式,SDI采用NRZ-NRZI编码方式,HD-SDI和3G-SDI采用CRC编码方式;
所述NRZI编码插入模块、CRC编码插入模块根据SDI速率模式选择模块选择的误码校验方式进行NRZ-NRZI编码、CRC编码;
所述数据子帧生成控制逻辑模块用于将多路视频的压缩编码数据拆分为多个固定长度的数据片,再加上子帧数据信息帧和校验码组成数据子帧,在不同的时间片上分发传输数据子帧;
所述SDI编码模块根据SDI速率模式选择模块确定的传输速率以及数据子帧生成控制逻辑模块生成的子帧数据进行SDI编码。
2.根据权利要求1所述的一种利用单SDI通道实现多路图像/视频编码数据传输的装置,其特征在于所述子帧数据信息帧为32字节,包括:
一个2字节的子帧数据信息帧头,用于识别子帧数据信息帧;
一个2字节的速率模式,用于标记当前通道工作速率;
一个4字节的视频通路编号,用于识别编码数据属于不同的原始视频通道;
一个4字节的格式信息,用于识别编码数据所采用的压缩编码方式;
一个4字节的子帧序号,用于识别子帧数据帧的序列号;
一个4字节的首尾帧标记,用于识别一个压缩编码数据包的起始子帧数据和结尾子帧数据;
一个4字节的码流大小信息,用于识别压缩编码数据包至当前帧为止所传输的数据包大小;
最后4字节为保留字节,以备将来所用。
3.根据权利要求1所述的一种利用单SDI通道实现多路图像/视频编码数据传输的装置,其特征在于所述数据子帧生成控制逻辑模块采用时分复用方式传输数据子帧,通过为每路压缩编码后的数据设置一个缓存区,并设置缓存区数据占用状态标志位,数据子帧生成控制逻辑在各个缓存区状态标志位间轮询,当查询到当前缓存区的数据可以满足一次性读出并组成一个完整数据子帧时立即读出,否则,转到下一个缓存区状态标志位的查询。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410405803.5A CN104144331B (zh) | 2014-08-18 | 2014-08-18 | 利用单sdi通道实现多路图像/视频编码数据传输的装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410405803.5A CN104144331B (zh) | 2014-08-18 | 2014-08-18 | 利用单sdi通道实现多路图像/视频编码数据传输的装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104144331A true CN104144331A (zh) | 2014-11-12 |
CN104144331B CN104144331B (zh) | 2018-01-16 |
Family
ID=51853391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410405803.5A Active CN104144331B (zh) | 2014-08-18 | 2014-08-18 | 利用单sdi通道实现多路图像/视频编码数据传输的装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104144331B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105049781A (zh) * | 2014-12-27 | 2015-11-11 | 中航华东光电(上海)有限公司 | 基于fpga的图像处理系统 |
CN105573197A (zh) * | 2015-12-14 | 2016-05-11 | 武汉精测电子技术股份有限公司 | 一种自定义速率的dp信号发生装置及方法 |
CN108712625A (zh) * | 2018-08-07 | 2018-10-26 | 成都希格玛光电科技有限公司 | 多通道实时高清图像传输系统及传输方法 |
CN110085241A (zh) * | 2019-04-28 | 2019-08-02 | 北京地平线机器人技术研发有限公司 | 数据编码方法、装置、计算机存储介质及数据编码设备 |
CN110447231A (zh) * | 2017-03-10 | 2019-11-12 | 雷索恩公司 | 传输来自多个源的超高清视频 |
CN110727681A (zh) * | 2019-09-27 | 2020-01-24 | 北京智道合创科技有限公司 | 数据存储方法及装置 |
CN110896431A (zh) * | 2019-12-23 | 2020-03-20 | 中国电子科技集团公司第三十四研究所 | 一种无压缩高清视频传输方法和系统 |
CN111159076A (zh) * | 2019-11-29 | 2020-05-15 | 北京空间机电研究所 | 一种星载can总线主备切换和应答控制方法 |
CN111385524A (zh) * | 2018-12-27 | 2020-07-07 | 上海富瀚微电子股份有限公司 | 模拟高清摄像机高速长距离数据传输的实现方法及系统 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102685449A (zh) * | 2011-03-16 | 2012-09-19 | 宫继强 | 一种多路视频数据传输的实现方法 |
CN202889508U (zh) * | 2012-05-28 | 2013-04-17 | 四川九州电子科技股份有限公司 | Sdi与asi自动切换的电气接口模块及视频设备 |
CN102802039B (zh) * | 2012-08-14 | 2015-04-15 | 武汉微创光电股份有限公司 | 多路视频混合解码输出方法及装置 |
-
2014
- 2014-08-18 CN CN201410405803.5A patent/CN104144331B/zh active Active
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105049781A (zh) * | 2014-12-27 | 2015-11-11 | 中航华东光电(上海)有限公司 | 基于fpga的图像处理系统 |
CN105573197A (zh) * | 2015-12-14 | 2016-05-11 | 武汉精测电子技术股份有限公司 | 一种自定义速率的dp信号发生装置及方法 |
CN105573197B (zh) * | 2015-12-14 | 2018-01-05 | 武汉精测电子技术股份有限公司 | 一种自定义速率的dp信号发生装置及方法 |
CN110447231A (zh) * | 2017-03-10 | 2019-11-12 | 雷索恩公司 | 传输来自多个源的超高清视频 |
CN110447231B (zh) * | 2017-03-10 | 2021-12-31 | 雷索恩公司 | 传输来自多个源的超高清视频的方法及装置 |
CN108712625A (zh) * | 2018-08-07 | 2018-10-26 | 成都希格玛光电科技有限公司 | 多通道实时高清图像传输系统及传输方法 |
CN108712625B (zh) * | 2018-08-07 | 2024-02-23 | 成都希格玛光电科技有限公司 | 多通道实时高清图像传输系统及传输方法 |
CN111385524A (zh) * | 2018-12-27 | 2020-07-07 | 上海富瀚微电子股份有限公司 | 模拟高清摄像机高速长距离数据传输的实现方法及系统 |
CN111385524B (zh) * | 2018-12-27 | 2022-03-04 | 上海富瀚微电子股份有限公司 | 模拟高清摄像机高速长距离数据传输的实现方法及系统 |
CN110085241A (zh) * | 2019-04-28 | 2019-08-02 | 北京地平线机器人技术研发有限公司 | 数据编码方法、装置、计算机存储介质及数据编码设备 |
CN110727681A (zh) * | 2019-09-27 | 2020-01-24 | 北京智道合创科技有限公司 | 数据存储方法及装置 |
CN110727681B (zh) * | 2019-09-27 | 2022-07-08 | 北京智道合创科技有限公司 | 数据存储方法及装置 |
CN111159076A (zh) * | 2019-11-29 | 2020-05-15 | 北京空间机电研究所 | 一种星载can总线主备切换和应答控制方法 |
CN110896431A (zh) * | 2019-12-23 | 2020-03-20 | 中国电子科技集团公司第三十四研究所 | 一种无压缩高清视频传输方法和系统 |
CN110896431B (zh) * | 2019-12-23 | 2023-12-29 | 中国电子科技集团公司第三十四研究所 | 一种无压缩高清视频传输方法和系统 |
Also Published As
Publication number | Publication date |
---|---|
CN104144331B (zh) | 2018-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104144331B (zh) | 利用单sdi通道实现多路图像/视频编码数据传输的装置 | |
CN101309258B (zh) | 高速以太网介质无关接口码块的分发和接收方法及装置 | |
EP2719169B1 (en) | Method and system for video data extension | |
KR101615967B1 (ko) | 멀티뷰 비디오 코딩을 위한 가설의 참조 디코더 | |
CN102802039B (zh) | 多路视频混合解码输出方法及装置 | |
US20100303147A1 (en) | Encoding apparatus and encoding method, and decoding apparatus and decoding method | |
CN102301730A (zh) | 多路音视频传输和处理方法、装置及系统 | |
CN104168439B (zh) | 一种视频编码方法和装置 | |
CN101272500B (zh) | 一种视音频数据流的传输方法及系统 | |
CN107147916B (zh) | 一种在传输层上传输h.265编码视频数据的方法 | |
CN202068513U (zh) | 一种用于标清和高清音视频编解码器主机 | |
CN110896431B (zh) | 一种无压缩高清视频传输方法和系统 | |
CN107193769A (zh) | 一种基于asi接口的数据收发系统 | |
CN207560231U (zh) | 一种led显示屏网络控制器 | |
US20170223349A1 (en) | Video transmitting system with on-the-fly encoding and on-the-fly delivering and associated video receiving system | |
CN111211863A (zh) | Mac发射端、mac接收端及电路、fpga芯片及数据传输系统 | |
CN104796653B (zh) | 基于fpga实现的在lpdt模式下传输mipi信号的方法和装置 | |
CN104767957A (zh) | 基于嵌入式双核处理器的视频采集编码方法、系统及装置 | |
CN105262970B (zh) | 一种基于图像数据的封装方法及系统 | |
US20190068325A1 (en) | System and method for block-coding transcoding | |
CN104639532A (zh) | 适用于用电信息的采集系统及其数据传输方法 | |
CN109600616A (zh) | 一种基于h.264视频压缩标准的码流封装方法 | |
CN115734004A (zh) | 视频处理方法、装置、系统和设备 | |
CN218041574U (zh) | 高清视频信号传输系统 | |
CN205092920U (zh) | 高分辨率视频传输系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |