CN105528989A - 驱动器及其操作方法 - Google Patents

驱动器及其操作方法 Download PDF

Info

Publication number
CN105528989A
CN105528989A CN201610121203.5A CN201610121203A CN105528989A CN 105528989 A CN105528989 A CN 105528989A CN 201610121203 A CN201610121203 A CN 201610121203A CN 105528989 A CN105528989 A CN 105528989A
Authority
CN
China
Prior art keywords
driving chip
those
driver
transmission interface
operating parameters
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610121203.5A
Other languages
English (en)
Other versions
CN105528989B (zh
Inventor
许诚显
林勇旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN105528989A publication Critical patent/CN105528989A/zh
Application granted granted Critical
Publication of CN105528989B publication Critical patent/CN105528989B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Abstract

本发明公开了一种驱动器及其操作方法,其中驱动器包括多个驱动芯片。各个驱动芯片包括一第一传输接口、一第二传输接口及一第三传输接口。其中,这些驱动芯片透过这些第一传输接口及这些第二传输接口彼此串接,并且这些第三传输接口共同耦接至一参数来源,以在一操作初始化期间接收多个操作参数。当这些驱动芯片接收这些操作参数后且未回传一异常信号时,这些驱动芯片结束操作初始化期间。当这些驱动芯片接收这些操作参数后回传异常信号时,这些驱动芯片重新接收这些操作参数。

Description

驱动器及其操作方法
技术领域
本发明是有关于一种驱动方法,且特别是有关于一种驱动器及其操作方法。
背景技术
目前市面上大都将时序控制器和数据驱动器整合于同一个芯片中,称作整合型芯片(iChip)。整合型芯片可以节省印刷电路板组件(Printedcircuitboardassembly,PCBA)的电路复杂度和面积,使整个面板的重量更轻、体积更小以及PCBA成本更低。
然而,随着显示面板解析度增加,大尺寸面板若仅采用单颗整合型芯片会因为整合型芯片输出所看出去的阻抗不同,导致玻璃需要留较多面积进行阻抗控制,使得面板下边框(border)较大。再者于高解析度下受到目前IC制程长度的限制,使得整合型芯片输出信号脚位间的距离过小,超出机台能够贴合的能力范围。另外在大尺寸面板下,单颗整合型芯片输出较大的电流确保画面正常,会导致整合型芯片温度过热产生显示缺陷。
有鉴于此,如何发展多颗整合型芯片沟通架构应用于大尺寸面板上是重要的课题。
发明内容
本发明提供一种驱动器及其操作方法,可缩短传送操作参数的时间。
本发明提供一种驱动器,用以驱动显示面板,包括多个驱动芯片。驱动芯片用以提供多个像素电压至显示面板,各个驱动芯片包括第一传输接口、第二传输接口及第三传输接口。其中,驱动芯片透过这些第一传输接口及这些第二传输接口彼此串接,并且这些第三传输接口共同耦接至参数来源,以在一操作初始化期间接收多个操作参数。当这些驱动芯片接收这些操作参数后且未回传异常信号时,这些驱动芯片结束操作初始化程序。当这些驱动芯片接收这些操作参数后回传异常信号时,这些驱动芯片重新接收这些操作参数。
本发明的驱动器的操作方法包括下列步骤,其中驱动器包括多个驱动芯片,各个驱动芯片包括第一传输接口、第二传输接口及第三传输接口,这些驱动芯片透过这些第一传输接口及这些第二传输接口彼此串接,并且这些第三传输接口共同耦接至参数来源。在操作初始化期间,参数来源提供多个操作参数至这些驱动芯片。当这些驱动芯片接收这些操作参数后且未回传异常信号时,这些驱动芯片结束操作初始化程序。当这些驱动芯片接收这些操作参数后回传异常信号时,这些驱动芯片重新接收这些操作参数。
基于上述,本发明实施例的驱动器及其操作方法,驱动芯片的操作参数直接自参数来源接收,藉此缩短传送操作参数的时间。并且,由于不需要传送操作参数,因此驱动芯片可省略暂存操作参数的储存空间,亦即可降低驱动芯片的硬件成本。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为依据本发明一实施例的显示装置的系统示意图。
图2为依据本发明一实施例的驱动器的操作方法的流程图。
图3为依据本发明一实施例的主驱动芯片的操作方法的流程图。
图4为依据本发明一实施例的副驱动芯片的操作方法的流程图。
其中,附图标记:
10:显示装置
100、400:驱动器
110、120、130:驱动芯片
111、121、131:第一传输接口
113、123、133:第二传输接口
115、125、135:第三传输接口
117、127、137:第四传输接口
200:参数来源
210:记忆体
220:终端装置
300:显示面板
CLK、SCL:时脉信号
DAT:数据指示信号
Gx:栅极信号
INTR:中断信号
POL:极性信号
POP:操作参数
PRD:个别读取指令
PWT:个别写入指令
SAB:异常信号
SDA:数据信号
SEL1、SEL2、SEL3:主从设定信号
STB:栓锁信号
VP:像素电压
WT:写入指令
XDD:显示数据
S210、S220、S230、S301、S303、S305、S307、S309、S311、S313、S315、S317、S401、S403、S405、S407、S409、S411、S413、S415、S417:步骤
具体实施方式
图1为依据本发明一实施例的显示装置的系统示意图。请参照图1,在本实施例中,显示装置10包括驱动器100及400、参数来源200及显示面板300,其中参数来源200包括记忆体210及终端装置220,驱动器400可为栅极驱动芯片(GateDriver)或基板上的栅极驱动器(GateOnArray,GOA),驱动器100则是整合型芯片(iChip),并且整合型芯片是包含时序控制单元(Timingcontrolunit)、数据驱动单元(datadrivingunit)、及电源驱动单元(powerdrivingunit)的积体电路。驱动器100及驱动器400电连接显示面板300,用以驱动显示面板300,其中整合型芯片100用以提供多个像素电压VP至显示面板300,驱动器400用以提供多个栅极信号Gx至显示面板300。
驱动器100包括驱动芯片(在此以3个驱动芯片110、120及130为例),并且驱动芯片110、120及130耦接显示面板300以提供像素电压VP至显示面板300。各个驱动芯片110、120及130分别包括第一传输接口、第二传输接口、第三传输接口及第四传输接口。进一步来说,驱动芯片110包括第一传输接口111、第二传输接口113、第三传输接口115及第四传输接口117,驱动芯片120包括第一传输接口121、第二传输接口123、第三传输接口125及第四传输接口127,驱动芯片130包括第一传输接口131、第二传输接口133、第三传输接口135及第四传输接口137。
驱动芯片110、120及130透过第一传输接口121、131及第二传输接口113、123彼此串接,驱动芯片110、120及130透过第三传输接口115、125、135共同耦接至参数来源200,并且驱动芯片110、120及130透过第四传输接口117、127、137共同耦接至终端装置220。驱动芯片110、120及130可分别通过外部设定信号(如SEL1、SEL2、SEL3)决定主驱动芯片(masterIC)及从属驱动芯片(slaveIC)的主从关系。举例而言,当驱动芯片110透过SEL1设定为主驱动芯片时,会与参数来源200进行数据读取的动作,而其他设定为从属驱动芯片120及130则会监听I2C总线的信号。在一初始化期间,记忆体210会依序提供操作参数POP至驱动芯片110、120及130,其中记忆体210可受控于主驱动芯片110所传送的写入指令WT提供操作参数POP或主动提供操作参数POP。在接收这些操作参数POP后,驱动芯片110、120及130会确认接收到的操作参数POP是否正确,例如可透过查核码(CyclicRedundancyCheck,CRC)进行确认。其中,所述的操作参数POP可以是用以设定驱动芯片110、120及130运作所需的系统参数,可例如影像演算法设定参数、驱动器400参数设定、伽玛电压的电压准位、电源电压的大小、…等,影像演算法如:自适应背光控制(content-adaptivebacklightcontrol,CABC)演算法、阳光下可视(Sunlightreadable)…等演算法系数的设定。
当驱动芯片110、120及130接收操作参数POP且在一预设时间内未回传异常信号SAB至主驱动芯片110时,代表驱动芯片110、120及130已完成初始化程序,因此驱动芯片110、120及130会结束操作初始化期间,并准备进行影像显示;当驱动芯片110、120及130接收操作参数POP后且在预设时间内回传异常信号SAB时,记忆体210会重新提供操作参数POP给驱动芯片110、120及130,以使驱动芯片110、120及130重新接收操作参数POP。其中所述的记忆体210可以是非挥发性可读写记忆体,例如可编程只读记忆体(ProgrammableReadOnlyMemory,PROM)、可抹除可编程只读记忆体(ErasableProgrammableReadOnlyMemory,EPROM)、电子抹除式可复写只读记忆体(ElectricallyErasableProgrammableReadOnlyMemory,EEPROM)、…等
举例来说,在主驱动芯片110主动读取记忆体210内的操作参数POP后,每一颗驱动芯片会判断所读取的数据是否是正确的。当其中一颗驱动芯片110、120或130发现所接收到的数据是错误时,则发现接收数据是错误的驱动芯片(如110、120或130)会拉低第三传输接口内的信号SCL,此时主驱动芯片110就会得知有其他驱动芯片数据有错误,则会重新从记忆体210读取操作参数POP。其中,时脉信号SCL拉低的时间可大于等于2位元的传送时间,上述预设时间可以是2位元的传送时间。
在操作初始化期间后,驱动芯片110、120及130进入正常操作期间,亦即终端装置220会提供显示数据XDD至驱动芯片110、120及130的第四传输接口117、127、137。此时,驱动芯片110、120及130的第一传输接口121、131及第二传输接口113、123会进行双向数据传输以使驱动芯片110、120及130相互交流,且驱动芯片110、120、及130通过第一传输接口及第二传输接口彼此串接已形成串列式传输,其中驱动芯片120及130的第一传输接口可分别接收来自驱动芯片110及120的第二传输接口的数据,如图1所示,中断信号INTR、时脉信号CLK及数据指示信号DAT用以确认驱动芯片110、120及130所接收的显示数据XDD以确保多颗整合式芯片进行有方向性的影像数据传输动作,举例而言当驱动芯片120发送中断信号INTR至相邻的驱动芯片130进行影像数据接收XDD或内建自我测试(built-inself-test,BIST)模式下每一颗驱动芯片110、120及130画面同步信号…等,以确保显示画面可正确显示。栓锁信号STB用以控制像素电压VP的输出时间,极性信号POL用以决定像素电压VP的极性,并且中断信号INTR、时脉信号CLK、数据指示信号DAT、栓锁信号STB及极性信号POL的方向如附图所示,在此则不再赘述。并且,驱动芯片130还可透过第二传输接口133触发驱动器400,以控制驱动器400提供依序致能的多个栅极信号Gx至显示面板400。所述的驱动芯片130可以是位于串接顺序的最末位排序的驱动芯片。
于本发明的另一实施例,透过本发明的技术方案可以让影像在正常显示的过程中,个别修改或读取驱动芯片110、120及130内寄存器(图未示)的操作参数POP,举例而言,当显示装置10再进行显示面板300的显示信号检测时,可通过终端装置220直接进行写入(write)或读取(read)驱动芯片110、120或130。且所述的终端装置220可以是电脑、工作站或类似的电子装置。且由于本发明的一实施例的终端装置220透过第三传输接口115、125、135对驱动芯片110、120及130进行寄存器的操作参数POP的写入或读写,因此在写入或读写的过程中,并不会和显示画面影像处理数据共用数据总线,因此可达到缩短数据传送的时间的目的,并且通过终端装置220进行寄存器的操作参数POP的写入或读写可使驱动芯片110、120及130减少暂存操作参数POP的储存空间,以降低驱动芯片110、120及130的硬件成本。
在本实施例中,参数来源200包括记忆体210及终端装置220,但在其他实施例中,参数来源200可以是记忆体210及终端装置220的其中之一,此可依据本领域通常知识者及应用环境而定,本发明实施例不以此为限。
在本发明实施例中,第一传输接口111、121、131及第二传输接口113、123、133可以是控制传输接口,例如iCB(interfacecontrolboard)接口;第三传输接口115、125、135可以是数字数据传输接口,例如内部整合电路(Inter-IntegratedCircuit,I2C)接口、串行外设接口(SerialPeripheralInterface,SPI);第四传输接口117、127、137可以是影像数据传输接口,例如移动产业处理器接口(mobileindustryprocessorinterface,MIPI)、低电压差动信号(low-voltagedifferentialsignal,LVDS),上述为举例以说明,本发明实施例不以此为限。
在本发明实施例中,终端装置220可更提供个别写入指令PWT及个别读取指令PRD,此时驱动芯片110、120及130会进入一除错(Debug)模式。当驱动芯片110、120及130接收个别写入指令PWT时,对应的驱动芯片(如110、120及130)会接收终端装置220提供的操作参数POP。当驱动芯片110、120及130接收到个别读取指令PRD时,对应的驱动芯片(如110、120及130)提供操作参数POP至参数来源220。
在本发明实施例中,当第三传输接口115、125、135为内部整合电路接口时,写入指令WT可透过内部整合电路接口的位址封包来传送。进一步来说,以控制4个驱动芯片为例,可利用8位址封包中的其中三个位址封包来表示全体控制或个别控制,利用8位址封包中的其中一个位址封包表示写入或读取,并且用利其余位址封包表示是传送指令或位址。上述为举例以说明,本发明实施例不以此为限。
以下列表格所示位址封包为例,假设驱动芯片110为主驱动芯片,驱动芯片120及130为副驱动芯片,位址封包的4个高位元为“0111”表示位址封包传送指令,位址封包的最低位元为“1”表示进行写入,位址封包的最低位元为“0”表示进行读取,位址封包的其余位元表示要写入或读取的驱动芯片(如110、120、130)。举例来说,当位址封包的位元为“0111_110_1”时,表示对所有驱动芯片(如110、120、130)进行写入;当位址封包的位元为“0111_000_1”时,表示对驱动芯片110进行写入;当位址封包的位元为“0111_000_0”时,表示对驱动芯片110进行读取。其余可由表一及表二理解,在此则不再赘述。
表一
0111_110_1 0111_000_1 0111_001_1 0111_010_1
110(主)
120(副)
130(副)
表二
0111_110_0 0111_000_0 0111_001_0 0111_010_0
110(主)
120(副)
130(副)
图2为依据本发明一实施例的驱动器的操作方法的流程图。请参照图2,在本实施例中,驱动器包括多个驱动芯片,并且各个驱动芯片包括一第一传输接口、一第二传输接口及一第三传输接口,而这些驱动芯片透过这些第一传输接口及这些第二传输接口彼此串接,并且这些第三传输接口共同耦接至一参数来源。并且,驱动器的操作方法包括下列步骤。在步骤S210中,在一操作初始化期间,参数来源提供多个操作参数至这些驱动芯片。在步骤S220中,当这些驱动芯片接收这些操作参数后且未回传一异常信号时,这些驱动芯片结束操作初始化期间。在步骤S230中,当这些驱动芯片接收这些操作参数后回传异常信号时,这些驱动芯片重新接收这些操作参数。其中,步骤S210、S220及S230的顺序为用以说明,本发明实施例不以此为限。并且,步骤S210、S220及S230的细节可参照图1实施例所示,在此则不再赘述。
图3为依据本发明一实施例的主驱动芯片的操作方法的流程图。请参照图3,在本实施例中,主驱动芯片的操作方法包括下列步骤。在步骤S301中,主驱动芯片开启。在步骤S303中,主驱动芯片进入等待状态,以等待显示装置的电源就绪。在步骤S305中,主驱动芯片准备下载操作参数。在步骤S307中,主驱动芯片判断指令是否下达,当指令已下达时,亦即判断结果为“是”,则执行步骤S309,当指令未下达时,亦即判断结果为“否”,则回到步骤S307。在步骤S309中,主驱动芯片进行操作参数下载。在步骤S311中,主驱动芯片确认操作参数是否正确,当操作参数正确时,亦即判断结果为“是”,则执行步骤S313,当操作参数不正确时,亦即判断结果为“否”,则回到步骤S315。在步骤S313中,主驱动芯片会进行显示处理。在步骤S315中,主驱动芯片判断错误的次数是否到达上限(例如5次),当错误的次数已到达上限时,亦即判断结果为“是”,则执行步骤S317,当错误的次数未到达上限时,亦即判断结果为“否”,则回到步骤S305,以进行再次下载。在步骤S317中,主驱动芯片会进行错误处理,以通知使用者/测试人员驱动器已发生错误。
图4为依据本发明一实施例的副驱动芯片的操作方法的流程图。请参照图4,在本实施例中,副驱动芯片的操作方法包括下列步骤。在步骤S401中,副驱动芯片开启。在步骤S403中,副驱动芯片进入等待状态,以等待显示装置的电源就绪。在步骤S405中,副驱动芯片准备下载操作参数。在步骤S407中,副驱动芯片等待指令下达。在步骤S409中,当指令已下达时,副驱动芯片进行操作参数下载。在步骤S411中,副驱动芯片确认操作参数是否正确,当操作参数正确时,亦即判断结果为“是”,则执行步骤S413,当操作参数不正确时,亦即判断结果为“否”,则回到步骤S415。在步骤S413中,副驱动芯片会进行显示处理。在步骤S415中,副驱动芯片判断错误的次数是否到达上限(例如5次),当错误的次数已到达上限时,亦即判断结果为“是”,则执行步骤S417,当错误的次数未到达上限时,亦即判断结果为“否”,则回到步骤S405,以进行再次下载。在步骤S417中,副驱动芯片会进行错误处理,以通知使用者/测试人员驱动器已发生错误。
在上述图3及图4的实施例中,是以一段式下载所有操作参数,但在其他实施例中,操作参数可分段下载,亦即在步骤S311与S313之间,重复执行步骤S305、S307、S309、S311、S315、S317的循环,在步骤S411与S413之间,重复执行步骤S405、S407、S409、S411、S415、S417的循环,且重复的次数可依据电路设计而定,本发明实施例不以此为限。
综上所述,本发明实施例的驱动器及其操作方法,驱动芯片的操作参数直接自参数来源接收,藉此缩短传送操作参数的时间。并且,由于不需要传送操作参数,因此驱动芯片可省略暂存操作参数的储存空间,亦即可降低驱动芯片的硬件成本。
虽然本发明已以实施例公开如上,但其并非用以限定本发明,任何所属技术领域中的技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与修改,故本发明的保护范围当视后附的权利要求保护范围所界定者为准。

Claims (17)

1.一种驱动器,用以驱动一显示面板,其特征在于,包括:
多个驱动芯片,用以提供多个像素电压至该显示面板,并且各该些驱动芯片包括一第一传输接口、一第二传输接口及一第三传输接口,其中该些驱动芯片透过该些第一传输接口及该些第二传输接口彼此串接,并且该些第三传输接口共同耦接至一参数来源,以在一操作初始化期间接收多个操作参数;
当该些驱动芯片接收该些操作参数后且未回传一异常信号时,该些驱动芯片结束该操作初始化期间,当该些驱动芯片接收该些操作参数后回传该异常信号时,该些驱动芯片重新接收该些操作参数。
2.如权利要求1所述的驱动器,其特征在于,当该些驱动芯片的一主驱动芯片传送一写入指令时,该参数来源依序提供该些操作参数至该些驱动芯片。
3.如权利要求2所述的驱动器,其特征在于,该主驱动芯片由该些驱动芯片分别接收的一主从设定信号决定。
4.如权利要求2所述的驱动器,其特征在于,当该些驱动芯片接收一个别写入指令时,对应的驱动芯片接收该参数来源提供的该些操作参数。
5.如权利要求2所述的驱动器,其特征在于,当该些驱动芯片接收一个别读取指令时,对应的驱动芯片提供该些操作参数至该参数来源。
6.如权利要求2所述的驱动器,其特征在于,该第三传输接口为一内部整合电路接口,并且该写入指令透过一位址封包来传送。
7.如权利要求2所述的驱动器,其特征在于,当该些操作参数传送结束且各该些驱动芯片未正确接收该些操作参数,该些驱动芯片拉低该第三传输接口的一时脉信号以回传该异常信号。
8.如权利要求1所述的驱动器,其特征在于,该些驱动芯片还分别包括一第四传输接口,共同耦接至一主机以接收多个显示数据,并根据该些显示数据提供对应的像素电压。
9.如权利要求1所述的驱动器,其特征在于,该参数来源为一记忆体及一终端装置的至少其一。
10.一种驱动器的操作方法,其中该驱动器包括多个驱动芯片,各该些驱动芯片包括一第一传输接口、一第二传输接口及一第三传输接口,该些驱动芯片透过该些第一传输接口及该些第二传输接口彼此串接,并且该些第三传输接口共同耦接至一参数来源,包括:
在一操作初始化期间,该参数来源提供多个操作参数至该些驱动芯片;
当该些驱动芯片接收该些操作参数后且未回传一异常信号时,该些驱动芯片结束该操作初始化期间;以及
当该些驱动芯片接收该些操作参数后回传该异常信号时,该些驱动芯片重新接收该些操作参数。
11.如权利要求10所述的驱动器的操作方法,其特征在于,还包括:
当该些驱动芯片的一主驱动芯片传送一写入指令时,该参数来源依序提供该些操作参数至该些驱动芯片。
12.如权利要求11所述的驱动器的操作方法,其特征在于,该主驱动芯片由该些驱动芯片分别接收的一主从设定信号决定。
13.如权利要求11所述的驱动器的操作方法,其特征在于,还包括:
当该些驱动芯片接收一个别写入指令时,对应的驱动芯片接收该参数来源提供的该些操作参数。
14.如权利要求11所述的驱动器的操作方法,其特征在于,还包括:
当该些驱动芯片接收一个别读取指令时,对应的驱动芯片提供该些操作参数至该参数来源。
15.如权利要求11所述的驱动器的操作方法,其特征在于,该第一传输接口为一内部整合电路接口,并且该写入指令透过一位址封包来传送。
16.如权利要求11所述的驱动器的操作方法,其特征在于,还包括:
当该些操作参数传送结束且各该些驱动芯片未正确接收该些操作参数,各该些驱动芯片拉低该第一传输接口的一时脉信号以回传该异常信号。
17.如权利要求10所述的驱动器的操作方法,其特征在于,该参数来源为一记忆体及一终端装置的至少其一。
CN201610121203.5A 2016-01-12 2016-03-03 驱动器及其操作方法 Active CN105528989B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW105100760 2016-01-12
TW105100760A TWI569253B (zh) 2016-01-12 2016-01-12 驅動器及其操作方法

Publications (2)

Publication Number Publication Date
CN105528989A true CN105528989A (zh) 2016-04-27
CN105528989B CN105528989B (zh) 2019-01-04

Family

ID=55771172

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610121203.5A Active CN105528989B (zh) 2016-01-12 2016-03-03 驱动器及其操作方法

Country Status (3)

Country Link
US (1) US10056058B2 (zh)
CN (1) CN105528989B (zh)
TW (1) TWI569253B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108109577A (zh) * 2016-12-06 2018-06-01 广州硅芯电子科技有限公司 Led系统和用于操作led系统的方法
CN108461059A (zh) * 2017-02-20 2018-08-28 精工爱普生株式会社 驱动器、电光装置和电子设备
CN109949770A (zh) * 2017-12-21 2019-06-28 硅工厂股份有限公司 显示器的数据驱动装置及其驱动器
CN110399113A (zh) * 2018-04-24 2019-11-01 京东方科技集团股份有限公司 数据传输方法、装置及显示装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019113672A (ja) * 2017-12-22 2019-07-11 シャープ株式会社 表示制御装置、表示装置、および制御方法
US10818208B2 (en) * 2018-09-14 2020-10-27 Novatek Microelectronics Corp. Source driver
JP2023027420A (ja) * 2019-12-12 2023-03-02 ローム株式会社 タイミングコントローラおよびディスプレイシステム、自動車
US11783739B2 (en) * 2020-09-10 2023-10-10 Apple Inc. On-chip testing architecture for display system

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060122329A (ko) * 2005-05-26 2006-11-30 엘지전자 주식회사 이동 통신 단말기 디스플레이부의 백화현상 검출 및 처리방법
US20070220190A1 (en) * 2006-03-17 2007-09-20 Takashi Hidai Multi-master, chained two-wire serial bus
CN101751886A (zh) * 2008-12-15 2010-06-23 乐金显示有限公司 液晶显示器及其驱动方法
CN102394043A (zh) * 2011-10-18 2012-03-28 友达光电股份有限公司 整合式源极驱动系统
CN102509532A (zh) * 2011-09-20 2012-06-20 友达光电股份有限公司 检测电路、驱动芯片、显示模块及传输接口的检测方法
CN102654967A (zh) * 2011-11-21 2012-09-05 京东方科技集团股份有限公司 自动侦测供电异常的装置、驱动电路及显示器件
US20120299974A1 (en) * 2011-05-23 2012-11-29 Yong-Yun Park Timing controller and a display device including the same
CN102930808A (zh) * 2011-08-08 2013-02-13 联咏科技股份有限公司 显示面板驱动装置与其操作方法以及其源极驱动器
US20130044089A1 (en) * 2011-08-19 2013-02-21 Novatek Microelectronics Corp. Data transmission method and display driving system
CN105122229A (zh) * 2013-03-13 2015-12-02 阿提瓦公司 用于通信总线的容错回路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6629172B1 (en) 1998-12-14 2003-09-30 Micron Technology, Inc. Multi-chip addressing for the I2C bus
US7430259B2 (en) 2004-04-19 2008-09-30 Intersil Americas Inc. Two-wire chip-to-chip interface
US20070024904A1 (en) 2005-07-28 2007-02-01 Baer Richard L Imaging serial interface ROM
TWI374427B (en) * 2007-04-16 2012-10-11 Novatek Microelectronics Corp Panel display apparatus and source driver thereof
US8205017B2 (en) * 2009-11-17 2012-06-19 Aptina Imaging Corporation Systems and methods for addressing and synchronizing multiple devices
JP5856306B2 (ja) 2011-10-05 2016-02-09 アナログ・デバイシズ・インコーポレーテッド 高速データおよび配電のための2線式通信システム
KR20130051182A (ko) * 2011-11-09 2013-05-20 삼성전자주식회사 디스플레이 데이터 전송 방법
US8812760B1 (en) * 2011-12-22 2014-08-19 Cisco Technology, Inc. System and method for monitoring two-wire communication in a network environment
TWI490842B (zh) 2012-10-29 2015-07-01 Dazzo Technology Corp 顯示裝置、驅動晶片組及其運作方法
TWI573121B (zh) * 2013-03-11 2017-03-01 奇景光電股份有限公司 源極驅動器
JP6566902B2 (ja) * 2016-03-28 2019-08-28 株式会社ジャパンディスプレイ 半導体装置及び表示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060122329A (ko) * 2005-05-26 2006-11-30 엘지전자 주식회사 이동 통신 단말기 디스플레이부의 백화현상 검출 및 처리방법
US20070220190A1 (en) * 2006-03-17 2007-09-20 Takashi Hidai Multi-master, chained two-wire serial bus
CN101751886A (zh) * 2008-12-15 2010-06-23 乐金显示有限公司 液晶显示器及其驱动方法
US20120299974A1 (en) * 2011-05-23 2012-11-29 Yong-Yun Park Timing controller and a display device including the same
CN102930808A (zh) * 2011-08-08 2013-02-13 联咏科技股份有限公司 显示面板驱动装置与其操作方法以及其源极驱动器
US20130044089A1 (en) * 2011-08-19 2013-02-21 Novatek Microelectronics Corp. Data transmission method and display driving system
CN102509532A (zh) * 2011-09-20 2012-06-20 友达光电股份有限公司 检测电路、驱动芯片、显示模块及传输接口的检测方法
CN102394043A (zh) * 2011-10-18 2012-03-28 友达光电股份有限公司 整合式源极驱动系统
CN102654967A (zh) * 2011-11-21 2012-09-05 京东方科技集团股份有限公司 自动侦测供电异常的装置、驱动电路及显示器件
CN105122229A (zh) * 2013-03-13 2015-12-02 阿提瓦公司 用于通信总线的容错回路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108109577A (zh) * 2016-12-06 2018-06-01 广州硅芯电子科技有限公司 Led系统和用于操作led系统的方法
CN108109577B (zh) * 2016-12-06 2023-05-23 广州硅芯电子科技有限公司 Led系统和用于操作led系统的方法
CN108461059A (zh) * 2017-02-20 2018-08-28 精工爱普生株式会社 驱动器、电光装置和电子设备
CN109949770A (zh) * 2017-12-21 2019-06-28 硅工厂股份有限公司 显示器的数据驱动装置及其驱动器
CN109949770B (zh) * 2017-12-21 2023-04-07 硅工厂股份有限公司 显示器的数据驱动装置及其驱动器
CN110399113A (zh) * 2018-04-24 2019-11-01 京东方科技集团股份有限公司 数据传输方法、装置及显示装置
US11257439B2 (en) 2018-04-24 2022-02-22 Beijing Boe Display Technology Co., Ltd. Data transmission method and device, display screen, and display device

Also Published As

Publication number Publication date
TWI569253B (zh) 2017-02-01
US20170200432A1 (en) 2017-07-13
TW201725577A (zh) 2017-07-16
US10056058B2 (en) 2018-08-21
CN105528989B (zh) 2019-01-04

Similar Documents

Publication Publication Date Title
CN105528989A (zh) 驱动器及其操作方法
US11953981B2 (en) Memory module register access
US9170975B2 (en) High speed overlay of idle I2C bus bandwidth
EP0618561B1 (en) Display system
US20150270727A1 (en) Semiconductor device and battery voltage monitoring device
US9129551B2 (en) Driving circuit of display apparatus and driving chip
CN103472748A (zh) 时序控制电路的验证系统和验证方法
CN102339267A (zh) I2c地址转换
CN101208681A (zh) 由单个i2c数据流对并行i2c从设备进行编程
US20100217903A1 (en) Simultaneous control of multiple i/o banks in an i2c slave device
US20180039107A1 (en) Display device
CN106843983A (zh) 远程升级现场可编程门阵列的系统及方法
US20130050159A1 (en) Gate driver and display device therewith
CN102081915B (zh) 液晶显示装置及其驱动方法
CN105404607A (zh) 通用串行输入输出的数据传输方法
KR101689301B1 (ko) 액정 표시 장치
CN110444156A (zh) 显示装置及其驱动器
WO2012172976A1 (ja) 半導体集積装置、表示装置、および半導体集積装置のデバッグ方法
CN105528314B (zh) 一种数据处理方法及控制设备
CN112752090A (zh) 测试装置
US10732768B2 (en) Panel driving apparatus and panel driving system including reset function
CN103794166A (zh) 显示面板驱动器的设定方法、显示面板驱动器及显示装置
CN113434442A (zh) 一种交换机及数据访问方法
KR20130032059A (ko) 디스플레이장치
EP4191426A1 (en) Serial peripheral interface integrated circuit and operation method thereof

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant