CN105280552B - 一种阵列基板的制备方法、阵列基板和显示装置 - Google Patents
一种阵列基板的制备方法、阵列基板和显示装置 Download PDFInfo
- Publication number
- CN105280552B CN105280552B CN201510614230.1A CN201510614230A CN105280552B CN 105280552 B CN105280552 B CN 105280552B CN 201510614230 A CN201510614230 A CN 201510614230A CN 105280552 B CN105280552 B CN 105280552B
- Authority
- CN
- China
- Prior art keywords
- layer
- gate metal
- conductive layer
- conductive
- array substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0212—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or coating of substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明公开了一种阵列基板的制备方法、阵列基板和显示装置。用以加快阵列基板内的第一电极层的刻蚀速度,提高显示装置的开口率。其中制备方法包括在衬底基板上依次沉积第一电极层和栅极金属层,第一电极层包括至少两层导电层,且至少两层导电层的形成材料的刻蚀速率不同;在栅极金属层上形成光刻胶层;采用半色调掩膜板对形成有光刻胶层、第一电极层和栅极金属层的衬底基板进行曝光;对栅极金属层进行第一次刻蚀;对第一电极层进行刻蚀;对光刻胶层进行灰化处理,对栅极金属层进行第二次刻蚀,并剥离剩余的光刻胶,在已进行第二次刻蚀后的栅极金属层上依次形成半导体层、源、漏极层、过孔以及第二电极层。
Description
技术领域
本发明涉及液晶显示器制备工艺技术领域,特别涉及一种阵列基板的制备方法、阵列基板和显示装置。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)具有体积小、功耗低、无辐射等特点,在当前的平板显示器市场占据了主导地位。高级超维场转换技术(ADvanced Super Dimension Switch,简称ADS)通过同一平面内像素间电极产生边缘电场,使电极间以及电极正上方的取向液晶分子都能在平面方向(平行于基板)产生旋转转换,在增大视角的同时提高液晶层的透光效率。并且,随着科技的发展,显示器件也在向着高效、绿色、节能的趋势发展。
现有技术中为了简化工艺,一般将第一电极掩膜和栅极掩膜采用半色调掩膜板进行,以节省掩膜板的数量,现有技术中的阵列基板的制备流程如图1a~图1b所示,其中图1a~图1d为现有技术中的阵列基板制备过程结构示意图,制备方法包括:在衬底基板01上依次沉积第一电极层02、栅极层03,在栅极层03上涂覆光刻胶,形成光刻胶层04,采用半色调掩模板对栅极层03和第一电极层02进行曝光,形成的结构如图1a所示,对第一电极层02和栅极层03进行刻蚀,形成的结构如图1b所示,对光刻胶层04进行灰化处理,形成的结构如图1c所示,此时形成的条状的第一电极与其对应的栅极在宽度上的尺寸偏差较小,第一电极的宽度略小于对应的栅极的宽度,对栅极层03进行第二次刻蚀时,栅极的宽度会减小,形成的结构如图1d所示,此时第一电极的宽度w1大于对应的栅极w2的宽度,即相邻两个第一电极之间的间距L1小于相邻两个栅极L2之间的间距,不利于显示面板的开口率的提高。
发明内容
本发明提供了一种阵列基板的制备方法、阵列基板和显示装置,用以加快阵列基板内的第一电极层的刻蚀速度,减小第一电极与对应的栅极在宽度上的尺寸偏差值,提高显示装置的开口率。
为达到上述目的,本发明提供以下技术方案:
本发明提供了一种阵列基板的制备方法,包括:
在衬底基板上依次沉积第一电极层和栅极金属层,所述第一电极层包括:至少两层导电层,且所述至少两层导电层的形成材料的刻蚀速率不同;
在所述栅极金属层上形成光刻胶层;
采用半色调掩膜板对形成有光刻胶层、第一电极层和栅极金属层的衬底基板进行曝光;
对栅极金属层进行第一次刻蚀;
对第一电极层进行刻蚀;
对所述光刻胶层进行灰化处理,对栅极金属层进行第二次刻蚀,并剥离剩余的光刻胶,在已进行第二次刻蚀后的栅极金属层上依次形成半导体层、源、漏极层、过孔以及第二电极层。
本发明提供的阵列基板的制备方法,当对第一电极层和栅极金属层进行刻蚀时,由于第一电极层至少包含两层导电层,且两层导电层的形成材料的刻蚀速率不同,在刻蚀的初期时间段内,相同时间下,刻蚀速率大的导电层将被刻蚀的快些,这样在一段时间内,刻蚀速率大的导电层与刻蚀速率小的导电层在宽度上会存在偏差,此偏差可以增大刻蚀液与刻蚀速率慢的导电层的接触面积,故可以增大刻蚀速率慢的导电层的刻蚀速度,进而会增大第一电极与栅极之间的宽度差,当再对栅极金属层进行第二刻蚀后,第一电极与栅极之间的宽度差会减小,使得第一电极与对应的栅极在宽度上的差值在设计的允许范围内,即缩小第一电极的实际宽度与预设宽度之间的误差,减小两个相邻的第一电极之间的间距,进而可以提高显示装置的开口率。
在一些可选的实施方式中,所述第一电极层包括两层导电层,所述两层导电层分别为第一导电层和第二导电层,所述在衬底基板上依次沉积第一电极层和栅极金属层具体包括:
在所述衬底基板上沉积所述第一导电层;
在所述第一导电层上沉积所述第二导电层,且所述第二导电层的刻蚀速率大于所述第一导电层的刻蚀速率;
在所述第二导电层上沉积所述栅极金属层。在刻蚀时,上层的第二导电层在相同时间内被刻蚀的多些,刻蚀液可以通过第一导电层和第二导电层宽度上的空隙与第一导电层的上表面接触,进而可以加快第一导电层被刻蚀的速度,使得刻蚀后的第一电极和栅极金属层在宽度上的偏差增大。
在一些可选的实施方式中,所述第一电极层包括两层导电层,所述两层导电层分别为第一导电层和第二导电层,所述在衬底基板上依次沉积第一电极层和栅极金属层具体包括:
在所述衬底基板上沉积所述第二导电层,且所述第二导电层的刻蚀速率大于所述第一导电层的刻蚀速率;
在所述第二导电层上沉积所述第一导电层;
在所述第一导电层上沉积所述栅极金属层。在刻蚀时,下层的第二导电层在相同时间内被刻蚀的多些,刻蚀液可以通过第一导电层和第二导电层宽度上的空隙与第一导电层的下表面接触,进而可以加快第一导电层被刻蚀的速度,使得刻蚀后的第一电极和栅极金属层在宽度上的偏差增大。
在一些可选的实施方式中,所述对第一电极层进行刻蚀具体包括:
对所述第一电极层中的每层采用同一次刻蚀工艺进行刻蚀。可以节省工艺步骤。
在一些可选的实施方式中,所述对第一电极层进行刻蚀具体包括:
对所述第一电极层中的每层分别采用独立的刻蚀工艺进行刻蚀。
在一些可选的实施方式中,所述第一导电层的材料为a-ITO非晶氧化铟锡或p-ITO多晶氧化铟锡或ITO氧化铟锡或Ag银。这些材料的刻蚀速率相对较慢。
在一些可选的实施方式中,所述第二导电层的材料为IGZO铟镓锌氧化物或IZO氧化铟锌或ZnNO氮氧化锌或ITZO铟镓锡氧化物。这些材料的刻蚀速率相对较快。
本发明还提供了一种阵列基板,所述阵列基板采用上述任一项所述的阵列基板的制备方法制备而成。本发明提供的阵列基板可以提高显示装置的开口率。
本发明还提供了一种显示装置,包括:上述阵列基板。本发明提供的显示装置,具有较好的显示效果。
附图说明
图1a~图1d为现有技术中的阵列基板制备过程结构示意图;
图2为本发明实施例提供的阵列基板的制备方法流程图;
图3a~图3e为本发明实施例中的阵列基板制备过程结构示意图;
图4为本发明实施例中的阵列基板中的第一电极的一制备过程结构示意图。
附图标记:
01-衬底基板 02-第一电极层
03-栅极层 04-光刻胶层
1-衬底基板 2-第一电极层
21-第一导电层 22-第二导电层
3-栅极金属层 4-光刻胶层
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
如图2和图3a~3e所示,其中:图2为本发明实施例提供的阵列基板的制备方法流程图;图3a~图3e为本发明实施例中的阵列基板制备过程结构示意图;
本发明提供了一种阵列基板的制备方法,包括:
步骤S201:在衬底基板1上依次沉积第一电极层2和栅极金属层3,第一电极层2包括:至少两层导电层,且至少两层导电层的形成材料的刻蚀速率不同;
步骤S202:在栅极金属层3上形成光刻胶层4;
步骤S203:采用半色调掩膜板对形成有光刻胶层4、第一电极层2和栅极金属层3的衬底基板1进行曝光;
步骤S204:对栅极金属层3进行第一次刻蚀;
步骤S205:对第一电极层2进行刻蚀;
步骤S206:对光刻胶层4进行灰化处理,对栅极金属层3进行第二次刻蚀,并剥离剩余的光刻胶,在已进行第二次刻蚀后的栅极金属层3上依次形成半导体层、源、漏极层、过孔以及第二电极层。
本发明提供的阵列基板的制备方法,当对第一电极层2和栅极金属层3进行刻蚀时,由于第一电极层2至少包含两层导电层,且两层导电层的形成材料的刻蚀速率不同,在刻蚀的初期时间段内,相同时间下,刻蚀速率大的导电层将被刻蚀的快些,这样在一段时间内,刻蚀速率大的导电层与刻蚀速率小的导电层在宽度上会存在偏差,此偏差可以增大刻蚀液与刻蚀速率慢的导电层的接触面积,故可以增大刻蚀速率慢的导电层的刻蚀速度,进而会增大第一电极与栅极之间的宽度差,当再对栅极金属层3进行第二刻蚀后,第一电极与栅极之间的宽度差会减小,使得第一电极与对应的栅极在宽度上的差值在设计的允许范围内,即缩小第一电极的实际宽度与预设宽度之间的误差,减小两个相邻的第一电极之间的间距,进而可以提高显示装置的开口率。
刻蚀速率:刻蚀前后的厚度差与刻蚀时间的比,反应刻蚀快慢的量。上述第一电极层2经过曝光、显影、刻蚀后会形成第一电极,栅极金属层3经过曝光、显影、刻蚀后形成栅极,源、漏极层极源极层和漏极层。图3a~3e中是以第一电极层2为两层进行描述的,当然第一电极层2不限于两层,也可以为三层,三层中有两层的刻蚀速率相同,另一层和这两层都不相同,或者三层中三层的刻蚀速率都不相同。
一种具体实施方式中,第一电极层2包括两层导电层,两层导电层分别为第一导电层21和第二导电层22,在衬底基板1上依次沉积第一电极层2和栅极金属层3具体包括:
在衬底基板1上沉积第一导电层21;
在第一导电层21上沉积第二导电层22,且第二导电层22的刻蚀速率大于第一导电层21的刻蚀速率;
在第二导电层22上沉积栅极金属层3。在刻蚀时,上层的第二导电层22在相同时间内被刻蚀的多些,刻蚀液可以通过第一导电层21和第二导电层22宽度上的空隙与第一导电层21的上表面接触,进而可以加快第一导电层21被刻蚀的速度,使得刻蚀后的第一电极和栅极金属层3在宽度上的偏差增大。
另一种可选的实施方式中,第一电极层2包括两层导电层,导电层分别为第一导电层21和第二导电层22,在衬底基板1上依次沉积第一电极层2和栅极金属层3具体包括:
在衬底基板1上沉积第二导电层22,且第二导电层22的刻蚀速率大于第一导电层21的刻蚀速率;
在第二导电层22上沉积第一导电层21;
在第一导电层21上沉积栅极金属层3。在刻蚀时,下层的第二导电层22在相同时间内被刻蚀的多些,刻蚀液可以通过第一导电层21和第二导电层22宽度上的空隙与第一导电层21的下表面接触,进而可以加快第一导电层21被刻蚀的速度,使得刻蚀后的第一电极和栅极金属层3在宽度上的偏差增大。
即刻蚀速率大的导电层可以位于第一电极的多层导电层中的最上层或最下层。
上述步骤S205:对第一电极层2进行刻蚀具体包括:
对第一电极层2中的每层采用同一次刻蚀工艺进行刻蚀。可以节省工艺步骤。
上述步骤S205:对第一电极层2进行刻蚀具体包括:
对第一电极层2中的每层分别采用独立的刻蚀工艺进行刻蚀。即如图4所示,先对上层的进行刻蚀,形成的结构如图4所示,然后再对下层的进行刻蚀,形成的结构如图3c所示。
上述第一导电层21的材料为a-ITO非晶氧化铟锡或p-ITO多晶氧化铟锡或ITO氧化铟锡或Ag银。这些材料的刻蚀速率相对较慢。
上述第二导电层22的材料为IGZO铟镓锌氧化物或IZO氧化铟锌或ZnNO氮氧化锌或ITZO铟镓锡氧化物。这些材料的刻蚀速率相对较快。
本发明还提供了一种阵列基板,阵列基板采用上述任一项所述的阵列基板的制备方法制备而成。本发明提供的阵列基板可以提高显示装置的开口率。
本发明还提供了一种显示装置,包括:上述阵列基板。本发明提供的显示装置,具有较好的显示效果。
该显示装置可以是笔记本电脑显示屏、电子纸、有机发光二级管显示器、液晶显示器、液晶电视、数码相框、手机、平板电脑等任何具有显示功能的产品或部件。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (7)
1.一种阵列基板的制备方法,其特征在于,包括:
在衬底基板上依次沉积第一电极层和栅极金属层,所述第一电极层包括:至少两层导电层,且所述至少两层导电层的形成材料的刻蚀速率不同;
在所述栅极金属层上形成光刻胶层;
采用半色调掩膜板对形成有光刻胶层、第一电极层和栅极金属层的衬底基板进行曝光;
对栅极金属层进行第一次刻蚀;
对第一电极层进行刻蚀;
对所述光刻胶层进行灰化处理,对栅极金属层进行第二次刻蚀,并剥离剩余的光刻胶,在已进行第二次刻蚀后的栅极金属层上依次形成半导体层、源、漏极层、过孔以及第二电极层;
所述第一电极层包括两层导电层,所述两层导电层分别为第一导电层和第二导电层,所述在衬底基板上依次沉积第一电极层和栅极金属层具体包括:
在所述衬底基板上沉积所述第一导电层;
在所述第一导电层上沉积所述第二导电层,且所述第二导电层的刻蚀速率大于所述第一导电层的刻蚀速率;
在所述第二导电层上沉积所述栅极金属层;
所述第二导电层的材料为IGZO铟镓锌氧化物或IZO氧化铟锌或ZnNO氮氧化锌或ITZO铟镓锡氧化物。
2.如权利要求1所述的阵列基板的制备方法,其特征在于,所述第一电极层包括两层导电层,所述两层导电层分别为第一导电层和第二导电层,所述在衬底基板上依次沉积第一电极层和栅极金属层具体包括:
在所述衬底基板上沉积所述第二导电层,且所述第二导电层的刻蚀速率大于所述第一导电层的刻蚀速率;
在所述第二导电层上沉积所述第一导电层;
在所述第一导电层上沉积所述栅极金属层。
3.如权利要求1所述的阵列基板的制备方法,其特征在于,所述对第一电极层进行刻蚀具体包括:
对所述第一电极层中的每层采用同一次刻蚀工艺进行刻蚀。
4.如权利要求1所述的阵列基板的制备方法,其特征在于,所述对第一电极层进行刻蚀具体包括:
对所述第一电极层中的每层分别采用独立的刻蚀工艺进行刻蚀。
5.如权利要求1或2所述的阵列基板的制备方法,其特征在于,所述第一导电层的材料为a-ITO非晶氧化铟锡或p-ITO多晶氧化铟锡或ITO氧化铟锡或Ag银。
6.一种阵列基板,其特征在于,所述阵列基板采用如权利要求1~5任一项所述的阵列基板的制备方法制备而成。
7.一种显示装置,其特征在于,包括:如权利要求6所述的阵列基板。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510614230.1A CN105280552B (zh) | 2015-09-23 | 2015-09-23 | 一种阵列基板的制备方法、阵列基板和显示装置 |
| PCT/CN2016/075984 WO2017049885A1 (zh) | 2015-09-23 | 2016-03-09 | 阵列基板的制备方法、阵列基板和显示装置 |
| EP16813052.4A EP3355346B1 (en) | 2015-09-23 | 2016-03-09 | Manufacturing method of array substrate, array substrate, and display device |
| US15/325,402 US10141352B2 (en) | 2015-09-23 | 2016-03-09 | Manufacturing method of array substrate, array substrate and display device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510614230.1A CN105280552B (zh) | 2015-09-23 | 2015-09-23 | 一种阵列基板的制备方法、阵列基板和显示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN105280552A CN105280552A (zh) | 2016-01-27 |
| CN105280552B true CN105280552B (zh) | 2019-03-19 |
Family
ID=55149341
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510614230.1A Active CN105280552B (zh) | 2015-09-23 | 2015-09-23 | 一种阵列基板的制备方法、阵列基板和显示装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10141352B2 (zh) |
| EP (1) | EP3355346B1 (zh) |
| CN (1) | CN105280552B (zh) |
| WO (1) | WO2017049885A1 (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105280552B (zh) | 2015-09-23 | 2019-03-19 | 京东方科技集团股份有限公司 | 一种阵列基板的制备方法、阵列基板和显示装置 |
| CN105511176B (zh) * | 2016-01-29 | 2019-02-15 | 京东方科技集团股份有限公司 | 一种阵列基板的制备方法 |
| CN108899756B (zh) * | 2018-06-06 | 2020-04-28 | 青岛海信宽带多媒体技术有限公司 | 金属电极的沉积方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1702530A (zh) * | 2004-05-27 | 2005-11-30 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其制造方法 |
| CN102270604A (zh) * | 2010-06-03 | 2011-12-07 | 北京京东方光电科技有限公司 | 阵列基板的结构及其制造方法 |
| CN102881695A (zh) * | 2011-07-14 | 2013-01-16 | 三星显示有限公司 | 薄膜晶体管阵列基板、其制造方法以及有机发光显示设备 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6524876B1 (en) * | 1999-04-08 | 2003-02-25 | Samsung Electronics Co., Ltd. | Thin film transistor array panels for a liquid crystal display and a method for manufacturing the same |
| JP5234301B2 (ja) | 2005-10-03 | 2013-07-10 | Nltテクノロジー株式会社 | 薄膜トランジスタ、薄膜トランジスタアレイ基板、液晶表示装置およびそれらの製造方法 |
| US7932183B2 (en) * | 2006-11-14 | 2011-04-26 | Mitsubishi Electric Corporation | Method of manufacturing multilayer thin film pattern and display device |
| US9041202B2 (en) * | 2008-05-16 | 2015-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method of the same |
| KR20120060664A (ko) * | 2010-12-02 | 2012-06-12 | 삼성전자주식회사 | 표시 장치 및 표시 장치 제조 방법 |
| KR101842538B1 (ko) * | 2011-05-26 | 2018-03-28 | 삼성디스플레이 주식회사 | 평판 표시 장치용 백플레인, 이를 포함하는 평판 표시 장치, 및 그 제조 방법 |
| JP5722453B2 (ja) * | 2011-09-26 | 2015-05-20 | シャープ株式会社 | 表示装置の製造方法 |
| US9478591B2 (en) * | 2013-12-23 | 2016-10-25 | Lg Display Co., Ltd. | Organic light emitting display device and repair method thereof |
| CN105280552B (zh) * | 2015-09-23 | 2019-03-19 | 京东方科技集团股份有限公司 | 一种阵列基板的制备方法、阵列基板和显示装置 |
-
2015
- 2015-09-23 CN CN201510614230.1A patent/CN105280552B/zh active Active
-
2016
- 2016-03-09 EP EP16813052.4A patent/EP3355346B1/en active Active
- 2016-03-09 US US15/325,402 patent/US10141352B2/en active Active
- 2016-03-09 WO PCT/CN2016/075984 patent/WO2017049885A1/zh not_active Ceased
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1702530A (zh) * | 2004-05-27 | 2005-11-30 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其制造方法 |
| CN102270604A (zh) * | 2010-06-03 | 2011-12-07 | 北京京东方光电科技有限公司 | 阵列基板的结构及其制造方法 |
| CN102881695A (zh) * | 2011-07-14 | 2013-01-16 | 三星显示有限公司 | 薄膜晶体管阵列基板、其制造方法以及有机发光显示设备 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP3355346A1 (en) | 2018-08-01 |
| WO2017049885A1 (zh) | 2017-03-30 |
| US10141352B2 (en) | 2018-11-27 |
| EP3355346A4 (en) | 2019-04-24 |
| CN105280552A (zh) | 2016-01-27 |
| US20170294461A1 (en) | 2017-10-12 |
| EP3355346B1 (en) | 2022-05-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN103489876B (zh) | 一种阵列基板及其制备方法、显示装置 | |
| CN103021939B (zh) | 一种阵列基板及其制造方法、显示装置 | |
| WO2015096394A1 (zh) | 薄膜晶体管的制备方法、阵列基板的制备方法及阵列基板 | |
| WO2015100898A1 (zh) | 薄膜晶体管、tft阵列基板及其制造方法和显示装置 | |
| CN107481934A (zh) | 一种薄膜晶体管的制作方法 | |
| CN103887245B (zh) | 一种阵列基板的制造方法 | |
| CN105137672B (zh) | 阵列基板及其制造方法 | |
| CN105914183A (zh) | Tft基板的制造方法 | |
| WO2015010427A1 (zh) | 阵列基板及其制作方法和显示装置 | |
| CN110164873A (zh) | 阵列基板的制作方法、阵列基板、显示面板及显示装置 | |
| CN102629584B (zh) | 一种阵列基板及其制造方法和显示器件 | |
| US9171941B2 (en) | Fabricating method of thin film transistor, fabricating method of array substrate and display device | |
| CN109524419A (zh) | Tft阵列基板的制作方法 | |
| CN102709234A (zh) | 薄膜晶体管阵列基板及其制造方法和电子器件 | |
| CN105070727A (zh) | 一种薄膜晶体管阵列基板、其制作方法及显示装置 | |
| CN106784014A (zh) | 薄膜晶体管及其制作方法、显示基板、显示装置 | |
| WO2013086909A1 (zh) | 阵列基板及其制造方法、显示装置 | |
| CN106098701A (zh) | 一种阵列基板及其制备方法和显示装置 | |
| CN103500731B (zh) | Oled背板及其制作方法 | |
| CN103337462B (zh) | 一种薄膜晶体管的制备方法 | |
| CN105070765A (zh) | 薄膜晶体管、阵列基板、显示装置及制造方法 | |
| CN105280552B (zh) | 一种阵列基板的制备方法、阵列基板和显示装置 | |
| CN104091809A (zh) | 一种阵列基板、其制备方法、液晶显示屏及显示装置 | |
| CN104183603B (zh) | 一种阵列基板及其制备方法、显示装置 | |
| CN103700663B (zh) | 一种阵列基板及其制作方法、显示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |