CN105260339A - 一种基于Xilinx Zynq技术的大规模PLC系统 - Google Patents

一种基于Xilinx Zynq技术的大规模PLC系统 Download PDF

Info

Publication number
CN105260339A
CN105260339A CN201510504235.9A CN201510504235A CN105260339A CN 105260339 A CN105260339 A CN 105260339A CN 201510504235 A CN201510504235 A CN 201510504235A CN 105260339 A CN105260339 A CN 105260339A
Authority
CN
China
Prior art keywords
fpga
module
core
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510504235.9A
Other languages
English (en)
Inventor
徐德刚
刘育峰
龙良曲
赵茂行
谢攀
蔡海明
谢永芳
阳春华
桂卫华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Central South University
Original Assignee
Central South University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Central South University filed Critical Central South University
Priority to CN201510504235.9A priority Critical patent/CN105260339A/zh
Publication of CN105260339A publication Critical patent/CN105260339A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明公开了一种基于Xilinx?Zynq技术的大规模PLC系统,包括FPGA核心电路、CPU核心电路、DDR内存,Flash存储器和FIFO。系统采用FPGA核心电路和CPU核心电路的双核设计,实现了两个并行处理单元通过AXI系统总线片上互联,使用硬件描述语言动态、自由的修改硬件电路的逻辑结构,且可由ARM处理器来控制FPGA单元的配置工作。FPGA单元中构建PCI?Express根结点控制器来与高速背板IO模块进行交互。数据的输入与输出和协议的实现均由FPGA硬件单元完成,有效地提高了PLC系统的工作效率,且运行灵活方便,能够较好的提升PLC系统的总体运行水平。

Description

一种基于Xilinx Zynq技术的大规模PLC系统
技术领域
本发明涉及一种基于XilinxZynq技术的大规模PLC系统。
背景技术
随着电子技术、计算机技术、通信网络控制技术和工业自动化控制技术的飞速发展和日益普及,在工业控制系统领域中,诞生于上世纪60年代的可编程逻辑控制器(PLC)的功能日益强大,已经由传统的单机PLC控制/网络通信朝向网络化大规模PLC系统发展,在轨道交通、石化等领域已出现万点以上大规模PLC系统的应用需求。
随着PLC技术的发展,PLC的表现形式和功能都已经得到了很大的发展,从过去比较单一的独立单元结构发展到了现在的模块化、网络化、分布式控制。大规模PLC系统I/O点数在1024点以上,用户程序存储器容量在几MB以上。由于大规模PLC具有比中小型PLC更强大的功能,因此一般用于大规模工业混合控制和大型工厂自动化应用等场合。
大规模PLC除了具有基本运算能力,即逻辑运算、定时、计数、移位等功能,一般还具有整数及浮点运算、数制转换、PID调节、中断控制及联网功能,可用于复杂的逻辑运算及闭环控制场合。部分大型PLC还可以进行矩阵运算和函数运算,完成数据管理工作,具有较强的数据处理、模拟调节、特殊功能函数运算、监视、记录、打印、通信联网、中断控制、智能控制和远程控制等功能,可以和其他计算机构成分布式生产过程综合控制管理系统。
由于大规模PLC系统对CPU的运算速度,总线带宽的数据吞吐量,中断响应时延,任务调度周期等关键指标都有苛刻的要求,普通的嵌入式系统的解决方案难以胜任。大规模PLC系统除了要求极高的串行数据运算能力,由于系统带宽较高,单周期内的数据吞吐量极高,因此对并行处理能力要求较高。
发明内容
本发明的技术方案是一种基于XilinxZynqSoC处理器架构的大规模PLC系统,通过在Zynq的ARM硬件部分进行逻辑运算来完成PLC系统的控制功能,在Zynq的并行处理单元进行数据处理来完成中央处理模块与现场高速IO模块的高速数据吞吐。
为了实现上述技术目的,本发明的技术方案是,一种基于XilinxZynq技术的大规模PLC系统,包括FPGA核心电路、CPU核心电路、DDR内存,Flash存储器和FIFO;
所述的FPGA核心电路由XilinxKintex-7系列FPGA和相关的时钟电路和滤波电路组成,硬件逻辑模块包括系统仲裁模块以及分别与系统仲裁模块通信连接的PCI-Express数据收发模块、PCI-Express协议解析模块、DMA控制模块、DDR控制模块、Flash控制模块和FIFO控制模块;PCI-Express数据收发模块通过金手指与PCIExpress背板总线物理层电路相连,分别完成接收PCI-Express数据包和发送用户程序处理结果;PCI-Express协议解析模块接收端点设备发送的数据包,按照接口标准解析数据包获取事务数据;DMA控制模块控制数据格式的打包解包和数据的搬运;DDR控制模块通过FPGA接口与片外的DDR内存相连接,对DDR内存实现配置、读写数据,DDR内存为处理结果数据缓存;Flash控制模块通过FPGA接口与片外Flash存储器相连接,对Flash存储器实现配置、读写数据和擦除等操作,Flash存储器为数据备份存储器;FIFO控制模块通过FPGA接口与片外FIFO相连接,对FIFO实现配置、读写数据,FIFO为FPGA与CPU间的数据交换桥;系统仲裁模块协调各个硬件逻辑模块之间的数据交换;
所述的CPU核心电路包括基于ARMCortex-A9硬核处理器的ARM核心及外围电路与处理器连接的时钟、滤波电路,用于运行用户程序处理从FPGA处获取的事务数据;所述的ARM核心用于运行实时操作系统,完成所有的软件逻辑运算,以及任务调度、中断响应、资源管理和FPGA的配置与重配置工作。
所述的一种基于XilinxZynq的大规模PLC系统,所述的CPU核心电路运行实时操作系统,完成系统所有的软件控制工作,所述的FPGA核心电路作为一个硬件协处理单元存在,在FPGA核心电路上构建PCIExpress根结点,CPU核心电路与FPGA核心电路通过AXI总线互联,CPU核心电路能够访问FPGA实时数据。
所述的一种基于XilinxZynq的大规模PLC系统,FPGA上面构建PCIExpress根结点的接口标准为Gen2x4,生成的IP核心在ARM启动时进行下载配置,配置完成后ARM上运行的实时Linux操作系统将通过FPGA采集IO模块的数据,处理完成后通过IO模块进行输出,IO模块通过PCIExpress总线接口与根结点进行连接。当接口资源不足时,可通过PCIExpress桥进行拓展。
所述的一种基于XilinxZynq的大规模PLC系统,PLC系统的CPU核心电路采用了双核ARMCortex-A9处理器。
所述的一种基于XilinxZynq的大规模PLC系统,PLC系统背板总线支持动态通信协议,通过在操作系统上下载新的通信协议IP核来添加新的通信协议支持。
本发明的技术效果在于,采用FPGA核心电路和CPU核心电路的双核设计,实现了两个并行处理单元通过AXI系统总线片上互联,使用硬件描述语言可动态、自由的修改硬件电路的逻辑结构,且由ARM处理器来控制FPGA单元的配置工作。FPGA单元中构建PCIExpress根结点控制器来与高速背板IO模块进行交互,数据的输入与输出和协议的实现均由FPGA硬件单元完成,有效的提高了PLC系统的工作效率,且运行灵活方便,能够较好的提升PLC系统的总体运行水平。
下面结合附图对本发明作进一步说明。
附图说明
图1为本发明的结构示意图;
图2为本发明的系统硬件设计方案顶层图;
图3为本发明的系统软件功能模块图。
具体实施方式
参见图1,本发明通过在Zynq的ARM硬件部分进行逻辑运算来完成PLC系统的控制功能,在Zynq的FPGA硬件部分进行数据处理来完成中央处理模块与现场高速IO模块的高速数据吞吐,具体的实现方案如下图:
本发明中的大规模PLC系统由中央处理模块与高速IO模块构成,中央处理模块与高速IO模块间通过PCIExpress总线进行数据输入与输出。中央处理模块包含了一块XilinxZynqSoC处理器,在处理器上实现了芯片级的Cortex-A9双核处理器和Kintex-7FPGA并行处理单元互联,两个硬核处理单元通过标准协议AXI系统总线互联。
中央处理模块包括FPGA核心电路,CPU核心电路,DDR,Flash,FIFO;其中FPGA核心电路由一块FPGA及其外围电路、与FPGA连接的时钟电路和滤波电路组成,程序基于硬件描述语言和Xilinx提供的IP核进行开发,硬件逻辑模块包括系统仲裁模块以及分别与系统仲裁模块通信连接的PCI-Express数据收发模块、PCI-Express协议解析模块、DMA控制模块、DDR控制模块、Flash控制模块和FIFO控制模块;PCI-Express数据收发模块通过金手指与PCI-Express背板总线物理层电路相连,分别完成接收PCI-Express数据包和发送用户程序处理结果;PCI-Express协议解析模块接收端点设备发送的数据包,按照接口标准解析数据包获取事务数据;DMA控制模块控制数据格式的打包解包和数据的搬运;DDR控制模块通过FPGA接口与片外DDR相连接,对DDR实现配置、读写数据,DDR为处理结果数据缓存;Flash控制模块通过FPGA接口与片外Flash相连接,对Flash实现配置、读写数据和擦除等操作,Flash为数据备份存储器;FIFO控制模块通过FPGA接口与片外FIFO相连接,对FIFO实现配置、读写数据,FIFO为FPGA与CPU间的数据交换桥;系统仲裁模块协调各个硬件逻辑模块之间的数据交换;CPU核心电路包括ARM硬核处理器及外围电路与CPU处理器连接的时钟、滤波电路,运行用户程序处理从FPGA处获取的事务数据。
本发明中的PLC系统基于XilinxZynqSoC技术架构实现:
中央处理模块在FPGA单元中构建总线接口,通过在FPGA单元中构建的PCIExpress根结点控制器与高速背板IO模块进行交互,数据的输入与输出,协议的实现均由FPGA硬件单元完成。
中央处理模块的软件逻辑控制在ARM核心中完成,采用Cortex-A9多核心处理技术进行运算,ARM核心通过AXI系统总线完成对FPGA并行单元的控制,并完成相应的数据传输工作。
数据处理中产生的中断,将直接通过片上AXI总线传输到ARM核心上,不必经过传统的物理布线,同时中断处理路经可以通过配置FPGA硬件单元进行自由修改。
硬件协处理单元在FPGA中实现,全部采用部分重配置技术,实现在系统不中断的情况下完成硬件单元的重构建。重构建的配置过程由ARM部分完成,重构建后的硬件单元作为ARM部分的协处理单元协同工作。
本发明中的数据的压缩与解压均采用FPGA并行单元实现,型号为XilinxKintex-7FPGA,通过硬件描述语言对FPGA单元的硬件进行部分重配置,可以自由的生成数据压缩与解压算法硬件实现电路。
本发明中的串行运算单元与并行处理单元通过AXI系统总线片上互联,不需要通过传统的PCB布线来连接两个核心,通过标准的AXI互联系统总线可以达到40GB/S的互联带宽。
本发明中的并行处理单元可以动态配置。传统的PLC系统硬件电路一旦设计好,一般无法再进行修改或者重新配置,本发明的PLC系统可以通过硬件描述语言自由的修改硬件电路的逻辑结构,支持在系统运行的过程中动态修改,支持在系统运行的过程中只修改并行处理单元的某一部分电路逻辑结构。
本发明中FPGA硬件单元的配置工作将由ARM单元完成。为了实现在系统动态运行时修改硬件单元的逻辑电路结构,FPGA单元的配置工作将不再由FLASH来自动配置,而是交给ARM处理器,通过软件的方式来控制硬件单元的配置过程。
本发明所采用的部分中断工作和协议解析逻辑,当并行单元中的数据检测出错时,将自动产生中断信号,并发送给ARM核心,迅速完成中断响应工作。
本发明系统支持多种通信协议,并且支持通信协议的动态添加功能。通过在FPGA单元添加IP核,可以自由的拓展系统的通信接口能力,如常用的USB、CAN、IIC等接口可以非常方便的添加,并且在系统的运行过程中,可以动态的修改部分FPGA逻辑电路来实现通信能力的拓展。
本发明具有超高的数据处理能力与超大的RAM容量。XilinxZynqSoC最高的处理频率为1GHz,并且采用双核ARM架构,具有很高的数据处理能力,最高可支持1GB的RAM容量,可以运行大型的操作系统,可以保存大量的在线数据,支持复杂的数字运算。

Claims (5)

1.一种基于XilinxZynq技术的大规模PLC系统,其特征在于:
包括FPGA核心电路、CPU核心电路、DDR内存,Flash存储器和FIFO;
所述的FPGA核心电路由XilinxKintex-7系列FPGA和相关的时钟电路和滤波电路组成,硬件逻辑模块包括系统仲裁模块以及分别与系统仲裁模块通信连接的PCI-Express数据收发模块、PCI-Express协议解析模块、DMA控制模块、DDR控制模块、Flash控制模块和FIFO控制模块;PCI-Express数据收发模块通过金手指与PCIExpress背板总线物理层电路相连,分别完成接收PCI-Express数据包和发送用户程序处理结果;PCI-Express协议解析模块接收端点设备发送的数据包,按照接口标准解析数据包获取事务数据;DMA控制模块控制数据格式的打包解包和数据的搬运;DDR控制模块通过FPGA接口与片外的DDR内存相连接,对DDR内存实现配置、读写数据,DDR内存为处理结果数据缓存;Flash控制模块通过FPGA接口与片外Flash存储器相连接,对Flash存储器实现配置、读写数据和擦除等操作,Flash存储器为数据备份存储器;FIFO控制模块通过FPGA接口与片外FIFO相连接,对FIFO实现配置、读写数据,FIFO为FPGA与CPU间的数据交换桥;系统仲裁模块协调各个硬件逻辑模块之间的数据交换;
所述的CPU核心电路包括基于ARMCortex-A9硬核处理器的ARM核心及外围电路与处理器连接的时钟、滤波电路,用于运行用户程序处理从FPGA处获取的事务数据;所述的ARM核心用于运行实时操作系统,完成所有的软件逻辑运算,以及任务调度、中断响应、资源管理和FPGA的配置与重配置工作。
2.根据权利要求1所述的一种基于XilinxZynq的大规模PLC系统,其特征在于,所述的CPU核心电路运行实时操作系统,完成系统所有的软件控制工作,所述的FPGA核心电路作为一个硬件协处理单元存在,在FPGA核心电路上构建PCIExpress根结点,CPU核心电路与FPGA核心电路通过AXI总线互联,CPU核心电路能够访问FPGA实时数据。
3.根据权利要求1所述的一种基于XilinxZynq的大规模PLC系统,其特征在于,FPGA上面构建PCIExpress根结点的接口标准为Gen2x4,生成的IP核心在ARM启动时进行下载配置,配置完成后ARM上运行的实时Linux操作系统将通过FPGA采集IO模块的数据,处理完成后通过IO模块进行输出,IO模块通过PCIExpress总线接口与根结点进行连接。
4.根据权利要求1所述的一种基于XilinxZynq的大规模PLC系统,其特征在于,PLC系统的CPU核心电路采用了双核ARMCortex-A9处理器。
5.根据权利要求1所述的一种基于XilinxZynq的大规模PLC系统,其特征在于,PLC系统背板总线支持动态通信协议,通过在操作系统上下载新的通信协议IP核来添加新的通信协议支持。
CN201510504235.9A 2015-08-17 2015-08-17 一种基于Xilinx Zynq技术的大规模PLC系统 Pending CN105260339A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510504235.9A CN105260339A (zh) 2015-08-17 2015-08-17 一种基于Xilinx Zynq技术的大规模PLC系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510504235.9A CN105260339A (zh) 2015-08-17 2015-08-17 一种基于Xilinx Zynq技术的大规模PLC系统

Publications (1)

Publication Number Publication Date
CN105260339A true CN105260339A (zh) 2016-01-20

Family

ID=55100036

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510504235.9A Pending CN105260339A (zh) 2015-08-17 2015-08-17 一种基于Xilinx Zynq技术的大规模PLC系统

Country Status (1)

Country Link
CN (1) CN105260339A (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105912400A (zh) * 2016-04-08 2016-08-31 浙江大学 一种基于Zynq平台的资源调度方法
CN106060462A (zh) * 2016-06-07 2016-10-26 中南大学 一种基于Zynq平台的高性能视频处理及传输系统
CN106843127A (zh) * 2017-02-28 2017-06-13 深圳市麦格米特控制技术有限公司 一种中型plc系统
CN107817216A (zh) * 2017-10-31 2018-03-20 武汉精测电子技术股份有限公司 一种基于cpu+gpu+fpga架构的自动光学检测系统
CN108153705A (zh) * 2017-12-26 2018-06-12 北京航空航天大学 一种面向异构多源大数据的高效并行采集方法
CN108196953A (zh) * 2017-12-28 2018-06-22 北京航空航天大学 一种面向异构多源大数据的异构多核并行处理装置及方法
WO2018149095A1 (zh) * 2017-02-17 2018-08-23 上海华测导航技术股份有限公司 一种基于zynq架构的gnss接收机板卡
CN110069429A (zh) * 2019-03-06 2019-07-30 湖北三江航天红峰控制有限公司 基于zynq的实时高性能srio控制器及控制方法
CN110399319A (zh) * 2019-07-25 2019-11-01 尧云科技(西安)有限公司 一种NAND Flash PHY
CN110471872A (zh) * 2019-07-12 2019-11-19 卡斯柯信号有限公司 一种基于zynq芯片实现m-lvds总线数据交互系统和方法
CN111078190A (zh) * 2019-11-13 2020-04-28 珠海格力电器股份有限公司 一种小型plc的单精度浮点数算术运算控制系统及方法
CN111309667A (zh) * 2018-12-11 2020-06-19 中国科学院沈阳自动化研究所 基于实时总线的异构多处理器平台的动态可重配置方法
CN111505593A (zh) * 2020-04-30 2020-08-07 北京无线电测量研究所 一种频综综合测试系统及测试方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102830708A (zh) * 2012-09-05 2012-12-19 北京理工大学 基于arm和fpga架构的固定翼无人机自动驾驶仪
CN202758242U (zh) * 2012-09-05 2013-02-27 北京理工大学 基于arm和fpga架构的固定翼无人机自动驾驶仪
CN103927276A (zh) * 2014-03-14 2014-07-16 山东大学 基于Zynq-7000的PCM FMC扩展板及其工作方法
CN104572569A (zh) * 2015-01-21 2015-04-29 江苏微锐超算科技有限公司 基于arm和fpga的高性能计算节点及计算方法
CN104636301A (zh) * 2015-02-15 2015-05-20 中南大学 一种基于pci-e接口的大规模plc高速背板总线系统
WO2015112103A1 (en) * 2014-01-22 2015-07-30 Durukan Coşkun Training and experiment system supported by an animation based full simulation method
CN104820657A (zh) * 2015-05-14 2015-08-05 西安电子科技大学 一种基于嵌入式异构多核处理器上的核间通信方法及并行编程模型

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102830708A (zh) * 2012-09-05 2012-12-19 北京理工大学 基于arm和fpga架构的固定翼无人机自动驾驶仪
CN202758242U (zh) * 2012-09-05 2013-02-27 北京理工大学 基于arm和fpga架构的固定翼无人机自动驾驶仪
WO2015112103A1 (en) * 2014-01-22 2015-07-30 Durukan Coşkun Training and experiment system supported by an animation based full simulation method
CN103927276A (zh) * 2014-03-14 2014-07-16 山东大学 基于Zynq-7000的PCM FMC扩展板及其工作方法
CN104572569A (zh) * 2015-01-21 2015-04-29 江苏微锐超算科技有限公司 基于arm和fpga的高性能计算节点及计算方法
CN104636301A (zh) * 2015-02-15 2015-05-20 中南大学 一种基于pci-e接口的大规模plc高速背板总线系统
CN104820657A (zh) * 2015-05-14 2015-08-05 西安电子科技大学 一种基于嵌入式异构多核处理器上的核间通信方法及并行编程模型

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
倪峰: "基于Zynq7000嵌入式平台的Flash验证系统设计与实现", 《万方数据》 *
方传杰 等: "高速实时数据采集智能控制器的设计与实现", 《电子技术与应用》 *
韩正飞 等: "基于FPGA的浮点向量协处理器设计", 《计算机工程》 *
黎娜: "基于FPGA实现神经网络智能控制器的研究", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105912400A (zh) * 2016-04-08 2016-08-31 浙江大学 一种基于Zynq平台的资源调度方法
CN105912400B (zh) * 2016-04-08 2019-06-25 浙江大学 一种基于Zynq平台的资源调度方法
CN106060462A (zh) * 2016-06-07 2016-10-26 中南大学 一种基于Zynq平台的高性能视频处理及传输系统
CN106060462B (zh) * 2016-06-07 2019-09-17 中南大学 一种基于Zynq平台的高性能视频处理及传输系统
WO2018149095A1 (zh) * 2017-02-17 2018-08-23 上海华测导航技术股份有限公司 一种基于zynq架构的gnss接收机板卡
CN106843127A (zh) * 2017-02-28 2017-06-13 深圳市麦格米特控制技术有限公司 一种中型plc系统
CN107817216A (zh) * 2017-10-31 2018-03-20 武汉精测电子技术股份有限公司 一种基于cpu+gpu+fpga架构的自动光学检测系统
US11080840B2 (en) 2017-10-31 2021-08-03 Wuhan Jingce Electronic Group Co., Ltd. Automatic optical inspection device based on CPU+GPU+FPGA architecture
CN108153705A (zh) * 2017-12-26 2018-06-12 北京航空航天大学 一种面向异构多源大数据的高效并行采集方法
CN108153705B (zh) * 2017-12-26 2019-04-16 北京航空航天大学 一种面向异构多源大数据的高效并行采集方法
CN108196953A (zh) * 2017-12-28 2018-06-22 北京航空航天大学 一种面向异构多源大数据的异构多核并行处理装置及方法
CN108196953B (zh) * 2017-12-28 2018-11-23 北京航空航天大学 一种面向异构多源大数据的异构多核并行处理装置及方法
CN111309667A (zh) * 2018-12-11 2020-06-19 中国科学院沈阳自动化研究所 基于实时总线的异构多处理器平台的动态可重配置方法
CN110069429A (zh) * 2019-03-06 2019-07-30 湖北三江航天红峰控制有限公司 基于zynq的实时高性能srio控制器及控制方法
CN110069429B (zh) * 2019-03-06 2023-09-12 湖北三江航天红峰控制有限公司 基于zynq的实时高性能srio控制器及控制方法
CN110471872A (zh) * 2019-07-12 2019-11-19 卡斯柯信号有限公司 一种基于zynq芯片实现m-lvds总线数据交互系统和方法
CN110471872B (zh) * 2019-07-12 2024-04-30 卡斯柯信号有限公司 一种基于zynq芯片实现m-lvds总线数据交互系统和方法
CN110399319A (zh) * 2019-07-25 2019-11-01 尧云科技(西安)有限公司 一种NAND Flash PHY
CN110399319B (zh) * 2019-07-25 2021-03-23 尧云科技(西安)有限公司 一种NAND Flash PHY
CN111078190A (zh) * 2019-11-13 2020-04-28 珠海格力电器股份有限公司 一种小型plc的单精度浮点数算术运算控制系统及方法
CN111505593A (zh) * 2020-04-30 2020-08-07 北京无线电测量研究所 一种频综综合测试系统及测试方法
CN111505593B (zh) * 2020-04-30 2022-03-29 北京无线电测量研究所 一种频综综合测试系统及测试方法

Similar Documents

Publication Publication Date Title
CN105260339A (zh) 一种基于Xilinx Zynq技术的大规模PLC系统
CN102710477B (zh) 一种基于vpx总线结构的数据处理系统
CN104820657A (zh) 一种基于嵌入式异构多核处理器上的核间通信方法及并行编程模型
CN108829515A (zh) 一种云端平台计算系统及其应用方法
CN104657330A (zh) 一种基于x86架构处理器和FPGA的高性能异构计算平台
CN104636301B (zh) 一种基于pci‑e接口的大规模plc高速背板总线系统
CN103076849B (zh) 可重构微服务器系统
CN106843127A (zh) 一种中型plc系统
BR112019027531A2 (pt) processadores de alto rendimento
CN106484657A (zh) 一种可重构的信号处理器asic架构及其重构方法
CN103714026A (zh) 一种支持原址数据交换的存储器访问方法及装置
CN115880132A (zh) 图形处理器、矩阵乘法任务处理方法、装置及存储介质
Ramagond et al. A review and analysis of communication logic between PL and PS in ZYNQ AP SoC
WO2023022904A1 (en) Debugging dataflow computer architectures
CN104850527B (zh) 通讯协议处理器
CN114840339A (zh) Gpu服务器、数据计算方法及电子设备
US20230050687A1 (en) Data input/output operations during loop execution in a reconfigurable compute fabric
Knodel et al. Integration of a highly scalable, multi-fpga-based hardware accelerator in common cluster infrastructures
CN102831572A (zh) 图像采集和处理系统
CN102279728A (zh) 数据存储设备及数据计算方法
CN205263807U (zh) 一种PCIe接口的双路FC电路结构
US11789642B2 (en) Loading data from memory during dispatch
CN104598420A (zh) 一种1394总线SoC芯片架构
CN208622092U (zh) 一种基于双龙芯处理器的高性能数据处理装置
CN101539849B (zh) 一种处理器以及一种寄存器选通方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20160120

RJ01 Rejection of invention patent application after publication