CN105247781B - 相位校正装置和方法 - Google Patents

相位校正装置和方法 Download PDF

Info

Publication number
CN105247781B
CN105247781B CN201580000797.8A CN201580000797A CN105247781B CN 105247781 B CN105247781 B CN 105247781B CN 201580000797 A CN201580000797 A CN 201580000797A CN 105247781 B CN105247781 B CN 105247781B
Authority
CN
China
Prior art keywords
inverter
input
transistor
coupled
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201580000797.8A
Other languages
English (en)
Other versions
CN105247781A (zh
Inventor
丹尼尔·麦卡锡
迈克尔·布什曼
劳伦斯·科内尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN105247781A publication Critical patent/CN105247781A/zh
Application granted granted Critical
Publication of CN105247781B publication Critical patent/CN105247781B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/22Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/18Input circuits, e.g. for coupling to an antenna or a transmission line
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/20Two-port phase shifters providing an adjustable phase shift
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

一种用于差分缓冲器相位校正的方法,包括:从本地振荡器生成差分信号对;通过差分线对,将一个所述信号施加到第一逆变器,将另一个所述信号施加到缓冲器的第二逆变器;通过第一反馈电容将第一正反馈信号施加到所述第一逆变器,其中,所述第一正反馈信号由所述第二逆变器的输出生成;通过第二反馈电容将第二正反馈信号施加到所述第二逆变器,其中,所述第二正反馈信号由所述第一逆变器的输出生成。

Description

相位校正装置和方法
本申请要求于2014年3月28日递交的申请号为14/228,474、发明名称为“相位校正装置和方法(Phase Correction Apparatus and Method)”的美国非临时申请案的在先申请优先权,该在先申请的内容以引入的方式并入本文。
技术领域
本发明涉及相位校正装置,尤其涉及一种用于正交发生器的差分缓冲器的相位失衡校正的相位校正装置。
背景技术
无线通讯系统广泛用于向使用蜂窝电话、笔记本电脑以及各种多媒体设备等多种接入终端的多个用户提供语音和数据服务。这些通讯系统可以包括局域网,比如IEEE801.11网络、蜂窝电话和/或移动宽带网络。通讯系统可以采用一种或多种接入技术,比如频分多址(简称FDMA)、时分多址(简称TDMA)、码分多址(简称CDMA)、正交频分多址(简称OFDMA)、单载波频分多址(简称SC-FDMA)以及其他接入技术。移动宽带网络符合一些标准,比如主要的第二代(2G)通信技术全球移动通信系统(简称GSM)、主要的第三代(3G)通信技术通用移动通讯系统(简称UMTS)以及主要的第四代(4G)通信技术长期演进(简称LTE)。
一个无线网络可以包括无线设备以及多个基站,其中,无线设备可以为笔记本电脑、手机或者个人数字助手(简称PDA)、媒体播放器、游戏设备等。基站通过其与无线设备之间连接的多个无线信道(例如,从基站到无线设备的下行信道)和无线设备进行通信。无线设备可以通过多个反馈信道(例如,从无线设备到基站的上行信道)将信息(包括信道信息)发回基站。
无线设备可以包括天线和基带处理器之间耦合的收发器。所述收发器可以包括耦合于本地振荡器的第一混合器。所述混合器以适合所述基带处理器的中间频率生成信号。经所述第一混合器处理后,生成具有所述中间频率的同相(I)信号并发送到所述基带处理器。
所述收发器还包括通过移相器耦合于所述本地振荡器的第二混合器。所述移相器向所述本地振荡器生成的信号添加一个90度的相位偏移。所述第二混合器生成正交(Q)信号,用于在所述基带处理器中进行数字信号处理。
发明内容
本发明的优选实施例通过提供一种用于提高正交发生器的差分缓冲器的相位平衡的系统、装置和方法,基本解决或规避了各种问题,并实现了技术优势。
根据一实施例,一种装置包括:第一逆变器,所述第一逆变器耦合于第一输入端和第一输出端之间,其中,所述第一逆变器包括:第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管在电源和地之间串联,其中,所述第一晶体管的第一栅极和所述第二晶体管的第二栅极连接所述第一逆变器的输入端;第二逆变器,所述第二逆变器耦合于第二输入端和第二输出端之间;第一反馈电容,所述第一反馈电容耦合于所述第一逆变器的输入和所述第二输出端之间;第二反馈电容,所述第二反馈电容耦合于所述第二逆变器的输入和所述第一输出端之间。
根据另一实施例,一种系统包括:混合器,用于从天线接收射频信号以及从本地振荡器接收频率变换信号;缓冲器,所述缓冲器耦合于所述混合器并通过差分线对连接所述本地振荡器。
所述缓冲器包括:第一逆变器,所述第一逆变器由两个串联的晶体管组成;第一电阻,所述第一电阻耦合于所述第一逆变器的输入和所述第一逆变器的输出之间;第一输入电容,所述第一输入电容耦合于所述缓冲器的第一输入端和所述第一逆变器的输入之间;第二逆变器,所述第二逆变器由两个串联的晶体管组成;第二电阻,所述第二电阻耦合于所述第二逆变器的输入和所述第二逆变器的输出之间;第二输入电容,所述第二输入电容耦合于所述缓冲器的第二输入端和所述第二逆变器的输入之间;第一反馈电容,所述第一反馈电容耦合于所述第一逆变器的输入和所述第二逆变器的输出之间;第二反馈电容,所述第二反馈电容耦合于所述第二逆变器的输入和所述第一逆变器的输出之间。
根据又一实施例,一种方法包括:从本地振荡器生成差分信号对,其中,所述差分信号对包括第一信号和第二信号;通过差分线对将所述第一信号和所述第二信号分别施加到缓冲器的第一逆变器和第二逆变器;通过第一反馈电容将第一正反馈信号施加到所述第一逆变器,其中,所述第一正反馈信号由所述第二逆变器的输出生成;通过第二反馈电容将第二正反馈信号施加到所述第二逆变器,其中,所述第二正反馈信号由所述第一逆变器的输出生成。
本发明优选实施例的优势在于通过两个反馈电容,校正了正交发生器的差分缓冲器的两个逆变器之间的相位失配。
上述宽泛地概括了本发明实施例的特征和技术优势,以便能够更好理解以下本发明详细描述。下文将对本发明的其他特征和优势进行说明,这也构成了本发明权利要求的主题。本领域的技术人员应当理解,所公开的概念和特定实施例易被用作修改或设计其他结构或过程的基础,以实现与本发明相同的目的。本领域的技术人员还应当意识到,这种等同构造不脱离所附权利要求书所阐述的本发明的精神和范围。
附图说明
为了更完整地理解本发明及其优点,现在参考下文结合附图进行的描述,其中:
图1示出了本发明各种实施例提供的移动设备的框图;
图2示出了本发明各种实施例提供的差分缓冲器的系统配置;
图3示出了本发明各种实施例提供的图2所示的第二个缓冲器的第一示例性实现方式;
图4示出了本发明各种实施例提供的图2所示的第二个缓冲器的第二示例性实现方式;
图5示出了本发明各种实施例提供的图2所示的第二个缓冲器的系统框图;
图6示出了本发明各种实施例提供的未进行相位校正的缓冲器的向量图;
图7示出了本发明各种实施例提供的进行相位校正的缓冲器的向量图;
图8示出了本发明各种实施例提供的图2所示的第二个缓冲器的第三示例性实现方式。
除非另有指示,否则不同图中的对应标号和符号通常指代对应部分。绘制各图是为了清楚地说明实施例的相关方面,因此未必是按比例绘制的。
具体实施方式
下文将详细论述当前优选实施例的制作和使用。然而,应了解,本发明提供可在各种具体上下文中体现的许多适用的发明性概念。所论述的具体实施例仅仅说明用以实施和使用本发明的具体方式,而不限制本发明的范围。
本发明将通过优选实施例对特定的情景,即对一种用于正交发生器的差分缓冲器的相位失衡校正的相位校正装置进行描述。但本发明也可以应用于各种射频设备。下文将结合附图对各种实施例进行详细的描述。
图1示出了本发明各种实施例提供的移动设备的框图。移动设备100可以为笔记本电脑、手机或个人数字助理(简称PDA)、媒体播放器、和/或游戏设备等。所述移动设备100可以包括接收器101、发射器、天线以及其他适当的组件。或者,所述移动设备可以包括收发器,发射器和接收器结合在所述收发器中并共用一组电路。为了简洁,图1仅示出了所述接收器101的详细结构。
所述接收器101耦合于天线102和基带处理器118之间。尽管图1中只示出了一个天线,但所述天线102可以包括两个天线,分别叫做主天线和辅天线。所述主天线用于将出向无线信号从所述移动设备发送至基站,或者从所述基站接收入向无线信号。作为辅助天线,所述辅天线不能将高性能的出向信号从所述移动设备传输至所述基站。所述辅天线的主要功能就是接收分集无线信号。具有双天线的移动设备属于现有技术,因此,为避免重复,此处不再赘述。
所述移动设备100可以发送和接收基于各种标准调制的无线信号,比如主要的第二代(2G)通信技术全球移动通信系统(简称GSM)、主要的第三代(3G)通信技术通用移动通讯系统(简称UMTS)以及主要的第四代(4G)通信技术长期演进(简称LTE)。另外,所述无线信号也可以是基于其他的标准调制的无线信号,比如全球微波接入互操作性(简称WIMAX)、无线局域网(简称WLAN)、和/或超带宽(简称UWB)等。
所述处理器118可以是任何适当的基带处理器,比如数字信号处理器(简称DSP)芯片等。所述处理器118用于管理射频功能并为无线通信提供控制软件。所述处理器118可以进一步耦合于其他移动设备功能单元,比如应用处理器等。
如图1所示,所述接收器101可以包括多个滤波器,比如第一滤波器104、I信道滤波器111和Q信道滤波器112。所述接收器101还可以包括多个增益级,比如低噪放大器106、I信道放大器113和Q信道放大器114。为了提供适合所述处理器118的数字信号,如图1所述,采用了多个模数(A/D)转换器115和116。上述的滤波器、放大器以及A/D转换器的功能为现有技术,此处不再赘述。
第一混合器107耦合于本地振荡器110,所述本地振荡器110以适合驱动所述混合器的频率生成信号,所述混合器再将RF输入信号变换为适合所述处理器118的中间频率。在一些实施例中,所述本地振荡器110生成的所述信号为具有25%占空比的信号。经所述第一混合器107处理之后,生成具有所述中间频率的同相(I)信号并发送至所述处理器118。
同理,第二混合器108通过移相器109耦合于所述本地振荡器110。所述移相器109向所述本地振荡器110生成的信号添加一个90度的相位偏移。所述第二混合器108生成正交(Q)信号,用于在所述处理器118中进行数字信号处理。
从所述描述可知,所述同相信号经过的信道也称为所述接收器101的I信道。同理,所述正交信号经过的信道也称为所述接收器101的Q信道。如图1所示,所述I信道和所述Q信道的配置相同。
图2示出了本发明各种实施例提供的差分缓冲器的系统配置。如图2所示,所述本地振荡器110通过第一缓冲器202、差分线对204和第二缓冲器206耦合于混合器(例如,图1中所示的混合器107)。
所述本地振荡器110可以生成第一差分信号和第二差分信号并将这两个差分信号发送至第一缓冲器202。在集成电路布图中,所述混合器可能距离所述本地振荡器110较远。为了向所述混合器中送入无噪音信号,可以利用所述差分线对204承载所述第一差分信号和所述第二差分信号。另外,可以利用所述第二差分缓冲器206增强所述第一差分信号和所述第二差分信号,以提高所述两个差分信号之间的相位平衡。
在一些实施例中,所述差分线对204可以包括两条传送相反信号的互补的传输线。在布图中,所述差分线对204可以实现为两条紧密耦合的布局线。一条线可以承载正相信号Inp,而另一条线可以承载等值、反相的信号,比如图2所示的Inm。所述差分线对204可以作为两条传输线路。所述本地振荡器110的VCO槽式电感器中生成的信号可以电感耦合到所述两条传输线路中,并破坏所述两条传输线路上承载的差分信号对的相位。因此,所述第二缓冲器206的输入会出现相位失配。所述相位失配可以通过两个反馈电容(未示出,如图3和图4所示)进行校正。以下将结合图3和图4具体描述进行相位校正的缓冲器的示意图。
图3示出了本发明各种实施例提供的图2所示的第二个缓冲器的第一示例性实现方式。所述第二缓冲器206可以包括第一逆变器302、第二逆变器304、第一输入电容C1、第二输入电容C2、第一反馈电容C3和第二反馈电容C4。需要说明的是,图3中采用的逆变器仅仅用作示例说明的目的,而不以此限制本发明各种实施例的逆变器的类型和数量。本领域普通技术人员可以识别多种变体、替换和修改。例如,所述第一逆变器302可以替换为多个级联的逆变器。
所述第一逆变器302包括电源和地之间串联的第一晶体管Q1和第二晶体管Q2。在一些实施例中,所述第一晶体管Q1为PMOS晶体管,所述第二晶体管Q2为NMOS晶体管。所述第一晶体管Q1的栅极和所述第二晶体管Q2的栅极连接在一起。所述第一晶体管Q1的栅极和所述第二晶体管Q2的栅极的公共节点作为所述第一逆变器302的输入。如图3所示,所述第一逆变器302的输入通过第一输入电容C1耦合于所述第二缓冲器206的第一输入Inp。在一些实施例中,所述第一输入电容C1的作用相当于输入隔直电容。
如图3所示,所述第一晶体管Q1的源极耦合于所述电源,所述第一晶体管Q1的漏极和所述第二晶体管Q2的漏极连接在一起。所述第一晶体管Q1的漏极和所述第二晶体管Q2的漏极的公共节点作为所述第一逆变器302的输出。所述第一逆变器302的输入和输出之间可以耦接一个电阻R1,所述电阻R1的作用相当于所述第一逆变器302的偏置电阻。
所述第二逆变器304的结构和所述第一逆变器302类似,因此,为了避免不必要的重复,此处不再赘述。如图3所示,为了校正所述第一逆变器302和所述第二逆变器304之间的相位失配,采用了两个反馈电容C3和C4。第一反馈电容C3耦合于所述第一输入Inp和所述第二逆变器304的输出之间。同理,第二反馈电容C4耦合于第二输入Inm和所述第一逆变器302的输出之间。
在一些实施例中,所述第一反馈电容C3和所述第二反馈电容C4分别向所述第一逆变器302和所述第二逆变器304提供正反馈信号。所述反馈电容C3和C4的电容值是选定的,从而所述正反馈信号有利于校正两个逆变器之间的相位失配,而不会造成所述缓冲器206不稳定。换言之,所述反馈电容C3和C4的电容值的大小是为了相位失衡校正同时又维持频率稳定而设定的。
在一些实施例中,所述第一输入电容C1的电容值大于所述第一反馈电容C3的电容值。同理,所述第二输入电容C2的电容值大于所述第二反馈电容C4的电容值。在一些实施例中,C3的电容值等于C4的电容值。图3所示的第二缓冲器206的一个优点就是所述反馈电容C3和C4有助于减少收发器的功耗。在一些实施例中,收发器的总功耗可以减少10%。
在一些实施例中,所述第二缓冲器206可以包括在正交发生器(未示出)中。所述正交发生器能够以多种不同的频率工作,且可以5.38GHz工作。通过利用图3所示的反馈机制,输出正交相位失衡约为-5.54度。在另一方面,若没有反馈电容,在相同的工作条件下,所述输出正交相位失衡约为-10.3度。总之,所述反馈电容C3和C4有助于减少所述第二缓冲器206的相位失衡。特别地,所述相位失衡可以减少50%。
图4示出了本发明各种实施例提供的图2所示的第二个缓冲器的第二示例性实现方式。所述第二缓冲器206的第二示例性实现方式的示意图和图3所示类似,只是所述反馈电容C3和C4的配置略有不同。如图4所示,所述第一反馈电容C3耦合于所述第二逆变器304的输出和所述第一逆变器302的输入之间。同理,所述第二反馈电容C4耦合于所述第一逆变器302的输出和所述第二逆变器304的输入之间。
图5示出了本发明各种实施例提供的图2所示的第二个缓冲器的系统框图。系统500包括第一缓冲器502和第二缓冲器504。如图5所示,所述第一缓冲器502具有输入端V1和输出端V4,所述输出端V4通过一个反馈元件Zf耦合于所述第二缓冲器504的输入。同理,所述第二缓冲器504具有输入端V2和输出端V3。所述输出端V3通过另一个反馈元件Zf耦合于所述第一缓冲器502的输入。
为了获得所述第一缓冲器502和所述第二缓冲器504的传递方程式,定义Hs(jω)和Hf(jω)如下:
在一些实施例中,所述第一缓冲器502和所述第二缓冲器504可以是反相放大器,该反相放大器具有增益A(jω)。所述第一缓冲器502和所述第二缓冲器504的传递方程式可以表达为:
在一些实施例中,所述系统500的差分增益可以通过下式给出:
在一些实施例中,差分输出的信号的相对幅度和相位可以通过下式给出:
在一些实施例中,所述系统500的理想输出是差分的。若满足以下条件,可以实现这种差分输出:
基于上式(7),所述系统500的反馈可以简化为:
A(jω)Hf(jω)=-1+j0 (8)
通过解上述方程式(8),所述系统500的反馈可以表达为如下:
方程式(9)所示的理想解可以是振荡器,因为所述系统500的开环增益可以通过下式给出:
[A(jω)Hf(jω)]2=1∠0° (10)
为了找到在ωo处输入失衡的非振荡解,假设V1和V2满足下式:
所述系统500的必需反馈可以定义为:
A(jωo)Hf(jωo)=x+jy (12)
适当的相位平衡可以表达为:
其中,m表示理想相位平衡下的幅度平衡。
通过解方程式(13)的实部,可以得到适当的相位平衡度:
另外,通过解方程式(13)的虚部,可以找到适当的相位平衡:
j0=j[(1+ax-by)(b+y)-(a+x)(ay+bx)] (15)
由于所述反相放大器(例如,缓冲器502和504)可能具有180度的相位偏移加上与其频率响应相关的某个相位偏移,所述系统500的反馈可以表达为:
∠[A(jωo)Hf(jωo)]=φ≠180° (16)
方程式(12)中:
可以得到下式,以求解方程式(12)的虚部。
由y和方程式(17)解方程式(12)的实部。
可以得到下式,以求解幅度平衡,即方程式(13)的实部。
需要说明的是,式(20)是一个非振荡解,换言之,式(20)表示为:
|A(jωo)Hf(jωo)|<1 (21)
式(19)中的越接近180度,则式(20)中的m越接近1,且所述差分增益越大。所述系统500的反馈的设计取决于在所述系统500的输入的输入信号的幅度和相位。需要说明的是,不合理的反馈设计会导致在所述系统500的输出的相位失衡更加严重。
图6示出了本发明各种实施例提供的未进行相位校正的缓冲器的向量图。如第一向量图602所示,未进行相位校正的缓冲器中可能会有干扰源。若没有图3和图4所示的反馈机制,所述缓冲器就不能减少干扰源的影响。因此,如第二向量图604所示,所述差分信号(例如,差分信号Outp和Outm)结合所述干扰源会导致非差分信号。
图7示出了本发明各种实施例提供的进行相位校正的缓冲器的向量图。如第一向量图702所示,在进行相位校正的缓冲器中可能会有干扰源。如上述与图3至图5相关的描述,图3和图4所示的反馈机制能够减少所述干扰源的影响,如第二向量图704所示。
图8示出了本发明各种实施例提供的图2所示的第二个缓冲器的第三示例性实现方式。所述第二缓冲器206的第三示例性实现方式的示意图和图3、图4所示类似,只是图8所示第二缓冲器206不包括输入电容和偏置电阻。如图8所示,所述信号Inp直接和第一逆变器802的输入端连接。同理,所述信号Inm直接和第二逆变器804的输入端连接。另外,所述第一逆变器802不包括所述第一逆变器802的输入和输出之间耦合的偏置电阻,所述第二逆变器804不包括所述第二逆变器804的输入和输出之间耦合的偏置电阻。
虽然已详细地描述了本发明的实施例及其优点,但是应理解,可以在不脱离如所附权利要求书所界定的本发明的精神和范围的情况下对本发明做出各种改变、替代和更改。
此外,本发明的范围并不局限于说明书中所述的过程、机器、制造、物质组分、构件、方法和步骤的具体实施例。所属领域的一般技术人员可从本发明中轻易地了解,可根据本发明使用现有的或即将开发出的,具有与本文所描述的相应实施例实质相同的功能,或能够取得与所述实施例实质相同的结果的过程、机器、制造、物质组分、构件、方法或步骤。相应地,所附权利要求范围包括这些流程,机器,制造,物质组分,构件,方法,及步骤。

Claims (20)

1.一种相位校正装置,其特征在于,包括:
第一逆变器,所述第一逆变器耦合于第一输入端和第一输出端之间,其中,所述第一逆变器包括:
第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管在电源和地之间串联,其中,所述第一晶体管的第一栅极和所述第二晶体管的第二栅极连接所述第一逆变器的输入端;
第二逆变器,所述第二逆变器耦合于第二输入端和第二输出端之间;
第一反馈电容,所述第一反馈电容耦合于所述第一逆变器的输入和所述第二输出端之间;
第二反馈电容,所述第二反馈电容耦合于所述第二逆变器的输入和所述第一输出端之间。
2.根据权利要求1所述的装置,其特征在于,所述第二逆变器包括:
第三晶体管和第四晶体管,所述第三晶体管和所述第四晶体管在所述电源和地之间串联,其中:
所述第三晶体管的第三栅极和所述第四晶体管的第四栅极连接所述第二逆变器的输入;
所述第三栅极和所述第四栅极的公共节点耦合于所述第二输入端。
3.根据权利要求2所述的装置,其特征在于,还包括:
第一输入电容,所述第一输入电容耦合于所述第一输入端和所述第一逆变器的输入之间;
第二输入电容,所述第二输入电容耦合于所述第二输入端和所述第二逆变器的输入之间。
4.根据权利要求3所述的装置,其特征在于,还包括:
第一电阻,所述第一电阻耦合于所述第一逆变器的输入和所述第一输出端之间;
第二电阻,所述第二电阻耦合于所述第二逆变器的输入和所述第二输出端之间。
5.根据权利要求4所述的装置,其特征在于:
所述第一反馈电容耦合于所述第一输入端和所述第二输出端之间;
所述第二反馈电容耦合于所述第二输入端和所述第一输出端之间。
6.根据权利要求4所述的装置,其特征在于:
所述第一反馈电容耦合于所述第二输出端和所述第一逆变器的输入之间;
所述第二反馈电容耦合于所述第一输出端和所述第二逆变器的输入之间。
7.根据权利要求6所述的装置,其特征在于:
所述第一输入电容的电容值大于所述第一反馈电容的电容值;
所述第二输入电容的电容值大于所述第二反馈电容的电容值。
8.一种相位校正系统,其特征在于,包括:
混合器,用于从天线接收射频信号以及从本地振荡器接收频率变换信号;
缓冲器,所述缓冲器耦合于所述混合器并通过差分线对连接所述本地振荡器,其中,所述缓冲器包括:
第一逆变器,所述第一逆变器由两个串联的晶体管组成;
第一电阻,所述第一电阻耦合于所述第一逆变器的输入和所述第一逆变器的输出之间;
第一输入电容,所述第一输入电容耦合于所述缓冲器的第一输入端和所述第一逆变器的输入之间;
第二逆变器,所述第二逆变器由两个串联的晶体管组成;
第二电阻,所述第二电阻耦合于所述第二逆变器的输入和所述第二逆变器的输出之间;
第二输入电容,所述第二输入电容耦合于所述缓冲器的第二输入端和所述第二逆变器的输入之间;
第一反馈电容,所述第一反馈电容耦合于所述第一逆变器的输入和所述第二逆变器的输出之间;
第二反馈电容,所述第二反馈电容耦合于所述第二逆变器的输入和所述第一逆变器的输出之间。
9.根据权利要求8所述的系统,其特征在于,所述第一逆变器包括:
第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管在电源和地之间串联,其中,所述第一晶体管的第一栅极和所述第二晶体管的第二栅极连接所述第一逆变器的输入端。
10.根据权利要求9所述的系统,其特征在于:
所述第一晶体管为PMOS晶体管;
所述第二晶体管为NMOS晶体管。
11.根据权利要求10所述的系统,其特征在于,所述第二逆变器包括:
第三晶体管和第四晶体管,所述第三晶体管和所述第四晶体管在所述电源和所述地之间串联,其中,所述第三晶体管的第三栅极和所述第四晶体管的第四栅极连接所述第二逆变器的输入。
12.根据权利要求11所述的系统,其特征在于:
所述第三晶体管为PMOS晶体管;
所述第四晶体管为NMOS晶体管。
13.根据权利要求12所述的系统,其特征在于,还包括:
第二缓冲器,所述第二缓冲器耦合于所述本地振荡器和所述差分线对之间。
14.一种相位校正方法,其特征在于,包括:
从本地振荡器生成差分信号对,其中,所述差分信号对包括第一信号和第二信号;
通过差分线对将所述第一信号和所述第二信号分别施加到缓冲器的第一逆变器和第二逆变器;
通过第一反馈电容将第一正反馈信号施加到所述第一逆变器,其中,所述第一正反馈信号由所述第二逆变器的输出生成;
通过第二反馈电容将第二正反馈信号施加到所述第二逆变器,其中,所述第二正反馈信号由所述第一逆变器的输出生成。
15.根据权利要求14所述的方法,其特征在于,所述缓冲器包括:
所述第一逆变器,所述第一逆变器由两个串联的晶体管组成;
第一电阻,所述第一电阻耦合于所述第一逆变器的输入和所述第一逆变器的输出之间;
第一输入电容,所述第一输入电容耦合于所述缓冲器的第一输入端和所述第一逆变器的输入之间;
所述第二逆变器,所述第二逆变器由两个串联的晶体管组成;
第二电阻,所述第二电阻耦合于所述第二逆变器的输入和所述第二逆变器的输出之间;
第二输入电容,所述第二输入电容耦合于所述缓冲器的第二输入端和所述第二逆变器的输入之间;
所述第一反馈电容,所述第一反馈电容耦合于所述第一逆变器的输入和所述第二逆变器的输出之间;
所述第二反馈电容,所述第二反馈电容耦合于所述第一逆变器的输出和所述第二逆变器的输入之间。
16.根据权利要求15所述的方法,其特征在于,还包括:
通过所述第一反馈电容将所述第一正反馈信号施加到所述第一逆变器的输入,其中,所述第一输入电容耦合于所述缓冲器的第一输入端和所述第一逆变器的输入之间;
通过所述第二反馈电容将所述第二正反馈信号施加到所述第二逆变器的输入,其中,所述第二输入电容耦合于所述缓冲器的第二输入端和所述第二逆变器的输入之间。
17.根据权利要求15所述的方法,其特征在于,还包括:
通过所述第一反馈电容将所述第一正反馈信号施加到所述缓冲器的第一输入端,其中,所述第一输入电容耦合于所述缓冲器的第一输入端和所述第一逆变器的输入之间;
通过所述第二反馈电容将所述第二正反馈信号施加到所述缓冲器的第二输入端,其中,所述第二输入电容耦合于所述缓冲器的第二输入端和所述第二逆变器的输入之间。
18.根据权利要求14至17任一项所述的方法,其特征在于:
所述第一逆变器由电源和地之间串联的第一PMOS晶体管和第一NMOS晶体管组成。
19.根据权利要求18所述的方法,其特征在于:
所述第二逆变器由所述电源和所述地之间串联的第二PMOS晶体管和第二NMOS晶体管组成。
20.根据权利要求14至17,19任一项所述的方法,其特征在于:
所述第一反馈电容的电容值等于所述第二反馈电容的电容值。
CN201580000797.8A 2014-03-28 2015-03-25 相位校正装置和方法 Active CN105247781B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/228,474 US9178554B2 (en) 2014-03-28 2014-03-28 Phase correction apparatus and method
US14/228,474 2014-03-28
PCT/CN2015/074999 WO2015144047A1 (en) 2014-03-28 2015-03-25 Phase correction apparatus and method

Publications (2)

Publication Number Publication Date
CN105247781A CN105247781A (zh) 2016-01-13
CN105247781B true CN105247781B (zh) 2017-10-27

Family

ID=54191801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580000797.8A Active CN105247781B (zh) 2014-03-28 2015-03-25 相位校正装置和方法

Country Status (3)

Country Link
US (1) US9178554B2 (zh)
CN (1) CN105247781B (zh)
WO (1) WO2015144047A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111490959B (zh) * 2020-04-03 2020-12-01 北京力通通信有限公司 宽带多通道射频收发机iq失衡校正方法、装置及电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1243616A (zh) * 1997-11-19 2000-02-02 爱特梅尔股份有限公司 零延迟转换速率受控的输出缓冲器
CN1812263A (zh) * 2005-01-24 2006-08-02 富士通株式会社 缓冲器电路和集成电路
CN101937639A (zh) * 2010-08-24 2011-01-05 友达光电股份有限公司 一种脉冲调制电路
CN103580606A (zh) * 2012-07-31 2014-02-12 瑞萨电子株式会社 半导体器件及其控制方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4982108A (en) 1988-08-02 1991-01-01 Motorola, Inc. Low current CMOS translator circuit
US7123112B2 (en) * 2004-09-15 2006-10-17 Neoreach, Inc. Complementary voltage controlled oscillator
US8019310B2 (en) * 2007-10-30 2011-09-13 Qualcomm Incorporated Local oscillator buffer and mixer having adjustable size
US8970272B2 (en) * 2008-05-15 2015-03-03 Qualcomm Incorporated High-speed low-power latches
US8594583B2 (en) * 2010-12-09 2013-11-26 Analog Devices, Inc. Apparatus and method for radio frequency reception with temperature and frequency independent gain

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1243616A (zh) * 1997-11-19 2000-02-02 爱特梅尔股份有限公司 零延迟转换速率受控的输出缓冲器
CN1812263A (zh) * 2005-01-24 2006-08-02 富士通株式会社 缓冲器电路和集成电路
CN101937639A (zh) * 2010-08-24 2011-01-05 友达光电股份有限公司 一种脉冲调制电路
CN103580606A (zh) * 2012-07-31 2014-02-12 瑞萨电子株式会社 半导体器件及其控制方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
《微分相位校正电路的工作原理分析》;张伟峰;《中国有线电视》;20121130(第11期);第1268-1271页 *

Also Published As

Publication number Publication date
US20150280762A1 (en) 2015-10-01
US9178554B2 (en) 2015-11-03
CN105247781A (zh) 2016-01-13
WO2015144047A1 (en) 2015-10-01

Similar Documents

Publication Publication Date Title
CN101986560B (zh) 放大电路、半导体集成电路、无线传输系统和通信装置
US7570124B2 (en) Low power frequency division and local oscillator generation
CN106031114B (zh) 正交合成和调节
CN104218960A (zh) 接收器前端电路、通信模块以及用于接收器前端电路的方法
CN107112951A (zh) 相移混频器
CN109565291A (zh) 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐
US11431358B2 (en) Device and method for upconverting signal in wireless communication system
JP2017505052A (ja) 受動スイッチベースの位相シフタ
JP2023504356A (ja) 能動的な信号位相生成を伴う位相シフタ
CN115152151A (zh) 多频带发射器
CN105191149A (zh) 噪声消除装置和方法
ES2575013T3 (es) Receptor de radio
US11632098B2 (en) Polyphase filter with interphase coupling
WO2022193236A1 (zh) 移相器、相控阵、电子设备和终端设备
US20210048839A1 (en) Multi-phase signal generation
US8149165B2 (en) Configurable antenna interface
CN105247781B (zh) 相位校正装置和方法
US9553545B1 (en) Stable differential crystal oscillator with active super diodes
US20230074461A1 (en) Radio frequency transmitter with dynamic impedance matching for high linearity
WO2020096719A1 (en) Wideband signal buffer
CN113169753B (zh) 收发开关
US20230093885A1 (en) Harmonic Reduction with Filtering
CN109314498A (zh) 具有轨到轨输出摆幅的源极退化的放大级
US20230231586A1 (en) Constant-phase attenuator techniques in radio frequency front end (rffe) amplifiers
US11695372B1 (en) Quadrature voltage-controlled oscillator (QVCO) with improved phase noise and quadrature imbalance trade-off

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant