CN105243041A - 一种前馈均衡预加重电路及处理方法,usb驱动器 - Google Patents

一种前馈均衡预加重电路及处理方法,usb驱动器 Download PDF

Info

Publication number
CN105243041A
CN105243041A CN201510642786.1A CN201510642786A CN105243041A CN 105243041 A CN105243041 A CN 105243041A CN 201510642786 A CN201510642786 A CN 201510642786A CN 105243041 A CN105243041 A CN 105243041A
Authority
CN
China
Prior art keywords
emphasis
stage amplifier
outputting
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510642786.1A
Other languages
English (en)
Other versions
CN105243041B (zh
Inventor
刘�文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Howell Analog Integrated Circuit Beijing Co ltd
Original Assignee
INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd filed Critical INTERNATIONAL GREEN CHIP (TIANJIN) CO Ltd
Priority to CN201510642786.1A priority Critical patent/CN105243041B/zh
Publication of CN105243041A publication Critical patent/CN105243041A/zh
Application granted granted Critical
Publication of CN105243041B publication Critical patent/CN105243041B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明涉及一种前馈均衡预加重电路及处理方法,USB驱动器;该电路包括:第一级放大器(101)、分压滤波网络(102)、延时单元(103)、第二级放大器(104)和预加重求和电路(105);第一级放大器(101),用于对输入信号幅值进行放大,并输出;分压滤波网络(102),用于将第一级放大器(101)的输出信号进行滤波,分压,并输出;延时单元(103),用于将分压滤波网络(102)的输出信号进行延时,并输出;第二级放大器(104),用于将延时单元(103)的输出信号进行放大恢复;预加重求和电路,用于接受第一级放大器(101)的输出信号和接受第二级放大器(102)的输出信号,并进行预加重求和操作,以及输出操作结果。在输入端对信号进行预加重处理,避免了信号在通信信道传输的过程中,信号发生码间串扰以至丢失数据的问题,很好的保证了通信质量。

Description

一种前馈均衡预加重电路及处理方法,USB驱动器
技术领域
本发明涉及USB高速信号处理领域,特别涉及一种前馈均衡预加重电路及方法处理电路,USB驱动器。
背景技术
在USB高速信号传输应用中,由于通信信道呈现低通特性,发射端发出的高频信号的幅值,在通过信道后会被码流干扰,更严重时甚至会丢失数据。为了解决这一问题,会在发射端对信号进行预加重处理。
数字信号的预加重处理需要时钟的配合,而模拟信号的预加重处理则无法加入时钟,加入时钟会破坏模拟信号的波形。因此,对于模拟信号的延时处理则需要在不破坏波形的前提下进行。高速信号传输中往往包含很多频率成分,因此对连续时间延时链的设计提出了很高的要求。一方面,要求延时链对不同频率成分有相同的增益,在输入相同幅值的情况下,尽量避免不同幅值的输出;另一方面,要保证足够的延时长度,以确保之后的预加重求和电路输出正确的波形。
发明内容
本发明为了解决现有技术中高速信号在通信信道传输的过程所存在的一些问题:为了实现高速数据在通信信道无衰减的传输,从而提供了一种前馈均衡预加重电路及处理方法,USB驱动器。
为了实现上述目的,第一方面,本发明提供了一种前馈均衡预加重电路,该电路包括:第一级放大器、分压滤波网络、延时单元、第二级放大器和预加重求和电路;其中,
第一级放大器,用于对输入信号幅值进行放大,并输出;分压滤波网络,用于将第一级放大器的输出信号进行滤波,分压,并输出;延时单元,用于将分压滤波网络的输出信号进行延时,并输出;第二级放大器,用于将延时单元的输出信号进行放大恢复;预加重求和电路,用于接受第一级放大器的输出信号和接受第二级放大器的输出信号,并进行预加重求和操作,以及输出操作结果。
优选地,分压滤波网络包括:交流耦合电容,交流耦合电容将第一放大器和延迟单元进行隔离;交流分压电容,交流分压电容与交流耦合电容组成降幅电路;直流偏置电阻,直流偏置电阻为延时单元输入提供直流共模偏置,同时与交流耦合电容组成高通滤波网络,对低频信号进行滤除,并输出。
优选地,降幅电路的增益小于单位增益。
优选地,延时单元对分压滤波网络的输出信号进行连续时间的延迟传递,并在传递过程中保证各个频率下的信号增益一致。
第二方面,本发明提供了一种USB驱动器,该驱动器包括上述前馈均衡预加重电路。
第三方面,本发明提供了一种前馈均衡预加重处理方法,该方法包括以下步骤:
对输入信号幅值进行放大操作,并输出;
将放大后的输入信号幅值进行滤波,分压操作,并输出;
将滤波、分压操作后的输出信号进行延时操作,并输出;
将延时操作后的输出信号进行放大恢复;
对放大后的输入信号幅值和放大恢复后的输出信号进行预加重求和操作,以及输出操作结果。
在输入端对信号进行预加重处理,避免了信号在通信信道传输的过程中,信号发生码间串扰以至丢失数据的问题,很好的保证了通信质量。
附图说明
为了更清晰地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图做简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图进行扩展。
图1是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的USB驱动器结构示意图;
图2是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的结构示意图;
图3是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的分压滤波网络的结构示意图;
图4是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的结构流程图。
具体实施方式
下面通过附图和实施例,对本申请实施例的技术方案做进一步的详细描述。
图1是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的USB驱动器结构示意图。如图1所示,USB驱动器包括前馈均衡预加重处理电路。
图2是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的结构示意图。如图2所示,前馈均衡预加重电路包括第一级放大器101、分压滤波网络102、延时单元103、第二级放大器104和预加重求和电路105。
第一级放大器101对输入信号进行幅值放大,并将放大后的信号传递给后级预加重求和电路105与分压滤波网络102;分压滤波网络102,用于将第一级放大器101的输出信号进行滤波,分压,并输出,将第一级放大器101输出电压进行幅值上的减小,以保证高速信号在延时单元103传输过程中不至于使电路饱和,造成信号失真,同时将第一级放大器101的输出共模点电压与连续时间延时单元103的输入共模点电压隔离,使连续时间延时单元103的输入共模点电压可以单独进行偏置,以保证最优的工作状态;连续时间延时单元103,对幅值降低后的信号进行延时,同时保证信号在各个频率上有相同的增益;第二级放大器104,将延时后的信号进行幅值的恢复,以保证延时后的信号与第一级放大器输出的信号幅值相同,再传递给后级预加重求和电路。
图3是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的分压滤波网络的结构示意图。如图3所示,分压滤波网络102包括交流耦合电容C1,交流分压电容C2和直流偏置电阻R。
交流耦合电容C1将第一放大器101和延迟单元102进行隔离;交流分压电容C2与交流耦合电容C1组成降幅电路;直流偏置电阻R为延时单元102输入提供直流共模偏置,同时与交流耦合电容C1组成高通滤波网络,对低频信号进行滤除,并输出。
具体地,降幅电路的增益小于单位增益。
图4是本发明实施例提供的一种前馈均衡预加重电路及处理方法,USB驱动器的结构流程图。如图4所示,处理方法包括以下步骤:
步骤200,对输入信号幅值进行放大操作,并输出;
步骤201,将所放大后的输入信号幅值进行滤波,分压操作,并输出;
步骤202,将滤波、分压操作后的输出信号进行延时操作,并输出;
步骤203,将延时操作后的输出信号进行放大恢复;
步骤204,对放大后的输入信号幅值和所述放大恢复后的输出信号进行预加重求和操作,以及输出操作结果。
在输入端对信号进行预加重处理,避免了信号在通信信道传输的过程中,信号发生码间串扰以至丢失数据的问题,很好的保证了通信质量。
最后所应说明的是,以上实施例仅用以说明本发明的技术方案而非限制。尽管参照实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,对本发明的技术方案进行修改或者等同替换都不脱离本发明技术方案的精神和范围,其均应涵盖在本发明的权利要求范围当中。

Claims (6)

1.一种前馈均衡预加重电路,其特征在于,包括:第一级放大器(101)、分压滤波网络(102)、延时单元(103)、第二级放大器(104)和预加重求和电路(105);
所述第一级放大器(101),用于对输入信号幅值进行放大,并输出;
所述分压滤波网络(102),用于将所述第一级放大器(101)的输出信号进行滤波,分压,并输出;
所述延时单元(103),用于将所述分压滤波网络(102)的输出信号进行延时,并输出;
所述第二级放大器(104),用于将所述延时单元(103)的输出信号进行放大恢复;
所述预加重求和电路,用于接受所述第一级放大器(101)的输出信号和接受所述第二级放大器(102)的输出信号,并进行预加重求和操作,以及输出操作结果。
2.根据权利要求1所述的电路,其特征在于,所述分压滤波网络(102)包括:
交流耦合电容(C1),所述交流耦合电容(C1)将所述第一放大器(101)和所述延迟单元(102)进行隔离;
交流分压电容(C2),所述交流分压电容(C2)与所述交流耦合电容(C1)组成降幅电路;
直流偏置电阻(R),所述直流偏置电阻(R)为所述延时单元(102)输入提供直流共模偏置,同时与所述交流耦合电容(C1)组成高通滤波网络,对低频信号进行滤除,并输出。
3.根据权利要求2所述的电路,其特征在于,所述降幅电路的增益小于所述单位增益。
4.根据权利要求1所述的电路,其特征在于,所述延时单元(103)对所述分压滤波网络(102)的输出信号进行连续时间的延迟传递,并在传递过程中保证各个频率下的信号增益一致。
5.一种USB驱动器,其特征在于,包括如权利要求1-4中任一权利要求所述的前馈均衡预加重电路。
6.一种前馈均衡预加重处理方法,其特征在于,包括以下步骤:
对输入信号幅值进行放大操作,并输出;
将所述放大后的输入信号幅值进行滤波,分压操作,并输出;
将所述滤波、分压操作后的输出信号进行延时操作,并输出;
将所述延时操作后的输出信号进行放大恢复;
对所述放大后的输入信号幅值和所述放大恢复后的输出信号进行预加重求和操作,以及输出操作结果。
CN201510642786.1A 2015-09-30 2015-09-30 一种前馈均衡预加重电路及处理方法,usb驱动器 Active CN105243041B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510642786.1A CN105243041B (zh) 2015-09-30 2015-09-30 一种前馈均衡预加重电路及处理方法,usb驱动器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510642786.1A CN105243041B (zh) 2015-09-30 2015-09-30 一种前馈均衡预加重电路及处理方法,usb驱动器

Publications (2)

Publication Number Publication Date
CN105243041A true CN105243041A (zh) 2016-01-13
CN105243041B CN105243041B (zh) 2018-08-28

Family

ID=55040694

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510642786.1A Active CN105243041B (zh) 2015-09-30 2015-09-30 一种前馈均衡预加重电路及处理方法,usb驱动器

Country Status (1)

Country Link
CN (1) CN105243041B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110086082A (zh) * 2019-04-09 2019-08-02 华中师范大学 一种电容耦合预加重的vcsel激光器高速驱动电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04153952A (ja) * 1990-07-16 1992-05-27 Matsushita Electric Ind Co Ltd 位相直線形ノンリニアエンファシス回路並びに位相直線形ノンリニアディエンファシス回路
CN1198046A (zh) * 1997-04-03 1998-11-04 美国电报电话公司 弱信号提取装置
CN1398072A (zh) * 2001-07-13 2003-02-19 株式会社日立国际电气 前馈放大器
CN101662326A (zh) * 2008-08-28 2010-03-03 华为技术有限公司 一种光信号电均衡处理方法、装置和光纤通信系统
CN103684331A (zh) * 2013-12-22 2014-03-26 复旦大学 基于前馈均衡和脉冲均衡技术的25Gbps VCSEL驱动电路
CN205210877U (zh) * 2015-09-30 2016-05-04 英特格灵芯片(天津)有限公司 一种前馈均衡预加重电路和usb驱动器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04153952A (ja) * 1990-07-16 1992-05-27 Matsushita Electric Ind Co Ltd 位相直線形ノンリニアエンファシス回路並びに位相直線形ノンリニアディエンファシス回路
CN1198046A (zh) * 1997-04-03 1998-11-04 美国电报电话公司 弱信号提取装置
CN1398072A (zh) * 2001-07-13 2003-02-19 株式会社日立国际电气 前馈放大器
CN101662326A (zh) * 2008-08-28 2010-03-03 华为技术有限公司 一种光信号电均衡处理方法、装置和光纤通信系统
CN103684331A (zh) * 2013-12-22 2014-03-26 复旦大学 基于前馈均衡和脉冲均衡技术的25Gbps VCSEL驱动电路
CN205210877U (zh) * 2015-09-30 2016-05-04 英特格灵芯片(天津)有限公司 一种前馈均衡预加重电路和usb驱动器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110086082A (zh) * 2019-04-09 2019-08-02 华中师范大学 一种电容耦合预加重的vcsel激光器高速驱动电路

Also Published As

Publication number Publication date
CN105243041B (zh) 2018-08-28

Similar Documents

Publication Publication Date Title
US9077574B1 (en) DSP SerDes receiver with FFE-DFE-DFFE data path
JP5135767B2 (ja) データ受信装置
US8755544B2 (en) Earphone power amplifier, working method, and mobile terminal equipment
JP2014050712A (ja) 磁気共鳴信号用の伝送方法、コイル装置、検出回路および磁気共鳴信号伝送装置
CN107277683B (zh) 一种音频放大系统及方法
CN205210877U (zh) 一种前馈均衡预加重电路和usb驱动器
US20080253439A1 (en) De-emphasizing cable equalizer
CN111131101A (zh) 一种反馈均衡电路
CN109039964B (zh) 用于校正易受基线漂移影响的信号的电路
CN105243041B (zh) 一种前馈均衡预加重电路及处理方法,usb驱动器
CN116318396A (zh) 可见光通信装置及其方法、电子设备
US7508263B2 (en) Digital amplifying apparatus with noise reduction
US9838788B1 (en) Assembly for preventing phase error
US8428115B2 (en) Adaptive equalization system and method
US10904060B2 (en) Peak suppression circuit, peak suppression method, and transmitter
CN103685104A (zh) 一种两步自适应均衡器及其逻辑控制方法
EP1819070A1 (en) Clock recovery circuit and method for optical receiver
CN113141563A (zh) Pdm音频信号转换到pcm音频信号的数字电路结构
Vansebrouck et al. Performance study of nonlinearities blind correction in wideband receivers
US7349508B2 (en) Method for reconstructing data clocked at a symbol rate from a distorted analog signal
JPWO2015140976A1 (ja) 処理回路及び信号補正方法
CN214960098U (zh) Pdm音频信号转换到pcm音频信号的数字电路结构
KR20080092075A (ko) 클래스 d 오디오 앰프 및 그의 신호 처리 방법
JP2751888B2 (ja) 帯域分割増幅回路
JP2004120468A (ja) インプットイコライザ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information

Inventor after: Liu Wen

Inventor after: Shen Yu

Inventor before: Liu Wen

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20201228

Address after: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Patentee after: Beijing Weihao integrated circuit design Co.,Ltd.

Address before: Room 2701-1, building 2, TEDA service outsourcing park, 19 Xinhuan West Road, Tianjin Development Zone, Binhai New Area, Tianjin, 300457

Patentee before: INTERNATIONAL GREEN CHIP (TIANJIN) Co.,Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Patentee after: Howell analog integrated circuit (Beijing) Co.,Ltd.

Address before: 100094 Room 601, unit 3, 6 / F, building 2, yard 9, FengHao East Road, Haidian District, Beijing

Patentee before: Beijing Weihao integrated circuit design Co.,Ltd.