CN105208467A - 宽带接入网系统的帧对齐装置 - Google Patents

宽带接入网系统的帧对齐装置 Download PDF

Info

Publication number
CN105208467A
CN105208467A CN201510514743.5A CN201510514743A CN105208467A CN 105208467 A CN105208467 A CN 105208467A CN 201510514743 A CN201510514743 A CN 201510514743A CN 105208467 A CN105208467 A CN 105208467A
Authority
CN
China
Prior art keywords
data
module
bit
sampling
alignment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510514743.5A
Other languages
English (en)
Other versions
CN105208467B (zh
Inventor
张崇富
米巾
陈永举
邱昆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201510514743.5A priority Critical patent/CN105208467B/zh
Publication of CN105208467A publication Critical patent/CN105208467A/zh
Application granted granted Critical
Publication of CN105208467B publication Critical patent/CN105208467B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种宽带接入网系统的帧对齐装置,过采样模块对光电接收模块转换得到的电信号进行过采样后发送给串并转换模块转换成N路并行数字信号,LVDS收发模块将N路并行数字信号解串成位宽为D=J×N的解串数据,数据比特位调整模块将解串数据还原成原始数据发送给数据比特位对齐模块,数据比特位对齐模块判断数据漂移位数,对数据进行对齐处理得到对齐数据,下采样模块对对齐数据进行下采样输出至模糊匹配模块和同步输出模块,模糊匹配模块从下采样输出数据和前导码进行模糊匹配,匹配成功后向同步输出模块发送匹配成功信号,同步输出模块在下采样输出数据中判定得到定界符即进入同步状态进行输出。本发明利用硬件系统实现了宽带接入网系统的帧对齐。

Description

宽带接入网系统的帧对齐装置
技术领域
本发明属于宽带接入网技术领域,更为具体地讲,涉及一种宽带接入网系统的帧对齐装置。
背景技术
随着宽带接入网技术的不断发展,宽带光纤接入网技术以其可用带宽大、信号质量好、支持宽带业务等优势成为目前的热门技术之一。宽带光纤接入网技术可分为有源光网络(AON,ActiveOpticalNetwork)与无源光网络(PON,PassiveOpticalNetwork),其中PON具有容量大、可靠性高、管理和维护的成本较低等优势,因此被认为是最具发展潜力的一种宽带光纤接入网技术。
PON系统由一个光线路终端(OLT,OpticalLineTerminal)、光分配网络(ODN,OpticalDistributionNetwork)、多个光网络单元(ONU,OpticalNetworkUnit)组成。图1是PON系统网络结构图。如图1所示,PON系统为单纤双向系统,一般下行传输采用TDM广播方式,因此下行帧为连续帧,OLT经过ODN将需要下发的信号传送到每一个ONU;上行采用时分多址接入TDMA方式传输数据,因此上行帧为突发帧,将不同ONU的数据帧插入到不同时隙,经过ODN将上发的信号发送到终端的OLT,OLT会对每一个ONU的信号进行判断和接收。
目前主流的PON技术有以太无源光网络(EPON)和吉比特无源光网络(GPON)。在PON系统中,数据的一般处理是通过光纤传来光信号,将接收到的一路高速串行信号经过串并转换后成为低速的并行信号。但是在串并转换过程中,数据的处理是按比特位进行的,且串并转换的时间不同,因此会造成帧的首比特出现在并行数据的任意位置,而不是最高位,即出现帧不对齐的现象。
各类宽带接入网系统都存在对系统进行管理和维护的需求,进而需要对接收到的数据帧进行处理与分析,把接收到的数据帧进行对齐是其中关键的一步,因此需要各类帧对齐的方法,例如运用于同步数字系列/同步光网络(SDH/SONET)系统的帧对齐方法,但是运用于PON系统的帧对齐方法尚未见到报道,特别是利用硬件系统来实现的方法。对于PON系统内的帧,一般的处理思路是对直接接收到的数据进行逐位比较帧同步码来实现帧对齐,这种处理所占用的时钟周期较长、效率低,且导致资源的浪费,还有可能引起误码甚至丢帧。
发明内容
本发明的目的在于克服现有技术的不足,提供一种宽带接入网系统的帧对齐装置,利用硬件系统实现PON系统中的帧对齐,效率高且能容忍较小程度的误码。
为实现上述发明目的,本发明宽带接入网系统的帧对齐装置,包括:光电转换模块、过采样模块、串并转换模块,以及在FPGA中实现的LVDS收发模块、数据比特位调整模块、数据比特位对齐模块、下采样模块、模糊匹配模块和信号输出模块;其中:
光电转换模块接收宽带接入网系统的光信号,转换成电信号,发送给过采样模块;光电转换模块每当接收到光复位信号后进行复位;
过采样模块对接收到的电信号进行过采样后将过采样信号发送给串并转换模块,过采样倍数K=2k,k的取值满足2k≤V/v<2k+1,其中k为非负整数,V表示系统设定速率,v表示电信号的帧速率;
串并转换模块将接收到的过采样信号进行1:N串并转换,转换成N路并行数字信号,输出至LVDS收发模块;
LVDS收发模块接收串并转换模块发送的N路并行数字信号,解串成位宽为D=J×N的解串数据,J表示解串因子;
数据比特位调整模块接收LVDS收发模块输出的解串数据,延迟一个时钟周期后存入寄存器中,将寄存器内的数据以J比特为一组,共有N组,然后将第n组数据的第j位赋值给输出数据的第j×N+n位进行输出,n的取值范围为n=0,2,…,N-1,j的取值范围为j=0,1,…,J-1;
数据比特位对齐模块将接收到数据比特位调整模块输出的相邻两个周期的数据缓存至寄存器A,将前一个周期的D比特位宽的数据存入其高位区域[2D-1,D],将当前周期的D比特位宽的数据存入其低位区域[D-1,0];将寄存器A中[2D-1,D-1]中的相邻比特位进行异或操作,将得到的D位异或结果存入寄存器xor中;对寄存器xor中的数据每间隔K个比特进行抽取并求和,第i个和值s(i)的计算公式为:
s ( i ) = Σ m = 1 M x o r [ i + K ( m - 1 ) ]
其中,i=0,1,…,K-1,xor[i+K(m-1)]表示寄存器xor中的第i+K(m-1)位数值,m的取值范围为m=1,2,…,M,M=D/K;
记当前周期序号为t,将第t+1-T到第t个周期内的和值s(i)进行累加,得到累加值Sum(i),T表示预设周期数;
数据比特位对齐模块在首次接收到数据之后开始计时,当计时值等于预设数据缓冲时间,开始进行比特位对齐,对齐方法为:每个周期累加完毕后,从K个累加值Sum(i)中筛选出最大值Summ和次大值Sum′m,如果Summ-Sum′m>αT,α为预设参数,其取值范围为α>1,数据的比特漂移位数即为最大值Summ对应的i值则本帧数据对齐成功,在每个周期将寄存器A中的作为对齐数据输出,直到下一帧数据到来时重新进行对齐,否则继续进行累加,进行本帧数据对齐;
下采样模块对对齐数据进行下采样后将下采样输出数据发送至模糊匹配模块和同步输出模块,下采样倍数等于过采样模块的过采样倍数;
模糊匹配模块将下采样输出数据和前导码进行逐比特异或操作,将异或结果进行逐比特求和,记前导码位数为F,如果求和结果为0、1、F-1和F中任意一个数,则匹配成功,向同步输出模块发送匹配成功信号,模糊匹配结束;如果本帧数据结束时求和结果仍然不为0、1、F-1和F中任意一个数,则模糊匹配失败,向光电转换模块发送光复位信号;
同步输出模块在接收到匹配成功信号后,对下采样输出数据进行逐比特判定是否为定界符,一旦判定为定界符即进入同步状态进行输出,每帧输出结束后重新等待下一帧的匹配成功信号。
本发明宽带接入网系统的帧对齐装置,过采样模块对光电接收模块转换得到的电信号进行过采样后发送给串并转换模块转换成N路并行数字信号,LVDS收发模块将N路并行数字信号解串成位宽为D=J×N的解串数据,数据比特位调整模块将解串数据还原成原始数据发送给数据比特位对齐模块,数据比特位对齐模块判断数据漂移位数,对数据进行对齐处理得到对齐数据,下采样模块对对齐数据进行下采样输出至模糊匹配模块和同步输出模块,模糊匹配模块从下采样输出数据和前导码进行模糊匹配,匹配成功后向同步输出模块发送匹配成功信号,同步输出模块在下采样输出数据中判定得到定界符即进入同步状态进行输出。
本发明利用硬件系统实现宽带接入网系统的帧对齐,具有效率高且能容忍较小程度的误码的特点,能实现上下行数据接收的硬件资源共享,能够运用于各类主流PON系统中,能更高效地实现硬件资源的共享。
附图说明
图1是PON系统网络结构图;
图2是本发明宽带接入网系统的帧对齐装置的结构图;
图3是表2中数据进行解串处理的仿真结果示意图;
图4是数据比特位调整模块的调试结果;
图5是数据比特位对齐模块的调试结果图;
图6是下采样原理示意图;
图7是下采样仿真结果图;
图8是10GGPON上行突发帧结构图;
图9是同步输出模块的仿真结果图。
具体实施方式
下面结合附图对本发明的具体实施方式进行描述,以便本领域的技术人员更好地理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许会淡化本发明的主要内容时,这些描述在这里将被忽略。
实施例
图2是本发明宽带接入网系统的帧对齐装置的结构图。如图2所示,本发明宽带接入网系统的帧对齐装置包括光电转换模块1、过采样模块2、串并转换模块3、LVDS收发模块4、数据比特位调整模块5、数据比特位对齐模块6、下采样模块7、模糊匹配模块8、信号输出模块9,LVDS收发模块4、数据比特位调整模块5、数据比特位对齐模块6、下采样模块7、模糊匹配模块8、信号输出模块9这六个模块是在FPGA中实现的。下面对各个模块进行详细说明。
●光电转换模块
光电转换模块1接收PON系统的光信号,转换成电信号,发送给过采样模块2。
●过采样模块
过采样模块2对接收到的电信号进行过采样后将过采样信号发送给串并转换模块,过采样倍数K=2k,k的取值满足2k≤V/v<2k+1,其中k为非负整数,V表示系统设定速率,v表示电信号的帧速率。过采样倍数一般都是2的整数幂,本发明中采用的过采样倍数最接近V/v且不超过V/v。以10GGPON系统为例,下行帧的速率为9.95328Gbit/s,上行突发帧速率为2.48832Gbit/s,因此过采样模块2在接收到下行突发信号时,其过采样倍数为1,在接收到上行突发信号时,其过采样倍数为4。如此可以使线路的总速率达到10Gbps,即达到系统设定速率,以实现PON系统中上下行数据接收的硬件资源共享。
●串并转换模块
串并转换模块3将接收到的过采样信号进行1:N串并转换,转换成N路并行数字信号,输出至LVDS收发模块。这种串并转换主要是为了使每路信号的速率满足后续LVDS收发器的接收频率。本实施例中,过采样模块2和串并转换模块3是采用VSC8479芯片来实现的,VSC8479芯片内部自带时钟与数据恢复(CDR)单元,可在突发数据包到来时快速完成时钟与数据的恢复。一般来说,数字信号的并行路数均为2的m次幂,本实施例中N=16。
●LVDS收发模块
在本发明中,LVDS收发模块4、数据比特位调整模块5、数据比特位对齐模块6、下采样模块7、模糊匹配模块8和输出模块9都是用FPGA来实现的,由于FPGA内部无法处理速率过高的数据,因此在数据进行接收和发送时需要采用FPGA芯片内的LVDS收发通道来对信号进行降速处理。表1是LVDS收发模块的端口列表。
表1
LVDS收发模块4接收串并转换模块3发送的N路并行数字信号,解串成位宽为D=J×N的并行输出数据,J表示解串因子,将解串数据发送给数据比特位调整模块。解串因子的大小需要根据实际情况进行设置,只需要使解串后的数据速率满足FPGA的工作要求即可。
在本实施例中,16路并行信号中每个通道的输入数据速率为622.08Mbit/s,然而FPGA内部的逻辑无法在这个时钟频率下工作,这就需要将每路的串行数据并行化。设定解串因子J=4,16路串行数据被解串为64位的并行数据输出,因此当输入高倍时钟rx_inclock(串行时钟)为622.08MHz时,输出低速时钟rx_outclock(并行时钟)就变为155.52MHz,这个工作时钟频率就能够满足FPGA的工作要求。
解串处理的具体方法如下:
将从rx_in输入的N路并行数字信号,以J个时间周期的数据为一组分别进行处理。表2是本实施例中16路并行数字信号。
表2
表2中符号[x_y]表示在第x个时钟周期时第y个通道上的单个比特的数值。通过对每个通道的数据进行1:4的解串处理之后,数据在线路上的位置变成了[0_0][1_0][2_0][3_0][0_1][1_1][2_1][3_1]......[0_15][1_15][2_15][3_15]这种排列顺序,以表2中的1E01h、FE1Fh、E1E0h、1E1Fh为例进行说明,
这四组数据经过数据接收模块解串之后得到的结果为(0110011001101101,1101110111010010,0010001000100101,0101010101011101)b,其十六进制形式为(666D,DDD2,2225,555D)h。图3是表2中数据进行解串处理的仿真结果示意图。如图3所示,其仿真输出结果0x666DDDD22225555D与理论分析一致。
LVDS收发模块4对接收到的16路数据的整体解串处理过程如下:第0通道rx_in[0]被解串为rx_out[3:0],第1通道rx_in[1]被解串为rx_out[7:4],第2通道被解串为rx_out[11:8],第3通道被解串为rx_out[15:12],第4通道被解串为rx_out[19:16],第5通道被解串为rx_out[23:20],第6通道被解串为rx_out[27:24],第7通道被解串为rx_out[31:28],第8通道被解串为rx_out[35:32],第9通道被解串为rx_out[39:36],第10通道被解串为rx_out[43:40],第11通道被解串为rx_out[47:44],第12通道被解串为rx_out[51:48],第13通道被解串为rx_out[55:52],第14通道被解串为rx_out[59:56],第15通道rx_in[15]被解串为rx_out[63:60]。当rx_locked信号置位之后,16路串行数据被解串为64(16*4)位的并行数据后稳定输出。
●数据比特位调整模块
从LVDS收发模块的处理过程可以看出,原始输入数据在线路上的位置被打乱,因此需要增加一个数据比特位调整模块5,使调整后的数据还原成原始排列顺序。
数据比特位调整模块5所执行的算法即为解串的逆运算,其具体过程为:首先需要将接收到LVDS收发模块4输出的位宽为D=J×N的解串数据rx_out延迟一个时钟周期,存入寄存器中,然后对寄存器中的数据按位进行比特位调整,具体操作如下:将寄存器内的数据以J比特为一组,显然共有N组,然后将第n组数据的第j位赋值给输出数据的第j×N+n位,n的取值范围为n=0,2,…,N-1,j的取值范围为j=0,1,…,J-1。
本实施例中数据rx_out的位宽为64比特,以4比特为一组,rx_out_dl[63:60]、……rx_out_dl[7:4]、rx_out_dl[3:0],共16组,将每组数据中的最低位第0位按位赋值给输出数据adjust_out[15:0],第1位赋值给adjust_out[31:16],第2位赋值给adjust_out[47:32],最高位赋值给adjust_out[63:48]。由于该过程要在一个时钟周期内完成,因此本实施例选用组合逻辑电路来实现。
图4是数据比特位调整模块的调试结果。如图4所示,数据(666DDDD22225555D)h调整之后所得的数据为(1E01FE1FE1E01E1F)h,说明通过该模块的调整之后,最终能还原数据的原始排列顺序。
●数据比特位对齐模块
由于本发明在过采样模块2要进行K倍过采样,因此在LVDS收发模块4中接收到的数据会从起始位置出现连续K比特全0或全1的情况。本实施例中为4位全0或全1,如果采用16进制数表示,则会出现F或0这两个16进制数,但从实际的接收情况来看,接收的数据中会出现以十六进制表示的1、E、7、8、3、C这些数,发生这种情况的原因是数据在接收的过程中发生了比特漂移的现象,若对这种现象处理不当,将导致误码,进而导致不能得到所需的对齐上行帧,因此需要进行数据比特位对齐,以消除比特位漂移现象。
数据比特位对齐模块6的主要功能就是对数据流的边界进行定界,判断比特漂移的位数,从而实现数据比特位的对齐。数据比特位对齐模块6对数据进行比特位对齐的具体过程为:首先将接收到的相邻两个周期的数据缓存至寄存器A[2D-1,0],将前一个周期的D比特位宽的数据存入其高位区域[2D-1,D],将当前周期的D比特位宽的数据存入其低位区域[D-1,0]。然后对寄存器A中[2D-1,D-1]中的相邻比特位进行异或操作,将得到的D位异或结果存入寄存器xor中。由于需要找出K比特全0或全1,因此在异或运算之后,对寄存器xor中的数据每间隔K个比特进行抽取并求和,第i个和值s(i)的计算公式为:
s ( i ) = Σ m = 1 M x o r [ i + K ( m - 1 ) ]
其中,i=0,1,…,K-1,xor[i+K(m-1)]表示寄存器xor中的第i+K(m-1)位数值,m的取值范围为m=1,2,…,M,M=D/K。
记当前周期序号为t,将第t+1-T到第t个周期内的和值s(i)进行累加,得到累加值Sum(i),T表示预设周期数。
数据比特位对齐模块在首次接收到数据之后开始计时,当计时值等于预设缓冲时间后,开始进行比特位对齐判断。在理想情况下,在K个Sum(i)中只有一个有值,其他都为0,但是在实际过程中由于各种干扰,可能达不到理想情况。因此本发明采用比较最大值和次大值的方法来判定漂移位数,首先求得K个Sum(i)中的最大值Summ和次大值Sum′m,如果Summ-Sum′m>αT,α为预设参数,其取值范围为α>1,αT即为判断阈值,那么此时数据的比特漂移位数即为最大值Summ对应的i值则本帧数据对齐成功,在每个周期将寄存器A中的作为对齐数据输出,直到下一帧数据到来时重新进行对齐,否则继续进行累加,进行本帧数据对齐。可见,对于每帧数据只需要完成一次对齐,之后就持续按照对齐结果来输出即可。参数α根据实际需要进行设置,最大值Summ和次大值Sum′m一般需要差距比较大才能得到准确的判断结果。因此α一般设置为单个周期内理想情况下和值s(i)的最大值Max的二分之一至三分之二,也就是 1 2 M a x ≤ α ≤ 2 3 M a x .
在数据比特位模块中需要等待一个预设缓冲时间是因为在预设缓冲时间后数据才会稳定,然后必须在前导码结束之前将对每个时钟周期内和值寄存器内的值进行累加,累加的周期数视实际接收数据的情况来决定,与前导码持续周期数、复位光模块产生的延时、数据缓冲期等因素有关。理论上和值寄存器累加和的结果中有一个结果为最大值,其他三个结果都为0,但是需要考虑实际传输过程中的误码,本发明中设定的和值寄存器累加的周期数为10个时钟周期。如果上行报文是较为稳定的,四个累加和结果中会有一个结果的数值较大。本实施例中累加值的最大值在前导码持续时间内大约会达到16左右,而其他累加和的结果较小,最理想的情况为0。经过10个时钟周期的累加,待数据比特位对齐的位置累加和结果远远大于其他三个和值寄存器的累加和,即可对数据流的边界进行定界,判断比特漂移的位数,实现数据比特位的对齐。考虑到接收误码率存在的因素,本发明提出的数据比特位对齐方法能极大限度的容忍误码,在接收误码率较高的情况下,仍然能够准确实现数据比特位对齐。
本实施例中,由于每个周期的数据为64位,那么设置一个128比特位宽的寄存器align_in64_dl2,将前一个周期的64比特位宽的输入数据align_in64存入它的高64位,当前周期的输入数据align_in64存入它的低64位;然后对寄存器align_in64_dl2[127,63]相邻比特位进行异或操作,并将异或后的结果存入位宽为64比特的寄存器xor中。以上行突发信号为例,采用的是4倍过采样,那么对寄存器xor内的数每间隔4个比特求和一次,并将求和结果存入各自的和值寄存器s_i(i=0、1、2、3)内。在数据稳定的时候,对每个时钟周期内和值寄存器内的值进行累加,判断4个和值寄存器累加和Sum_i(i=0、1、2、3)中是否有一个结果为最大值,若没有最大值,则重新进行数据缓存,若有最大值sum_i,则通过该值即可确定比特漂移的位数。
图5是数据比特位对齐模块的调试结果图。如图5所示,sum_1为最大值,则表示数据向右漂移了1个比特,则对齐后的输出应该为align_in64_d2[64:1],如图5中划线部分所示,图5中显示了经过对数据比特位齐模块处理之后输出的数据0xF0FFFF00F000FF0F,align_out_64中的数据只含有十六进制数0或F,满足数据从起始位置为4个二进制连0或连1的要求,即对数据流的边界进行定界,实现数据比特位的对齐。
●下采样模块
下采样模块7是为了将对齐数据还原成过采样之前的数据后输出给模糊匹配模块,所以下采样倍数与过采样倍数一致。以本实施例的上行突发信号为例,在数据采样时进行了四倍过采样,因此需要进行四倍下采样来去除其中的冗余信息。
下采样模块7是数字电路领域内的常用模块,其在FPGA中实现起来也比较简单。本实施例中首先将输入的64比特位宽的数据din_64按序分为16组,以4个比特为一组数据,下采样点选用高2位,对每组的数据进行分组采样,图6是下采样原理示意图。如图6所示,将采样结果放入位宽为16的寄存器中,最终将其输出,即输出10GGPON系统的上行数据帧。图7是下采样仿真结果图。输入的0xF0F0F0F0F0F0F0F0数据经过四倍过采样后得到0xAAAA的输出结果。
●模糊匹配模块
模糊匹配模块将下采样输出数据和前导码进行逐比特异或操作,将异或结果进行逐比特求和,记前导码位数为F,如果求和结果为0、1、F-1和F中任意一个数,则匹配成功,向同步输出模块发送匹配成功信号,模糊匹配结束;如果本帧数据结束时求和结果仍然不为0、1、F-1和F中任意一个数,则模糊匹配失败,向光电转换模块发送光复位信号。
图8是10GGPON上行突发帧结构图。如图8所示,每个上行帧包括物理同步字段PSBu和上行PHY突发帧净荷,其中PSBu包括前导码preamble和定界符delimiter,其中前导码的建议值为0xBB521E26和0xAAAAAAAA;考虑到是否需要更精确的定界以及是否要开启FEC校验,定界符分为32位和64位两种。本实施例中所使用的是前导码为0xAAAAAAAA,定界符为0xAD4CC30F这种组合。
由于上行采用TDMA方式进行数据的传输,上行帧为突发帧,因此判断上行帧到来的准确位置即对上行突发帧的前导码进行定界是实现上行突发帧对齐的关键。
考虑到数据在传输可能产生漂移或者误码,从四倍下采样输出的数据中直接定界到前导码0xAAAAAAAA的难度较大,因此,本发明提出采用模糊匹配模块8是对接收到的数据帧的前导码进行定界。模块匹配的含义是允许匹配到的数据与32位前导码存在一位误码。其方法是将四倍下采样的连续2个周期的输出数据与0xAAAAAAAA进行异或,异或结果的最理想状态为0x00000000,即表示下采样的输出数据为0xAAAAAAAA。但是实际接收到的数据存在一定程度的误码,因此本发明中模糊匹配模块8将下采样输出数据与0xAAAAAAAA进行逐比特异或,然后将异或后的数值进行逐比特求和。如果求和结果为0,则表示下采样输出数据完全正确;如果求和结果为1,则表示下采样输出数据仅有一位的误码;如果求和结果为31,则表示下采样输出数据有一个比特位的漂移,并且存在一位误码;如果求和结果为32,则表示下采样输出数据有一个比特位的漂移。因此,当模糊匹配的求和结果为0、1、31、32中任意一个数,即模糊匹配成功,则认为定界到上行突发帧的前导码0xAAAAAAAA。此时需要向同步输出模块9发送匹配成功信号。
如果本帧数据结束时求和结果仍然不为0、1、31、32中任意一个数,那么就是模糊匹配失败,则没有定界到前导码,需要向光电转换模块发送光复位信号,进行光电转换模块的复位,将光电转换模块复位是为了保证上行数据重新接收。光模块复位需要持续三个时钟周期的时间,复位过程中会出现两个周期的空白期,即LVDS接收数据为全0,复位之后的数据经过数据接收模块和数据比特位调整模块之后会存在几个时钟的延时,而且光模块刚刚复位结束之后的数据并不稳定,将光模块复位之后到数据比特位对齐模块的输入数据转为稳定的这段时间称为数据缓冲期,因此,在该缓时期内对和值寄存器内的和值进行累加寻求最大累加会是的操作是不可靠的,所以需在该缓冲期结束后再进行操作。这就是为什么数据比特位对齐模块在首次接收到数据之后要开始计时,要等到当计时值等于预设数据缓冲时间之后才开始进行比特位对齐,此时输入数据逐渐稳定,误码率降低,其对齐数据才较为准确。
●同步输出模块
同步输出模块在接收到匹配成功信号后,对下采样输出数据进行逐比特判定是否为定界符,一旦判定为定界符即进入同步状态进行输出,每帧输出结束后重新等待下一帧的匹配成功信号,然后重新判定定界符。
本实施例中10GGPON上行突发帧的物理同步字段PSBu中4字节的定界符为0xAD4CC30F,对下采样输出数据进行逐比特判定是否为定界符0xAD4CC30F,如果搜索到一个正确的连续比特位为0xAD4CC30F的数据,则进入同步状态,即上行突发帧通过以上操作后被对齐,输出的数据即为10GGPON系统所需的上行突发帧;由于上行帧为突发帧,若连续输出16个字节的零,表示该帧结束,则需重新进入搜索状态,直到再次搜索到一个正确的定界符0xAD4CC30F,则表示下一个上行帧被对齐。图9是同步输出模块的仿真结果图。如图9所示,10GGPON系统的上行突发帧以定界符0xAD4CC30F开始,该帧的首比特出现在并行数据的最高位,即实现了上行突发帧的帧对齐。
尽管上面对本发明说明性的具体实施方式进行了描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。

Claims (2)

1.一种宽带接入网系统的帧对齐装置,其特征在于包括:光电转换模块、过采样模块、串并转换模块,以及在FPGA中实现的LVDS收发模块、数据比特位调整模块、数据比特位对齐模块、下采样模块、模糊匹配模块和信号输出模块,其中:
光电转换模块接收宽带接入网系统的光信号,转换成电信号,发送给过采样模块;光电转换模块每当接收到光复位信号后进行复位;
过采样模块对接收到的电信号进行过采样后将过采样信号发送给串并转换模块,过采样倍数K=2k,k的取值满足2k≤V/v<2k+1,其中k为非负整数,V表示系统设定速率,v表示电信号的帧速率;
串并转换模块将接收到的过采样信号进行1:N串并转换,转换成N路并行数字信号,输出至LVDS收发模块;
LVDS收发模块接收串并转换模块发送的N路并行数字信号,解串成位宽为D=J×N的解串数据,J表示解串因子;
数据比特位调整模块接收LVDS收发模块输出的解串数据,延迟一个时钟周期后存入寄存器中,将寄存器内的数据以J比特为一组,共有N组,然后将第n组数据的第j位赋值给输出数据的第j×N+n位进行输出,n的取值范围为n=0,2,…,N-1,j的取值范围为j=0,1,…,J-1;
数据比特位对齐模块将接收到数据比特位调整模块输出的相邻两个周期的数据缓存至寄存器A,将前一个周期的D比特位宽的数据存入其高位区域[2D-1,D],将当前周期的D比特位宽的数据存入其低位区域[D-1,0];将寄存器A中[2D-1,D-1]中的相邻比特位进行异或操作,将得到的D位异或结果存入寄存器xor中;对寄存器xor中的数据每间隔K个比特进行抽取并求和,第i个和值s(i)的计算公式为:
s ( i ) = Σ m = 1 M x o r [ i + K ( m - 1 ) ]
其中,i=0,1,…,K-1,xor[i+K(m-1)]表示寄存器xor中的第i+K(m-1)位数值,m的取值范围为m=1,2,…,M,M=D/K;
记当前周期序号为t,将第t+1-T到第t个周期内的和值s(i)进行累加,得到累加值Sum(i),T表示预设周期数;
数据比特位对齐模块在首次接收到数据之后开始计时,当计时值等于预设数据缓冲时间,开始进行比特位对齐,对齐方法为:每个周期累加完毕后,从K个累加值Sum(i)中筛选出最大值Summ和次大值Sum′m,如果Summ-Sum′m>αT,α为预设参数,其取值范围为α>1,数据的比特漂移位数即为最大值Summ对应的i值则本帧数据对齐成功,在每个周期将寄存器A中的作为对齐数据输出,直到下一帧数据到来时重新进行对齐,否则继续进行累加,进行本帧数据对齐;
下采样模块对对齐数据进行下采样后将下采样输出数据发送至模糊模块和同步输出模块,下采样倍数等于过采样模块的过采样倍数;
模糊匹配模块将下采样输出数据和前导码进行逐比特异或操作,将异或结果进行逐比特求和,记前导码位数为F,如果求和结果为0、1、F-1和F中任意一个数,则匹配成功,向同步输出模块发送匹配成功信号,模糊匹配结束;如果本帧数据结束时求和结果仍然不为0、1、F-1和F中任意一个数,则模糊匹配失败,向光电转换模块发送光复位信号;
同步输出模块在接收到匹配成功信号后,对下采样输出数据进行逐比特判定是否为定界符,一旦判定为定界符即进入同步状态进行输出,每帧输出结束后重新等待下一帧的匹配成功信号。
2.根据权利要求1所述的帧对齐装置,其特征在于,所述参数α的取值范围为Max表示单个周期内理想情况下和值s(i)的最大值。
CN201510514743.5A 2015-08-20 2015-08-20 宽带接入网系统的帧对齐装置 Active CN105208467B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510514743.5A CN105208467B (zh) 2015-08-20 2015-08-20 宽带接入网系统的帧对齐装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510514743.5A CN105208467B (zh) 2015-08-20 2015-08-20 宽带接入网系统的帧对齐装置

Publications (2)

Publication Number Publication Date
CN105208467A true CN105208467A (zh) 2015-12-30
CN105208467B CN105208467B (zh) 2018-05-29

Family

ID=54955843

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510514743.5A Active CN105208467B (zh) 2015-08-20 2015-08-20 宽带接入网系统的帧对齐装置

Country Status (1)

Country Link
CN (1) CN105208467B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109120369A (zh) * 2018-11-23 2019-01-01 湖南有马信息技术有限公司 一种sdh数据处理方法、系统及相关装置
CN110233708A (zh) * 2019-07-12 2019-09-13 中国电子科技集团公司第三十四研究所 一种数据收发速率调整装置及其运行方法
CN111835497A (zh) * 2020-06-12 2020-10-27 中国船舶重工集团公司第七二四研究所 一种基于fpga的光纤数据传输精确时间同步方法
CN112822002A (zh) * 2021-01-04 2021-05-18 北京地平线信息技术有限公司 基于spi的通信方法及装置、电子设备和存储介质
WO2022205705A1 (zh) * 2021-03-29 2022-10-06 长鑫存储技术有限公司 数据传输电路、方法及存储装置
CN117155523A (zh) * 2023-10-30 2023-12-01 杭州芯旗电子技术有限公司 基于fpga的多速率数据定帧装置及方法
US11869625B2 (en) 2021-03-29 2024-01-09 Changxin Memory Technologies, Inc. Data transmission circuit and method, and storage device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394808A (zh) * 2011-09-23 2012-03-28 烽火通信科技股份有限公司 以太网串行介质无关接口相位适配和帧对齐的方法及装置
CN103730103A (zh) * 2009-12-30 2014-04-16 英特尔公司 用于对齐帧数据的技术

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103730103A (zh) * 2009-12-30 2014-04-16 英特尔公司 用于对齐帧数据的技术
CN102394808A (zh) * 2011-09-23 2012-03-28 烽火通信科技股份有限公司 以太网串行介质无关接口相位适配和帧对齐的方法及装置

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
张崇富: "光码分多址通信系统关键技术研究", 《中国优秀硕士学位论文全文数据库》 *
胡德春: "下一代综合业务接入网的研究与设计", 《中国优秀硕士学位论文全文数据库》 *
许超: "IEEE802.16d MAC层协议的分析、设计与实现", 《中国优秀硕士学位论文全文数据库》 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109120369A (zh) * 2018-11-23 2019-01-01 湖南有马信息技术有限公司 一种sdh数据处理方法、系统及相关装置
CN109120369B (zh) * 2018-11-23 2019-03-05 湖南有马信息技术有限公司 一种sdh数据处理方法、系统及相关装置
CN110233708A (zh) * 2019-07-12 2019-09-13 中国电子科技集团公司第三十四研究所 一种数据收发速率调整装置及其运行方法
CN110233708B (zh) * 2019-07-12 2023-12-29 中国电子科技集团公司第三十四研究所 一种数据收发速率调整装置及其运行方法
CN111835497A (zh) * 2020-06-12 2020-10-27 中国船舶重工集团公司第七二四研究所 一种基于fpga的光纤数据传输精确时间同步方法
CN111835497B (zh) * 2020-06-12 2023-06-20 中国船舶集团有限公司第七二四研究所 一种基于fpga的光纤数据传输精确时间同步方法
CN112822002A (zh) * 2021-01-04 2021-05-18 北京地平线信息技术有限公司 基于spi的通信方法及装置、电子设备和存储介质
CN112822002B (zh) * 2021-01-04 2023-07-21 北京地平线信息技术有限公司 基于spi的通信方法及装置、电子设备和存储介质
WO2022205705A1 (zh) * 2021-03-29 2022-10-06 长鑫存储技术有限公司 数据传输电路、方法及存储装置
US11869625B2 (en) 2021-03-29 2024-01-09 Changxin Memory Technologies, Inc. Data transmission circuit and method, and storage device
CN117155523A (zh) * 2023-10-30 2023-12-01 杭州芯旗电子技术有限公司 基于fpga的多速率数据定帧装置及方法
CN117155523B (zh) * 2023-10-30 2024-01-26 杭州芯旗电子技术有限公司 基于fpga的多速率数据定帧装置及方法

Also Published As

Publication number Publication date
CN105208467B (zh) 2018-05-29

Similar Documents

Publication Publication Date Title
CN105208467A (zh) 宽带接入网系统的帧对齐装置
JP3950899B2 (ja) ビット同期回路
JP5125550B2 (ja) 通信システム
US20080044182A1 (en) Method and device of transmitting SDH services in passive optical network
US8422612B2 (en) Communication terminal apparatus, communication apparatus, and signal receiving method
CN107329915B (zh) 通过高速SerDes接口恢复低速数据的方法及系统
CN101874379A (zh) 比特识别电路
CN102195738A (zh) 用于吉比特无源光网络系统下行帧同步的处理方法及装置
CN103051422A (zh) 信号间延迟处理方法及装置
CN104796214A (zh) 光突发传送网节点时隙同步的训练方法、节点设备和网络
Chan et al. An all-optical packet header recognition scheme for self-routing packet networks
CN105262565A (zh) 一种基于相位调制传递时钟与数据的编码方法及系统
CN108322483A (zh) 一种基于jesd204b协议的接收端电路的实现方法
CN102870386B (zh) 判决反馈均衡器和接收机
CN102202245B (zh) 信号处理方法、装置及系统
CN101364843B (zh) 在无源光网络中实现拉远传输数据的方法及装置
CN1983881B (zh) 无源光网络媒体接入控制器辅助的时钟恢复
CN101547054B (zh) 基于可编程器件的并行光互连系统的数据接收装置和数据处理方法
EP2562947A1 (en) Method, apparatus and system for passive optical network communication
US7444081B2 (en) Optical transport system
CN101232344B (zh) 帧定位方法及装置
EP1791289B1 (en) Passive optical network media access controller assisted clock recovery
CN101959084A (zh) 一种gpon的授时方法及系统
Thoguluva et al. Frame-level OEO-regenerating GPON reach extender
CN102111329A (zh) 基于嵌入式高速收发器的校准逻辑系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant