CN105007684B - 基于大容量叠层电容的pcb板布局的方法和pcb板结构 - Google Patents
基于大容量叠层电容的pcb板布局的方法和pcb板结构 Download PDFInfo
- Publication number
- CN105007684B CN105007684B CN201510386240.4A CN201510386240A CN105007684B CN 105007684 B CN105007684 B CN 105007684B CN 201510386240 A CN201510386240 A CN 201510386240A CN 105007684 B CN105007684 B CN 105007684B
- Authority
- CN
- China
- Prior art keywords
- capacitor
- laminated body
- large copacity
- pcb board
- shockproofness
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
- H05K1/0231—Capacitors or dielectric substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10015—Non-printed capacitor
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
Abstract
本发明公开了一种基于大容量叠层电容的PCB板布局的方法和PCB板结构,其中PCB板结构包括:至少一个第一大容量叠层电容、PCB板以及与第一大容量叠层电容相同个数的第二大容量叠层电容;第一大容量叠层电容设置在PCB板平面的第一位置;第二大容量叠层电容设置在PCB板平面的第二位置;第一大容量叠层电容在第一位置产生的压电效应带来的第一震动作用在PCB板的第一震动方向与第二大容量叠层电容在第二位置产生的压电效应带来的第二震动作用在PCB板的第二震动方向相反,且第一震动作用在PCB板的第一震动强度与第二震动作用在PCB板的第二震动强度之差小于预设阈值。本发明实施例能够减小震动噪音。
Description
技术领域
本发明实施例涉及应用电子技术领域,尤其涉及一种基于大容量叠层电容的印刷电路板(Printed circuit board,PCB)布局的方法和PCB板结构。
背景技术
大容量叠层电容采用片式结构,容易片式化,是当今移动通信设备、计算机板卡以及家电遥控器中使用最多的元件之一。为了满足移动终端的整机向小型化、大容量化、高可靠性和低成本方向发展的需要,大容量叠层电容本身也在迅速地发展:种类不断增加、体积不断缩小、性能不断提高、技术不断进步、材料不断更新,轻薄短小系列产品已趋向于标准化和通用化。
在现有的移动终端中含有大量的大容量叠层电容,而大容量叠层电容具有压电效应,压电效应产生的震动会传递到PCB板上,如图1A和1B所示,大容量叠层电容11均设置在PCB板12的同一平面上,且各个大容量叠层电容作用在PCB板上的震动方向相同如图1A中箭头方向所示,从而引起PCB板震动,产生震动噪音。
发明内容
本发明实施例提供一种基于大容量叠层电容的PCB板布局的方法和PCB板结构,以减小PCB板上的大容量叠层电容的震动所带来的PCB板的震动。
第一方面,本发明实施例提供了一种基于大容量叠层电容的印刷电路板PCB结构,包括:至少一个第一大容量叠层电容、PCB板以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容;
所述第一大容量叠层电容设置在所述PCB板平面的第一位置;
所述第二大容量叠层电容设置在所述PCB板平面的第二位置;
所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;
所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。
第二方面,本发明实施例还提供一种终端设备,包括上述第一方面所述的基于大容量叠层电容的PCB板结构。
第三方面,本发明实施例还提供一种基于大容量叠层电容的PCB板布局的方法,包括:
将至少一个第一大容量叠层电容设置在所述PCB板平面的第一位置;
将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的第二位置;
所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;
所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。
本发明实施例中,设置在所述PCB板平面的第一位置的所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与设置在所述PCB板平面的第二位置的所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。本发明实施例最终作用在所述PCB板的震动强度为所述第一大容量叠层电容产生的压电效应带来的震动作用在所述PCB板震动强度和所述第二大容量叠层电容产生的压电效应带来的震动作用在所述PCB板震动强度之差,从而减小作用在所述PCB板的震动强度,减少震动噪声。
附图说明
图1A为现有技术提供的基于大容量叠层电容的PCB板结构的主视示意图;
图1B为现有技术提供的基于大容量叠层电容的PCB板结构的俯视示意图;
图2是本发明实施例一提供的基于大容量叠层电容的印刷电路板PCB结构的结构示意图;
图3是本发明实施例三提供的基于大容量叠层电容的印刷电路板PCB布局方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图2为本发明实施例一提供的基于大容量叠层电容的印刷电路板PCB结构的结构示意图,如图2所示,具体包括:
至少一个第一大容量叠层电容21、PCB板22以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容23;
所述第一大容量叠层电容21设置在所述PCB板22平面的第一位置;
所述第二大容量叠层电容设置23在所述PCB板22平面的第二位置;
所述第一大容量叠层电容21在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板22的第一震动方向,与所述第二大容量叠层电容23在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板22的第二震动方向相反,且所述第一震动作用在所述PCB板22的第一震动强度与所述第二震动作用在所述PCB板22的第二震动强度之差小于预设阈值;
所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。
其中,所述大容量叠层电容可为片式叠层陶瓷电容器。所述第一大容量叠层电容和所述第二大容量叠层电容可为同一种类的电容,也可为不同种类的电容。但需保证所述第一大容量叠层电容在所述PCB板的第一位置和所述第二大容量叠层电容在所述PCB板的第二位置产生的压电效应带来的震动作用在所述PCB板的震动方向相反。
所述第一位置和所述第二位置的具体可根据实际情况选取,只要保证所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值即可。
本实施例设置在所述PCB板平面的第一位置的所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与设置在所述PCB板平面的第二位置的所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。从而减少作用在所述PCB板的震动强度,减少震动噪声。
示例性的,在上述实施例的基础上,所述第一位置和所述第二位置呈镜像对称。
示例性的,在上述实施例的基础上,所述第一位置位于所述PCB板平面的上方,所述第二位置位于所述PCB板平面的下方。
具体的,如图2所示,为保证最大限度的减少大容量叠层电容对所述PCB板的震动影响,可将所述第一大容量叠层电容21设置在所述PCB板22平面的上方,将所述第二大容量叠层电容23设置在所述PCB板22平面的下方,并且所述第一大容量叠层电容21在所述PCB板22上的投影与所述第二大容量叠层电容23在所述PCB板22上的投影互相重叠。
示例性的,在具体实现时,可选取的所述第一大容量叠层电容和所述第二大容量叠层电容需满足下述条件:
当所述第一大容量叠层电容和所述第二大容量叠层电容为不同型号的电容时,所述第一大容量叠层电容产生的压电效应带来的自身的震动方向与所述第二大容量叠层电容产生的压电效应带来的自身的震动方向相同,且所述第一大容量叠层电容产生的压电效应带来的自身的震动强度与所述第二大容量叠层电容产生的压电效应带来的自身的震动强度之差小于预设阈值。
或者,所述第一大容量叠层电容和所述第二大容量叠层电容为同一型号的电容。
具体的,当所述第一大容量叠层电容和所述第二大容量叠层电容为不同型号的电容时,需保证所述第一大容量叠层电容和所述第二大容量叠层电容产生的压电效应带来的自身的震动方向相同。例如,当所述第一大容量叠层电容和所述第二大容量叠层电容的电容焊盘放置在同一平面时,均产生向上或向下的震动方向。
如图2所示,分别将所述第一大容量叠层电容21和所述第二大容量叠层电容23的电容焊盘焊接在所述PCB板22的上下两侧,且呈镜像对称。那么,所述第一大容量叠层电容21在所述PCB板22的上表平面产生的压电效应带来的震动作用在所述PCB板22的震动方向向上如图2中箭头所示,所述第二大容量叠层电容23在所述PCB板22的下表平面产生的压电效应带来的震动作用在所述PCB板22的震动方向向下如图2中箭头所示,则由于两个电容震动作用在所述PCB板22的震动方向相反,因此作用在所述PCB板22的震动强度即为两个电容震动作用在所述PCB板22的震动强度之差,因此就减少了作用在所述PCB板22上的震动强度。
或者,当所述第一大容量叠层电容和所述第二大容量叠层电容为同一型号的电容时,所述第一大容量叠层电容和所述第二大容量叠层电容产生的压电效应带来的自身的震动方向必然相同,因此,在放置时需保证位于所述PCB板上方的第一大容量叠层电容个数和位于所述PCB板下方的第二大容量叠层电容个数相同。
示例性的,为进一步减少大容量叠层电容对所述PCB板的震动影响,可将所述第一大容量叠层电容和所述第二大容量叠层电容连接同一电源。
上述实施例具体将所述第一大容量叠层电容设置在所述PCB板的上方,将所述第二大容量叠层电容设置在所述PCB板的下方,且成镜像设置,从而使所述第一大容量叠层电容产生的压电效应带来的震动作用在所述PCB板的震动方向,与所述第二大容量叠层电容在产生的压电效应带来的震动作用在所述PCB板的震动方向相反,且作用在所述PCB板的震动强度为两者震动作用在所述PCB板的震动强度之差,从而减少作用在所述PCB板的震动强度,减少震动噪声。
实施例二
本实施例提供一种终端设备,上述实施例一所述的基于大容量叠层电容的PCB板结构。
由于目前移动终端上的大容量叠层电容用量比较大,且所使用的大容量叠层电容均为同一型号的,而将大量的震动方向相同的大容量叠层电容都设置在所述PCB的同一平面上,势必产生较大的震动噪声。因此为了客服这种震动噪音,可采用上述实施例一所述的任一种PCB板结构来实现所述移动终端。
实施例三
图3为本发明实施例三提供的一种基于大容量叠层电容的PCB板布局的方法的流程示意图,如图3所示,具体包括:
步骤31、将至少一个第一大容量叠层电容设置在所述PCB板平面的第一位置;
步骤32、将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的第二位置;
步骤33、所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;
步骤34、所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。
本实施例通过将将第一大容量叠层电容设置在所述PCB板平面的第一位置;将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的第二位置;使设置在所述PCB板平面的第一位置的所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与设置在所述PCB板平面的第二位置的所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。从而减少作用在所述PCB板的震动强度,减少震动噪声。
示例性的,在上述实施例的基础上,所述第一位置和所述第二位置呈镜像对称。
示例性的,在上述实施例的基础上,所述第一位置位于所述PCB板平面的上方,所述第二位置位于所述PCB板平面的下方。
示例性的,在上述实施例的基础上,所述第一大容量叠层电容产生的压电效应带来的自身的震动方向与所述第二大容量叠层电容产生的压电效应带来的自身的震动方向相同,且所述第一大容量叠层电容产生的压电效应带来的自身的震动强度与所述第二大容量叠层电容产生的压电效应带来的自身的震动强度小于预设阈值。
示例性的,在上述实施例的基础上,所述第一大容量叠层电容和所述第二大容量叠层电容为同一型号的电容。
示例性的,在上述实施例的基础上,所述第一大容量叠层电容和所述第二大容量叠层电容连接同一电源。
上述实施例通过将将第一大容量叠层电容设置在所述PCB板平面的上方;将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的下方;使设置在所述PCB板平面的上方的所述第一大容量叠层电容产生的压电效应带来的震动作用在所述PCB板的震动方向与设置在所述PCB板平面的下方的所述第二大容量叠层电容产生的压电效应带来的震动作用在所述PCB板的震动方向相反,且所述震动作用在所述PCB板的震动强度为两者震动作用在所述PCB板的震动强度之差。从而减少作用在所述PCB板的震动强度,减少震动噪声。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (3)
1.一种基于大容量叠层电容的印刷电路板PCB结构,设置在移动终端上,其特征在于,包括:至少一个第一大容量叠层电容、PCB板以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容;
所述第一大容量叠层电容设置在所述PCB板平面的第一位置;
所述第二大容量叠层电容设置在所述PCB板平面的第二位置;
所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;
所述预设阈值小于所述第一震动强度和所述第二震动强度中的最小值;
所述第一大容量叠层电容和所述第二大容量叠层电容为不同型号的电容,所述第一大容量叠层电容产生的压电效应带来的自身的震动方向与所述第二大容量叠层电容产生的压电效应带来的自身的震动方向相同,且所述第一大容量叠层电容产生的压电效应带来的自身的震动强度与所述第二大容量叠层电容产生的压电效应带来的自身的震动强度之差小于所述预设阈值;
所述第一大容量叠层电容和所述第二大容量叠层电容连接同一电源;
其中,所述第一位置为所述PCB板平面的上方,所述第二位置为所述PCB板平面的下方;所述第一位置和所述第二位置呈镜像对称。
2.一种终端设备,其特征在于,包括权利要求1所述的基于大容量叠层电容的PCB板结构。
3.一种基于大容量叠层电容的PCB板布局的方法,其特征在于,应用于移动终端,包括:
将至少一个第一大容量叠层电容设置在所述PCB板平面的第一位置;
将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的第二位置;
所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;
所述预设阈值小于所述第一震动强度和所述第二震动强度中的最小值;
所述第一大容量叠层电容和所述第二大容量叠层电容为不同型号的电容,所述第一大容量叠层电容产生的压电效应带来的自身的震动方向与所述第二大容量叠层电容产生的压电效应带来的自身的震动方向相同,且所述第一大容量叠层电容产生的压电效应带来的自身的震动强度与所述第二大容量叠层电容产生的压电效应带来的自身的震动强度之差小于所述预设阈值;
所述第一大容量叠层电容和所述第二大容量叠层电容连接同一电源;
其中,所述第一位置为所述PCB板平面的上方,所述第二位置为所述PCB板平面的下方;所述第一位置和所述第二位置呈镜像对称。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510386240.4A CN105007684B (zh) | 2015-06-30 | 2015-06-30 | 基于大容量叠层电容的pcb板布局的方法和pcb板结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510386240.4A CN105007684B (zh) | 2015-06-30 | 2015-06-30 | 基于大容量叠层电容的pcb板布局的方法和pcb板结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105007684A CN105007684A (zh) | 2015-10-28 |
CN105007684B true CN105007684B (zh) | 2018-02-23 |
Family
ID=54380140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510386240.4A Expired - Fee Related CN105007684B (zh) | 2015-06-30 | 2015-06-30 | 基于大容量叠层电容的pcb板布局的方法和pcb板结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105007684B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113808566B (zh) * | 2021-07-29 | 2024-01-12 | RealMe重庆移动通信有限公司 | 振动噪音处理方法、装置、电子设备及存储介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1256502A (zh) * | 1998-12-09 | 2000-06-14 | 太阳诱电株式会社 | 叠层陶瓷电容的电路基板安装方法及电路基板 |
CN104585158A (zh) * | 2013-10-30 | 2015-05-06 | 四川中时代科技有限公司 | 用于农牧养殖业的小型电子驱蚊器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4130525B2 (ja) * | 2000-09-18 | 2008-08-06 | 株式会社東芝 | コンデンサの実装構造 |
US6618266B2 (en) * | 2001-03-06 | 2003-09-09 | Hewlett-Packard Development Company, L.P. | Method for high-density, low-via-count, decoupling capacitor placement |
JP4290384B2 (ja) * | 2002-04-25 | 2009-07-01 | 太陽誘電株式会社 | コンデンサの回路基板実装方法及びコンデンサ実装回路基板 |
KR101627292B1 (ko) * | 2009-04-06 | 2016-06-07 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 구동 방법 |
JP2014099589A (ja) * | 2012-10-19 | 2014-05-29 | Murata Mfg Co Ltd | 積層セラミックコンデンサが実装された実装基板の製造方法及び実装構造体 |
-
2015
- 2015-06-30 CN CN201510386240.4A patent/CN105007684B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1256502A (zh) * | 1998-12-09 | 2000-06-14 | 太阳诱电株式会社 | 叠层陶瓷电容的电路基板安装方法及电路基板 |
CN104585158A (zh) * | 2013-10-30 | 2015-05-06 | 四川中时代科技有限公司 | 用于农牧养殖业的小型电子驱蚊器 |
Also Published As
Publication number | Publication date |
---|---|
CN105007684A (zh) | 2015-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101508539B1 (ko) | 적층 세라믹 커패시터 및 그 실장 기판 | |
TW586205B (en) | Electronic assembly with vertically connected capacitors and manufacturing method | |
TW443083B (en) | Printed circuit board structure | |
CN102730311A (zh) | 封装单元及封装多个多层陶瓷电容器的方法 | |
JP2022174322A (ja) | 積層セラミック電子部品及びその実装基板 | |
JP2019520690A (ja) | 矩形耐衝撃板バネ式コネクタ | |
CN105007684B (zh) | 基于大容量叠层电容的pcb板布局的方法和pcb板结构 | |
US8854167B2 (en) | Magnetic assembly | |
US9615460B2 (en) | Circuit board device and circuit board device for reducing acoustic noise | |
US10102976B2 (en) | Multilayer capacitor | |
EP2496059A2 (en) | Multi-plate board-embedded capacitor and methods for fabricating the same | |
US10256583B2 (en) | Power adapter | |
CN206061373U (zh) | 电源模块的组装结构 | |
CN104244578A (zh) | 整合式电路板及电子装置 | |
JP6281210B2 (ja) | 多層配線基板 | |
CN202385400U (zh) | 一种新型高效自散热pcb板 | |
CN109769345A (zh) | 一种高密度pcb叠板 | |
CN204968241U (zh) | 有源标签模块 | |
CN205845632U (zh) | 积层式功率电感 | |
CN108811368A (zh) | 连接元件和基于该连接元件的pcb板的组装方法 | |
CN202307144U (zh) | 一种小体积电子盘 | |
CN208638791U (zh) | 射频开关 | |
CN202818766U (zh) | 一种表面贴装元器件的pcb板 | |
CN105282958B (zh) | 降低声噪的电路板装置和用以降低声噪的电路装置 | |
CN100354995C (zh) | 电容器、布线基板、去耦电路及高频电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: Changan town in Guangdong province Dongguan 523860 usha Beach Road No. 18 Patentee after: GUANGDONG OPPO MOBILE TELECOMMUNICATIONS Corp.,Ltd. Address before: Changan town in Guangdong province Dongguan 523860 usha Beach Road No. 18 Patentee before: GUANGDONG OPPO MOBILE TELECOMMUNICATIONS Corp.,Ltd. |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180223 |