CN104932992A - 一种带宽粒度可变的微波数字柔性转发技术的设计方法 - Google Patents
一种带宽粒度可变的微波数字柔性转发技术的设计方法 Download PDFInfo
- Publication number
- CN104932992A CN104932992A CN201510395524.XA CN201510395524A CN104932992A CN 104932992 A CN104932992 A CN 104932992A CN 201510395524 A CN201510395524 A CN 201510395524A CN 104932992 A CN104932992 A CN 104932992A
- Authority
- CN
- China
- Prior art keywords
- storer
- data
- address
- serial
- variable
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Mobile Radio Communication Systems (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种带宽粒度可变的微波数字柔性转发技术的设计方法,它涉及通信领域中数字信号处理的滤波、抽取以及电路交换等技术。它通过对原有成熟的微波数字柔性转发技术进行进一步适用性改造,采用高效实现算法,尽量减少设备的功耗,且可通过配置参数在保持设计架构不变的前提下,兼容不同的信道化处理带宽。本发明通过改变存储器存储深度可灵活调整兼容不同的处理带宽,而整体结构不用调整,具有设备功耗低、可扩展能力强、处理带宽可变、处理分路路数灵活可变等优点,适用于同时处理多路信号且带宽粒度可变的场合。
Description
技术领域
本发明涉及通信领域中的一种带宽粒度可变的微波数字柔性转发技术的设计方法,具有设备功耗低、可扩展能力强、处理带宽可变、处理分路路数灵活可变等优点,适用于同时处理多路信号且带宽粒度可变的场合。
背景技术
微波数字柔性转发采用信道化技术可实现不同子信道间信号的透明转发,但目前国内外设计的微波数字柔性转发设备通常为固定信道处理带宽,应用相对固定,对于某些窄带应用的场合适应性较差。
发明内容
本发明所要解决的技术问题在于改变现有的柔性转发技术存在的处理带宽固定问题,而提供一种带宽粒度可变的微波数字柔性转发技术设计方法,通过参数配置可保持设计架构不变的前提下,兼容不同的信道化处理带宽。本发明具有设备功耗低、可扩展能力强、处理带宽可变、处理分路路数灵活可变等优点。
本发明的目的是这样实现的,它包括步骤:
①多个合路信号数据依次串行存储在第1存储器至第N+1存储器,根据带宽粒度配置选择分路路数2M;所述的第1存储器至第N+1存储器是深度为R的双端口RAM,其中N为自然数,M≤R;
②当第1存储器的写入地址到达M-1时,在高倍工作时钟控制下,第1存储器至第N+1存储器同时分别按照读出地址0至M-1依次读出M组合路信号数据;其中,每组合路信号数据有N+1个合路信号数据;
③第1存储器至第N存储器的N个合路信号数据分别与第1组滤波器系数至第N组滤波器系数一一对应相乘后相加,得到多相滤波后的第M-1路子信道至第0路子信道的串行数据;第2存储器至第N+1存储器的N个合路信号数据分别与第N+1组滤波器至第2N组滤波器系数一一对应相乘后相加,得到多相滤波后的第2M-1路子信道至第M路子信道的串行数据,从而实现可配置的分析滤波器组多相滤波模块;
④分析滤波器组多相滤波后的两路串行数据在高倍工作时钟控制下分别通过先入后出堆栈排列为一路串行数据,将这一路串行数据进行2M点IFFT计算;
⑤将2M点IFFT计算结果采用“顺序写入,控制读出”的方式得到交换后的串行数据;
⑥将交换后的串行数据进行2M点FFT计算,在高倍工作时钟控制下将计算结果存入临时存储器,在数据时钟的控制下每次从临时存储器中读出两个FFT计算结果;所述的临时存储器是深度为2R的双端口RAM;
⑦将两个FFT计算结果分别经可配置多相滤波处理后得到两路综合滤波器组多相滤波后的串行数据;
⑧两路综合滤波器组多相滤波后的串行数据经M倍内插延时后重新整理排序输出一路串行数据;
完成带宽粒度可变的微波数字柔性转发技术的设计。
其中,所述的步骤①多个合路信号数据依次串行存储在第1存储器至第N+1存储器,具体为:第1存储器在数据时钟的控制下写入一个合路信号数据,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个合路信号数据来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,以此类推,第1存储器至第N+1存储器组成一个相互连接的串行存储结构。
其中,所述的步骤⑤具体为:将2M点IFFT计算结果送入电路交换网络进行交换,采用“顺序写入,控制读出”的方式实现输入端的任意一路子信道数据在输出端口的任意一个子信道输出;所述的电路交换网络采用时隙电路交换方式,包括数据存储器和控制存储器,数据存储器和控制存储器上的单元数均为2R。
其中,所述的步骤⑦中可配置多相滤波处理具体包括步骤:
(701)将输入数据依次串行存储在第1存储器至第N存储器;所述的第1存储器至第N存储器是深度为R的双端口RAM;
(702)当第1存储器的写入地址到达M-1时,在高倍工作时钟控制下,第1存储器至第N存储器同时分别按照读出地址0至M-1依次读出M个输入数据,并分别与第1组滤波器系数至第N组滤波器系数对应相乘后相加,得到多相滤波后的串行数据,从而实现可配置的综合滤波器组多相滤波模块。
其中,所述步骤(701)具体为:第1存储器在数据时钟的控制下写入一个输入数据,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个输入数据来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,以此类推,第1存储器至第N存储器组成一个相互连接的串行存储结构。
其中,所述的高倍工作时钟的频率大于或等于3倍的数据时钟的频率。
本发明相比背景技术具有如下优点:
本发明对原有成熟的微波数字柔性转发技术进行了进一步适用性改造,采用高效实现算法,利用N+1个深度为R的双端口RAM实现最大2R路的分路,降低了设备的功耗。同时通过参数配置可保持设计架构不变的前提下,对分路路数进行可变设计,兼容不同的信道化处理带宽,增强其灵活性。
附图说明
图1是本发明实施例的微波数字柔性转发设备电原理方框图;
图2是本发明可配置的分析滤波器组多相滤波模块的实现原理框图;
图3是本发明电路交换网络的实现原理框图;
图4是本发明可配置的综合滤波器组多相滤波模块的实现原理框图。
具体实施方式
下面结合附图和具体实施方式对本发明做进一步详细的说明。
图1是本发明实施例的一种带宽粒度可变的微波数字柔性转发设备电原理方框图,它包括可配置的分析滤波器组多相滤波模块、FILO(First In Last Out)模块、可配置的IFFT模块、电路交换模块、可配置的FFT模块、综合滤波器组多相滤波模块以及输出排序模块。
一种带宽粒度可变的微波数字柔性转发技术的设计方法,包括步骤:
①多个合路信号数据首先经过第1至第N+1存储器,根据带宽粒度配置选择分路路数2M;每个数据时钟写入第1存储器一个合路信号数据,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个合路信号数据来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,第2存储器的写入地址变化与第1存储器相同,以此类推,第1至第N+1双端口RAM组成一个相互连接的串行存储结构;其中,第1至第N+1存储器是深度为R的双端口RAM,N为自然数,M≤R;
②当第1存储器的写入地址到达M-1时,在高倍工作时钟控制下,第1至第N+1存储器同时分别按照地址0至M-1依次读出M组合路信号数据;其中,每组合路信号数据有N+1个合路信号数据;
本发明的实施例中,高倍工作时钟的频率大于或等于3倍的数据时钟的频率;原因在于作为存储器的双端口RAM在读出数据时,有两个工作时钟的延时。
③第1至第N存储器的N个合路信号数据与第1至第N组滤波器系数一一对应相乘后相加,得到多相滤波后的第M-1至第0路子信道串行数据;第2至第N+1存储器的合路信号数据与第N+1至第2N组滤波器系数一一对应相乘后相加,得到多相滤波后的第2M-1至第M路子信道串行数据,从而实现可配置的分析滤波器组多相滤波模块;
本实施例中,分析滤波器组多相滤波模块可由如图2中多组双端口RAM串行实现,每块双端口RAM可以根据最大分路路数预先选择存储深度,根据成型滤波器系数阶数决定RAM的块数N,如图2所示可最大支持的分路路数为2R,共有N+1个RAM串行实现,即成型滤波器系数阶数为2*N*R,而每组滤波器系数可由原型滤波器系数抽取得到。以分路路数2M路为例,此时写入地址在0至M-1个地址中循环,假设RAM1上一状态在地址1写入数据2M+1,在本次采样时钟到来时紧接上个状态的写入地址1,将数据2M+2写入RAM1的地址2中,同时将RAM1输出端口wr1保留数据M+2写入RAM2的地址2中,将RAM2输出端口wr2保留数据2写入RAM3的地址2中,以此类推。当写地址到达M-1时,在高倍时钟下,所有RAM按照地址0至M-1的顺序同时读出数据,其中RAM1至RAMN和RAM2至RAMN+1读出的数据分别与对应的系数相乘相加后得到各路多相滤波结果,系数查找表可以复用从而节约资源。本实施例中,双端口RAM可以动态配置分路路数,最大配置路数为2R,使得同时支持多种路数动态切换,以适应系统需要。
④分析滤波器组多相滤波后的两路串行数据在高倍工作时钟下,通过分别通过各自的FILO(First In Last Out)模块排列为一路串行数据后送入可配置的IFFT模块,IFFT模块根据配置进行2M点IFFT计算;
⑤将2M点IFFT计算结果接着送入基于采样的电路交换网络;
本实施例中,电路交换网络采用时隙电路交换方式,主要由数据存储器和控制存储器组成,数据存储器和控制存储器上的单元数均为2R,采用“顺序写入,控制读出”方式实现输入端的任意一路子信道数据在输出端口的任意一个子信道输出。
本实施例中,分析滤波器组多相滤波模块可由如图3中数据存储器和控制存储器实现,数据存储器和控制存储器可以根据最大分路路数预先选择存储深度,如图3所示可最大支持的分路路数为2R。假设需要将第10路子信道的信号和第20路子信道的信号进行交换,则控制存储器的第10个单元中存储“20”,第20个单元中存储“10”,各路子信道数据到来时顺序写入数据存储器单元中,读出时按照控制存储器单元中存储的地址进行读出,即在第10个子信道位置读出第20个子信道信号,在第20个子信道位置读出第10个子信道信号。
⑥将电路交换后的串行数据接着送入可配置的FFT模块,FFT模块根据配置进行2M点FFT计算,并在高倍工作时钟下将计算结果存入临时存储器,每个数据时钟从临时存储器中读出两个FFT计算结果并分别送入两个可配置的综合滤波器组多相滤波模块中;其中,临时存储器是深度为2R的双端口RAM;
⑦每个可配置的综合滤波器组多相滤波模块中,FFT计算结果首先经过第1至第N存储器,第1至第N存储器是深度为R的双端口RAM;每个数据时钟写入第1存储器一个FFT计算结果,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个FFT计算结果来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,第2存储器的写入地址变化与第1存储器相同,以此类推,第1至第N双端口RAM组成一个相互连接的串行存储结构;
⑧当第1存储器的写入地址到达M-1时,在高倍工作时钟下,第1至第N存储器同时分别按照地址0至M-1依次读出M个FFT计算结果,并分别与N组滤波器系数对应相乘相加,得到综合滤波器组多相滤波后的串行数据;
本实施例中,综合滤波器组多相滤波模块可由如图4中多组双端口RAM串行实现,每块双端口RAM可以根据最大分路路数预先选择存储深度,根据原型滤波器系数阶数决定RAM的块数N,如图4所示可最大支持的分路路数为R,共有N个RAM串行实现,即原型滤波器系数阶数为N*R,而每组滤波器系数可由原型滤波器系数抽取得到。以分路路数M路为例,此时写入地址在0至M-1个地址中循环,假设RAM1上一状态在地址1写入数据M+1,在本次采样时钟到来时紧接上个状态的写入地址1,将数据M+2写入RAM1的地址2中,同时将RAM1输出端口wr1保留数据2写入RAM2的地址2中,以此类推。当写地址到达M-1时,在高倍时钟下,所有RAM按照地址0至M-1的顺序同时读出数据,并分别与对应的系数相乘相加后得到各路多相滤波结果,系数查找表可以复用从而节约资源。本实施例中,双端口RAM可以动态配置分路路数,最大配置路数为R,使得同时支持多种路数动态切换,以适应系统需要。
⑨两个综合滤波器组多相滤波模块的串行数据重新整理排序后输出一路串行数据;
完成带宽粒度可变的微波数字柔性转发技术的设计。
Claims (6)
1.一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于包括以下步骤:
①多个合路信号数据依次串行存储在第1存储器至第N+1存储器,根据带宽粒度配置选择分路路数2M;所述的第1存储器至第N+1存储器是深度为R的双端口RAM,其中N为自然数,M≤R;
②当第1存储器的写入地址到达M-1时,在高倍工作时钟控制下,第1存储器至第N+1存储器同时分别按照读出地址0至M-1依次读出M组合路信号数据;其中,每组合路信号数据有N+1个合路信号数据;
③第1存储器至第N存储器的N个合路信号数据分别与第1组滤波器系数至第N组滤波器系数一一对应相乘后相加,得到多相滤波后的第M-1路子信道至第0路子信道的串行数据;第2存储器至第N+1存储器的N个合路信号数据分别与第N+1组滤波器至第2N组滤波器系数一一对应相乘后相加,得到多相滤波后的第2M-1路子信道至第M路子信道的串行数据,从而实现可配置的分析滤波器组多相滤波模块;
④分析滤波器组多相滤波后的两路串行数据在高倍工作时钟控制下分别通过先入后出堆栈排列为一路串行数据,将这一路串行数据进行2M点IFFT计算;
⑤将2M点IFFT计算结果采用“顺序写入,控制读出”的方式得到交换后的串行数据;
⑥将交换后的串行数据进行2M点FFT计算,在高倍工作时钟控制下将计算结果存入临时存储器,在数据时钟的控制下每次从临时存储器中读出两个FFT计算结果;所述的临时存储器是深度为2R的双端口RAM;
⑦将两个FFT计算结果分别经可配置多相滤波处理后得到两路综合滤波器组多相滤波后的串行数据;
⑧两路综合滤波器组多相滤波后的串行数据经M倍内插延时后重新整理排序输出一路串行数据;
完成带宽粒度可变的微波数字柔性转发技术的设计。
2.根据权利要求1所述的一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于:所述的步骤①多个合路信号数据依次串行存储在第1存储器至第N+1存储器,具体为:第1存储器在数据时钟的控制下写入一个合路信号数据,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个合路信号数据来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,以此类推,第1存储器至第N+1存储器组成一个相互连接的串行存储结构。
3.根据权利要求1所述的一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于:所述的步骤⑤具体为:将2M点IFFT计算结果送入电路交换网络进行交换,采用“顺序写入,控制读出”的方式实现输入端的任意一路子信道数据在输出端口的任意一个子信道输出;所述的电路交换网络采用时隙电路交换方式,包括数据存储器和控制存储器,数据存储器和控制存储器上的单元数均为2R。
4.根据权利要求1所述的一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于:所述的步骤⑦中可配置多相滤波处理具体包括步骤:
(701)将输入数据依次串行存储在第1存储器至第N存储器;所述的第1存储器至第N存储器是深度为R的双端口RAM;
(702)当第1存储器的写入地址到达M-1时,在高倍工作时钟控制下,第1存储器至第N存储器同时分别按照读出地址0至M-1依次读出M个输入数据,并分别与第1组滤波器系数至第N组滤波器系数对应相乘后相加,得到多相滤波后的串行数据,从而实现可配置的综合滤波器组多相滤波模块。
5.根据权利要求4所述的一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于:所述步骤(701)具体为:第1存储器在数据时钟的控制下写入一个输入数据,数据写入地址是接着上一状态的写入地址在0至M-1个地址中循环;当一个输入数据来时写入第1存储器的地址a中,同时第1存储器地址a中的原存储数据将移入到第2存储器中的对应地址中,以此类推,第1存储器至第N存储器组成一个相互连接的串行存储结构。
6.根据权利要求1或4所述的一种带宽粒度可变的微波数字柔性转发技术的设计方法,其特征在于:所述的高倍工作时钟的频率大于或等于3倍的数据时钟的频率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510395524.XA CN104932992B (zh) | 2015-07-08 | 2015-07-08 | 一种带宽粒度可变的微波数字柔性转发方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510395524.XA CN104932992B (zh) | 2015-07-08 | 2015-07-08 | 一种带宽粒度可变的微波数字柔性转发方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104932992A true CN104932992A (zh) | 2015-09-23 |
CN104932992B CN104932992B (zh) | 2017-10-03 |
Family
ID=54120163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510395524.XA Active CN104932992B (zh) | 2015-07-08 | 2015-07-08 | 一种带宽粒度可变的微波数字柔性转发方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104932992B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106250324A (zh) * | 2016-07-17 | 2016-12-21 | 西安电子科技大学 | 一种速率可变的宽带柔性交换方法 |
CN107769873A (zh) * | 2017-09-27 | 2018-03-06 | 中国电子科技集团公司第五十四研究所 | 一种灵活的数字带限白噪声产生方法 |
CN108880716A (zh) * | 2018-07-05 | 2018-11-23 | 中国电子科技集团公司第五十四研究所 | 一种基于数字信道化技术的卫星信道模拟器设计方法 |
CN109388344A (zh) * | 2018-09-29 | 2019-02-26 | 西安微电子技术研究所 | 一种基于带宽扩展交叉编址的双端口sram访问控制系统及方法 |
CN113824475A (zh) * | 2021-09-23 | 2021-12-21 | 中国电子科技集团公司第五十四研究所 | 一种数字柔性转发方法及装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6134268A (en) * | 1998-10-19 | 2000-10-17 | Motorola, Inc. | Apparatus for performing a non-integer sampling rate change in a multichannel polyphase filter |
CN1900927A (zh) * | 2006-07-14 | 2007-01-24 | 中国电子科技集团公司第三十八研究所 | 可重构数字信号处理器 |
CN102510325A (zh) * | 2011-09-29 | 2012-06-20 | 西安空间无线电技术研究所 | 一种数字分路系统 |
CN102790623A (zh) * | 2012-07-05 | 2012-11-21 | 中国电子科技集团公司第五十四研究所 | 一种全数字可配置动态信道分路技术的设计方法 |
-
2015
- 2015-07-08 CN CN201510395524.XA patent/CN104932992B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6134268A (en) * | 1998-10-19 | 2000-10-17 | Motorola, Inc. | Apparatus for performing a non-integer sampling rate change in a multichannel polyphase filter |
CN1900927A (zh) * | 2006-07-14 | 2007-01-24 | 中国电子科技集团公司第三十八研究所 | 可重构数字信号处理器 |
CN102510325A (zh) * | 2011-09-29 | 2012-06-20 | 西安空间无线电技术研究所 | 一种数字分路系统 |
CN102790623A (zh) * | 2012-07-05 | 2012-11-21 | 中国电子科技集团公司第五十四研究所 | 一种全数字可配置动态信道分路技术的设计方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106250324A (zh) * | 2016-07-17 | 2016-12-21 | 西安电子科技大学 | 一种速率可变的宽带柔性交换方法 |
CN106250324B (zh) * | 2016-07-17 | 2019-02-15 | 西安电子科技大学 | 一种速率可变的宽带柔性交换方法 |
CN107769873A (zh) * | 2017-09-27 | 2018-03-06 | 中国电子科技集团公司第五十四研究所 | 一种灵活的数字带限白噪声产生方法 |
CN108880716A (zh) * | 2018-07-05 | 2018-11-23 | 中国电子科技集团公司第五十四研究所 | 一种基于数字信道化技术的卫星信道模拟器设计方法 |
CN109388344A (zh) * | 2018-09-29 | 2019-02-26 | 西安微电子技术研究所 | 一种基于带宽扩展交叉编址的双端口sram访问控制系统及方法 |
CN109388344B (zh) * | 2018-09-29 | 2022-02-11 | 西安微电子技术研究所 | 一种基于带宽扩展交叉编址的双端口sram访问控制系统及方法 |
CN113824475A (zh) * | 2021-09-23 | 2021-12-21 | 中国电子科技集团公司第五十四研究所 | 一种数字柔性转发方法及装置 |
CN113824475B (zh) * | 2021-09-23 | 2022-05-17 | 中国电子科技集团公司第五十四研究所 | 一种数字柔性转发方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104932992B (zh) | 2017-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104932992A (zh) | 一种带宽粒度可变的微波数字柔性转发技术的设计方法 | |
CN101567701B (zh) | 一种高效多路数字下变频器系统 | |
CN101076008B (zh) | 信号的削波处理方法和设备 | |
CN103748576B (zh) | 自适应均衡器 | |
CN101030845B (zh) | 频分多址系统的发射、接收装置及其方法 | |
CN106549650A (zh) | 一种基于fpga的高阶fir滤波器的实现方法 | |
AU4810899A (en) | A method and apparatus for digital channelisation and de-channelisation | |
CN103685086A (zh) | 一种支持多芯片架构的基带信号处理器及其处理方法 | |
CN101478525A (zh) | 一种多载波分离的方法及多载波分离装置 | |
CN104639281A (zh) | 一种控制数据传输的方法、装置及系统 | |
CN102571657B (zh) | 一种变换采样率的数字预失真处理系统和方法 | |
CN100518043C (zh) | 一种频域滤波器及实现频域滤波的方法 | |
CN102158451B (zh) | 高速多载波多相内插滤波方法和装置 | |
CN106250324B (zh) | 一种速率可变的宽带柔性交换方法 | |
CN101331479A (zh) | 循环快速傅里叶变换 | |
KR100720949B1 (ko) | 직교 주파수 분할 다중화 시스템에서의 고속 푸리에 변환프로세서 및 그 변환 방법 | |
CN105720944A (zh) | 通用fir滤波器及其配置方法 | |
CN104883157A (zh) | 一种可变子带数字滤波器 | |
CN104836008A (zh) | 一种频率大范围可重构的功率分配器 | |
CN115242219B (zh) | 一种基于wola结构滤波器组的并行匹配滤波方法 | |
CN203166913U (zh) | 一种电力线载波发射机数字前端 | |
CN101295997A (zh) | 耙式接收器 | |
CN102685055B (zh) | 一种多数据流插值与抽取复用装置及方法 | |
CN204258746U (zh) | 一种分数倍内插成型滤波器 | |
CN103488611A (zh) | 基于IEEE802.11.ad协议的FFT处理器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |