CN104883177A - 一种接口电路及其中的输出电路 - Google Patents

一种接口电路及其中的输出电路 Download PDF

Info

Publication number
CN104883177A
CN104883177A CN201510278081.6A CN201510278081A CN104883177A CN 104883177 A CN104883177 A CN 104883177A CN 201510278081 A CN201510278081 A CN 201510278081A CN 104883177 A CN104883177 A CN 104883177A
Authority
CN
China
Prior art keywords
switch
output
driving
circuit
voltage source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510278081.6A
Other languages
English (en)
Other versions
CN104883177B (zh
Inventor
孔亮
王强
戴颉
李耿民
职春星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canxin semiconductor (Shanghai) Co.,Ltd.
Original Assignee
BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BRITE SEMICONDUCTOR (SHANGHAI) Corp filed Critical BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority to CN201510278081.6A priority Critical patent/CN104883177B/zh
Publication of CN104883177A publication Critical patent/CN104883177A/zh
Application granted granted Critical
Publication of CN104883177B publication Critical patent/CN104883177B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

本发明提供一种接口电路及其中的输出电路,其中,输出电路包括输出驱动电路、上拉开关和短脉冲发生器。输出驱动电路包括第一驱动开关和第二驱动开关,第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点与输出端OUT相连,输入信号控制第一驱动开关和第二驱动开关交替导通;上拉开关连接于第二电压源和输出端OUT之间;短脉冲发生器用于基于输入信号产生并输出短时脉冲信号给上拉开关的控制端,当输入信号由第二逻辑电平跳变为第一逻辑电平时,短脉冲发生器输出的短时脉冲使上拉开关短时导通,由第二电压源快速拉高输出端OUT的电压。与现有技术相比,本发明可以提高输出信号的上升沿速度。

Description

一种接口电路及其中的输出电路
【技术领域】
本发明涉及电路设计技术领域,特别涉及一种利用高电压增强低电压信号工作速度的接口电路及其中的输出电路。
【背景技术】
现有芯片接口中有要求输出低压信号,而芯片内电源电压却为高压,因而通常需要通过LDO(low dropout regulator,低压差线性稳压器)产生一个低压电源供给接口使用,在成本或封装等限制条件下,又要求使用无电容型低压差线性稳压器,该类型电路产生的低压电源较低的供给能力限制了接口输出波形的上升沿速度,如图1所示,其为现有技术的一种使用无电容型低压差线性稳压器提供电源的芯片接口的输出信号波形图,其输出信号OUT的上升沿速度极为缓慢,这会使得接口信号工作速度无法提高。
因此,有必要提供一种改进的技术方案来解决上述问题。
【发明内容】
本发明的目的在于提供一种接口电路及中的输出电路,其可以提高输出信号的上升沿速度,从而提高接口信号的工作速度。
根据本发明的一个方面,本发明提供一种接口电路中的输出电路,其包括输出驱动电路、上拉开关和短脉冲发生器。所述输出驱动电路包括第一驱动开关和第二驱动开关,所述第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点作为所述输出驱动电路的输出端与所述输出电路的输出端OUT相连,第一驱动开关的控制端和第二驱动开关的控制端均与输入信号相连,当所述输入信号为第一逻辑电平时,其控制第一驱动开关导通,且控制第二驱动开关关断;当所述输入信号为第二逻辑电平时,其控制第一驱动开关关断,且控制第二驱动开关导通。所述上拉开关连接于第二电压源和输出端OUT之间,当上拉开关关断时,第二电压源和输出端OUT之间的连接中断;当上拉开关导通时,第二电压源和输出端OUT之间的连接连通。所述短脉冲发生器的输入端与所述输入信号相连,其输出端与所述上拉开关的控制端相连,所述短脉冲发生器用于基于所述输入信号产生并输出短时脉冲信号给所述上拉开关的控制端,当所述输入信号由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器输出的短时脉冲使上拉开关短时导通,此时,由第二电压源快速拉高输出端OUT的电压,其中,所述第二电压源的电压值大于所述第一电压源的电压值。
进一步的,所述第一驱动开关为PMOS晶体管,所述第二驱动开关为NMOS晶体管。
进一步的,所述短脉冲发生器包括延迟单元和异或逻辑单元,所述延迟单元的输入端与短脉冲发生器的输入端相连,所述延迟单元的输出端与异或逻辑单元的一个输入端相连,所述异或逻辑单元的另一个输入端与所述短脉冲发生器的输入端相连,所述异或逻辑单元的输出端与所述短脉冲发生器的输出端相连。
进一步的,所述输出电路还包括第一驱动开关逻辑控制电路和第二驱动开关逻辑控制电路。所述第一驱动开关逻辑控制电路包括依次连接于输入信号和第一驱动开关的控制端之间的延迟器和反相器;所述第二驱动开关逻辑控制电路包括依次连接于输入信号和第二驱动开关的控制端之间的延迟器和反相器。
进一步的,所述输出电路还包括使能控制电路,所述使能控制电路基于输出端OUT的电压输出一组使能控制信号。所述上拉开关包括若干个并联于所述第二电压源和输出端OUT之间的开关单元,其中,每个开关单元均包括一个使能端口和一个控制端口,每个开关单元的使能端口与所述一组使能控制信号中对应的一个使能控制信号相连,该使能控制信号用于控制与其对应的开关单元是否工作;每个开关单元的控制端口均与所述短时脉冲信号相连,在一个开关单元工作时,所述短时脉冲信号控制该开关单元导通或关断。
进一步的,当所述输出端OUT的上冲电压大于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数较少,从而降低第二电压源对输出端OUT的上拉能力;当所述输出端OUT的上冲电压小于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数增加,从而增大第二电压源对输出端OUT的上拉能力。
进一步的,每个开关单元均包括依次连接于所述第二电压源和输出端OUT之间的第一开关和第二开关,所述第一开关的控制端作为该开关单元的使能端口,所述第二开关的控制端作为该开关单元的控制端口。当第一开关关断时,该开关单元不工作,当第一开关导通时,该开关单元工作;当第一开关导通时,若第二开关K2导通,则该开关单元导通,若第二开关关断,则该开关单元关断。
进一步的,所述第一开关和第二开关均为PMOS晶体管;或所述第二开关和第二开关均为NMOS晶体管。
根据本发明的另一个方面,本发明提供一种接口电路,其包括低压差线性稳压器和输出电路,所述低压差线性稳压器基于第二电压源输出第一电压源。其中,所述输出电路包括输出驱动电路、上拉开关和短脉冲发生器。所述输出驱动电路包括第一驱动开关和第二驱动开关,所述第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点作为所述输出驱动电路的输出端与所述输出电路的输出端OUT相连,第一驱动开关的控制端和第二驱动开关的控制端均与输入信号相连,当所述输入信号为第一逻辑电平时,其控制第一驱动开关导通,且控制第二驱动开关关断;当所述输入信号为第二逻辑电平时,其控制第一驱动开关关断,且控制第二驱动开关导通。所述上拉开关连接于第二电压源和输出端OUT之间,当上拉开关关断时,第二电压源和输出端OUT之间的连接中断;当上拉开关导通时,第二电压源和输出端OUT之间的连接连通。所述短脉冲发生器的输入端与所述输入信号相连,其输出端与所述上拉开关的控制端相连,所述短脉冲发生器用于基于所述输入信号产生并输出短时脉冲信号给所述上拉开关的控制端,当所述输入信号由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器输出的短时脉冲使上拉开关短时导通,此时,由第二电压源快速拉高输出端OUT的电压,其中,所述第二电压源的电压值大于所述第一电压源的电压值。
进一步的,所述低压差线性稳压器为无电容型低压差线性稳压器,所述第二电压源为接口电路所在芯片的内电源。
与现有技术相比,本发明在现有接口电路的输出电路的基础上,通过接口电路内原有的高压电源来加快输出信号的上升沿的上升,以提高输出电路的上拉驱动能力,从而使输出信号的上升沿速度以及接口信号的工作速度大幅提高。
【附图说明】
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:
图1现有技术的一种使用无电容型低压差线性稳压器提供电源的接口电路的输出信号波形图;
图2为本发明在一个实施例中的接口电路中的输出电路的电路示意图;
图3为图2所示的输出电路中各节点的信号波形图。
【具体实施方式】
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
此处所称的“一个实施例”或“实施例”是指可包含于本发明至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。除非特别说明,本文中的连接、相连、相接的表示电性连接的词均表示直接或间接电性相连。
请参考图2所示,其为本发明在一个实施例中的接口电路中的输出电路的电路示意图。图2中的接口电路中的输出电路包括输出驱动电路210、上拉开关220和短脉冲发生器230。
所述输出驱动电路210包括第一驱动开关212和第二驱动开关214,所述第一驱动开关212和第二驱动开关214依次串联于第一电压源VDD和接地端GND之间,第一驱动开关212和第二驱动开关214之间的连接节点O作为所述输出驱动电路210的输出端与所述输出电路的输出端OUT相连,第一驱动开关212的控制端和第二驱动开关214的控制端均与输入信号DIN相连。所述输入信号DIN控制第一驱动开关212和第二驱动开关214交替导通,比如,当所述输入信号DIN为第一逻辑电平时,其控制第一驱动开关212导通,且控制第二驱动开关214关断;当所述输入信号DIN为第二逻辑电平时,其控制第一驱动开关212关断,且控制第二驱动开关214导通,所述输出驱动电路210的作用为将输入信号DIN转换为以第一电压源VDD为基准的低压输出信号。
在图2所示的实施例中,所述第一驱动开关212为PMOS(P-Channel MetalOxide Semiconductor)晶体管MP1,所述第二驱动开关214为NMOS(N-ChannelMetal Oxide Semiconductor)晶体管MN1,PMOS晶体管MP1的源极与第一电压源VDD相连,PMOS晶体管MP1的漏极与NMOS晶体管MN1的漏极相连,NMOS晶体管MN1的源极与接地端GND相连,PMOS晶体管MP1的栅极作为第一驱动开关212的控制端,NMOS晶体管MN1的栅极作为第二驱动开关214的控制端。图2中的输出电路还包括第一驱动开关逻辑控制电路240和第二驱动开关逻辑控制电路250,所述第一驱动开关逻辑控制电路240包括依次连接于输入信号DIN和第一驱动开关212的控制端之间的两个延迟器和一个反相器;所述第二驱动开关逻辑控制电路250包括依次连接于输入信号DIN和第二驱动开关212的控制端之间的两个延迟器和一个反相器,这样可以使得输入信号DIN的逻辑电平与输出信号OUT的逻辑电平一致,即当输入信号DIN为高电平时,输出信号OUT为高电平,当输入信号DIN为低电平时,输出信号OUT为低电平。
所述上拉开关220连接于第二电压源VDDD和输出端OUT之间,其中,所述第二电压源VDDD的电压值大于所述第一电压源VDD的电压值,当上拉开关220关断时,第二电压源VDDD和输出端OUT之间的连接中断,输出端OUT的电压等于第一驱动开关212和第二驱动开关214之间的连接节点O的电压;当上拉开关220导通时,第二电压源VDDD和输出端OUT之间的连接连通以形成上拉电路,由第二电压源VDDD拉高输出端OUT的电压。
所述短脉冲发生器230的输入端与输入信号DIN相连,其输出端与所述上拉开关220的控制端相连,所述短脉冲发生器230用于基于所述输入信号DIN产生并输出短时脉冲信号给所述上拉开关220的控制端,当所述输入信号DIN由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器230输出的短时脉冲使上拉开关220短时导通,此时,由第二电压源VDDD拉高输出端OUT的电压,其余时间,所述短脉冲发生器230输出的短时脉冲信号使上拉开关220关断,其中,输入信号DIN的第一逻辑电平是控制第一驱动开关212导通,控制第二驱动开关214关断的逻辑电平;输入信号DIN的第二逻辑电平是控制第一驱动开关212关断,控制第二驱动开关214导通的逻辑电平。短时脉冲的持续时间可以根据需要设计,其与在第二电压源VDDD参与上拉输出端OUT的情况下,输出端OUT的上升沿的上升速度有关。
在图2所示的实施例中,所述短脉冲发生器230包括延迟单元232和异或逻辑单元234。所述延迟单元232的输入端与短脉冲发生器230的输入端相连,其输出端DID与异或逻辑单元234的一个输入端相连,所述异或逻辑单元234的另一个输入端与所述短脉冲发生器230的输入端相连,所述异或逻辑单元234的输出端与所述短脉冲发生器230的输出端DIP相连,在图2所示的实施例中,所述延迟单元230包括依次连接于延迟单元230的输入端和输出端之间的三个延迟器。从图2中可看出短时脉冲的持续时间由延迟单元232的延时时间决定,通过调整延迟单元32的延迟时间可以决定短时脉冲的持续时间。
需要说明的是,所述短脉冲发生器230也可由其他逻辑电路组成,只要其能够实现在所述输入信号DIN由第二逻辑电平跳变为第一逻辑电平时,所述短时脉冲发生器230输出的短时脉冲信号使上拉开关220短时导通即可。
请参考图3所示,其为在一个实施例中,图2所示的输出电路中各节点的信号波形图。其中,DIN为输入信号DIN的波形图,该输入信号DIN的第一逻辑电平为高电平,第二逻辑电平为低电平;DID为延迟单元232输出的延迟信号的波形,其为延迟单元232将输入信号DIN延迟Δt时间后得到的信号;DIP为短脉冲发生器230输出的短时脉冲信号的波形,其为异或逻辑单元234将信号DIN和信号DID进行异或逻辑后得到的信号,所述短脉冲发生器230在输入信号DIN由低电平跳变为高电平时产生高电平短时脉冲DIP,且在输入信号DIN由高电平跳变为低电平时也产生高电平短时脉冲DIP,该高电平的持续时间为延迟单元232的延迟时间Δt(其小于输入信号DIN的高电平持续时间);OUT为输出电路的输出信号的波形,当输入信号DIN为高电平时,输出信号OUT为高电平,当输入信号DIN为低电平时,输出信号OUT为低电平,且在输入信号DIN由低电平跳变为高电平时,形成快速上升沿及随后的上冲。
为了便于理解本发明,以下结合图3具体介绍图2所示的输出电路的工作过程。
当输入信号DIN由低电平跳变为高电平时,第一驱动开关212导通、第二驱动开关214关断,输出信号OUT由低电平跳变为高电平(即产生上升沿)。此时,短脉冲发生器230输出高电平短时脉冲信号DIP,该高电平短时脉冲信号DIP使上拉开关220导通,从而使第二电压源VDDD拉高输出端OUT的电压,最终使输出信号OUT形成如图3所示的快速上升沿及随之而来的上冲;在高电平短时脉冲信号DIP结束时,上拉开关220关断,随后,输出信号OUT的电压回落至第一电压源VDD的电压。
当输入信号DIN由高电平跳变为低电平时,第一驱动开关212关断、第二驱动开关214导通,输出信号OUT由高电平跳变为低电平。需要说明的是,此时,短脉冲发生器230也输出高电平短时脉冲信号DIP,该高电平短时脉冲信号DIP使上拉开关220导通,但是,由于此时第二驱动开关214导通,使输出端OUT与接地端GND相连,因此,第二电压源VDDD对输出端OUT的上拉影响可忽略。
综上可知,本发明中的接口电路中的输出电路在现有技术的基础上,基于输入信号DIN产生一个短时脉冲信号,该短时脉冲信号在输出电路的输出信号OUT为上升沿时,打开一路上拉电路,由第二电压源VDDD拉高输出信号OUT的上升沿速度,以提高输出电路的上拉驱动能力,从而使输出信号OUT的上升沿速度以及接口信号的工作速度大幅提高。在一个实施例中,图2中的第二电压源VDDD为接口电路所在芯片内原有的高压电源,第一电压源VDD为一低压差线性稳压器基于第二电压源VDDD输出的低压电源,该低压差线性稳压器为无电容型低压差线性稳压器。
需要特别说明的是,由于本发明最终的输出信号OUT会形成如图3所示的快速上升沿及随之而来的上冲,且考虑到输出信号OUT在不同电容负载下形成的上冲大小不同,因此,在提高输出信号OUT的上升沿速度的同时,还需要防止其产生过高的上冲。
为此,图2所示的输出电路还包括使能控制电路260,所述使能控制电路260基于输出端OUT的电压输出一组使能控制信号E1、E2、……、En。所述上拉开关220包括若干个并联于所述第二电压源VDDD和输出端OUT之间的开关单元,比如,开关单元221、开关单元222、……、开关单元22n,其中,每个开关单元均包括一个使能端口和一个控制端口,每个开关单元的使能端口与所述一组使能控制信号中对应的一个使能控制信号相连,该使能控制信号用于控制与其对应的开关单元是否工作(当开关单元工作时,其才具有开关功能,当开关单元不工作时,其不具有开关功能);每个开关单元的控制端口均与所述短时脉冲信号DIP相连(也可以说,所有开关单元的控制端口形成所述上拉开关220的控制端),在一个开关单元工作时,所述短时脉冲信号DIP控制该开关单元导通或关断。具体的,当所述输出端OUT的上冲电压大于预先设定的参考电压时,所述使能控制电路260输出的一组使能控制信号使上拉开关220中工作的开关单元的个数较少,从而降低第二电压源VDDD对输出端OUT的上拉能力,使输出信号OUT的上冲减低;当所述输出端OUT的上冲电压小于预先设定的参考电压时,所述使能控制电路260输出的一组使能控制信号使上拉开关220中工作的开关单元的个数增加,从而增大第二电压源VDDD对输出端OUT的上拉能力,以使输出信号OUT在不产生过高的上冲的前提下,使其上升沿能到达足够快的速度。
在图2所示的实施例中,每个开关单元均包括依次连基于所述第二电压源VDDD和输出端OUT之间的第一开关K1和第二开关K2,所述第一开关K1的控制端作为该开关单元的使能端口,所述第二开关K2的控制端作为该开关单元的控制端口。当第一开关K1关断时,该开关单元不工作,当第一开关K1导通时,该开关单元工作;当第一开关K1导通时,若第二开关K2导通,该开关单元导通,若第二开关K2关断,该开关单元关断。
在图2所示的实施例中,所述第一开关K1和第二开关K2均为PMOS晶体管,所述短时脉冲信号DIP经一个反相器INV1与所述上拉开关220的控制端相连;在另一个实施例中,所述第一开关K1和第二开关K2均为NMOS晶体管,所述短时脉冲信号DIP直接与所述上拉开关220的控制端相连。
在本发明中,“连接”、相连、“连”、“接”等表示电性相连的词语,如无特别说明,则表示直接或间接的电性连接。
需要指出的是,熟悉该领域的技术人员对本发明的具体实施方式所做的任何改动均不脱离本发明的权利要求书的范围。相应地,本发明的权利要求的范围也并不仅仅局限于前述具体实施方式。

Claims (10)

1.一种接口电路中的输出电路,其特征在于,其包括输出驱动电路、上拉开关和短脉冲发生器,
所述输出驱动电路包括第一驱动开关和第二驱动开关,所述第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点作为所述输出驱动电路的输出端与所述输出电路的输出端OUT相连,第一驱动开关的控制端和第二驱动开关的控制端均与输入信号相连,当所述输入信号为第一逻辑电平时,其控制第一驱动开关导通,且控制第二驱动开关关断;当所述输入信号为第二逻辑电平时,其控制第一驱动开关关断,且控制第二驱动开关导通,
所述上拉开关连接于第二电压源和输出端OUT之间,当上拉开关关断时,第二电压源和输出端OUT之间的连接中断;当上拉开关导通时,第二电压源和输出端OUT之间的连接连通,
所述短脉冲发生器的输入端与所述输入信号相连,其输出端与所述上拉开关的控制端相连,所述短脉冲发生器用于基于所述输入信号产生并输出短时脉冲信号给所述上拉开关的控制端,当所述输入信号由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器输出的短时脉冲使上拉开关短时导通,此时,由第二电压源快速拉高输出端OUT的电压,
其中,所述第二电压源的电压值大于所述第一电压源的电压值。
2.根据权利要求1所述的接口电路中的输出电路,其特征在于,
所述第一驱动开关为PMOS晶体管,所述第二驱动开关为NMOS晶体管。
3.根据权利要求2所述的接口电路中的输出电路,其特征在于,所述短脉冲发生器包括延迟单元和异或逻辑单元,所述延迟单元的输入端与短脉冲发生器的输入端相连,所述延迟单元的输出端与异或逻辑单元的一个输入端相连,所述异或逻辑单元的另一个输入端与所述短脉冲发生器的输入端相连,所述异或逻辑单元的输出端与所述短脉冲发生器的输出端相连。
4.根据权利要求3所述的接口电路中的输出电路,其特征在于,其还包括第一驱动开关逻辑控制电路和第二驱动开关逻辑控制电路,
所述第一驱动开关逻辑控制电路包括依次连接于输入信号和第一驱动开关的控制端之间的延迟器和反相器;所述第二驱动开关逻辑控制电路包括依次连接于输入信号和第二驱动开关的控制端之间的延迟器和反相器。
5.根据权利要求1所述的接口电路中的输出电路,其特征在于,
其还包括使能控制电路,所述使能控制电路基于输出端OUT的电压输出一组使能控制信号,
所述上拉开关包括若干个并联于所述第二电压源和输出端OUT之间的开关单元,其中,每个开关单元均包括一个使能端口和一个控制端口,每个开关单元的使能端口与所述一组使能控制信号中对应的一个使能控制信号相连,该使能控制信号用于控制与其对应的开关单元是否工作;每个开关单元的控制端口均与所述短时脉冲信号相连,在一个开关单元工作时,所述短时脉冲信号控制该开关单元导通或关断。
6.根据权利要求5所述的接口电路中的输出电路,其特征在于,
当所述输出端OUT的上冲电压大于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数较少,从而降低第二电压源对输出端OUT的上拉能力;当所述输出端OUT的上冲电压小于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数增加,从而增大第二电压源对输出端OUT的上拉能力。
7.根据权利要求5所述的接口电路中的输出电路,其特征在于,
每个开关单元均包括依次连接于所述第二电压源和输出端OUT之间的第一开关和第二开关,所述第一开关的控制端作为该开关单元的使能端口,所述第二开关的控制端作为该开关单元的控制端口,
当第一开关关断时,该开关单元不工作,当第一开关导通时,该开关单元工作;当第一开关导通时,若第二开关K2导通,则该开关单元导通,若第二开关关断,则该开关单元关断。
8.根据权利要求7所述的接口电路中的输出电路,其特征在于,
所述第一开关和第二开关均为PMOS晶体管;或
所述第二开关和第二开关均为NMOS晶体管。
9.一种接口电路,其特征在于,其包括低压差线性稳压器和如权利要求1-8任一所述的输出电路,所述低压差线性稳压器基于第二电压源输出第一电压源。
10.根据权利要求9所述的接口电路,其特征在于,
所述低压差线性稳压器为无电容型低压差线性稳压器,
所述第二电压源为接口电路所在芯片的内电源。
CN201510278081.6A 2015-05-27 2015-05-27 一种接口电路及其中的输出电路 Active CN104883177B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510278081.6A CN104883177B (zh) 2015-05-27 2015-05-27 一种接口电路及其中的输出电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510278081.6A CN104883177B (zh) 2015-05-27 2015-05-27 一种接口电路及其中的输出电路

Publications (2)

Publication Number Publication Date
CN104883177A true CN104883177A (zh) 2015-09-02
CN104883177B CN104883177B (zh) 2017-08-29

Family

ID=53950530

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510278081.6A Active CN104883177B (zh) 2015-05-27 2015-05-27 一种接口电路及其中的输出电路

Country Status (1)

Country Link
CN (1) CN104883177B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108012100A (zh) * 2017-11-28 2018-05-08 晶晨半导体(上海)股份有限公司 一种改善接口信号的上升沿的方法
CN113300698A (zh) * 2020-02-21 2021-08-24 欧姆龙(上海)有限公司 信号输出电路
CN114189239A (zh) * 2021-12-08 2022-03-15 上海爻火微电子有限公司 接口电路、信号传输电路与电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102148614A (zh) * 2010-02-10 2011-08-10 上海宏力半导体制造有限公司 脉冲产生电路及方法、基准电压产生及其推动电路及方法
CN103163802A (zh) * 2011-12-15 2013-06-19 快捷半导体(苏州)有限公司 输出控制电路、方法、及其应用设备
JP2014075692A (ja) * 2012-10-04 2014-04-24 Fujitsu Semiconductor Ltd 出力回路
CN104300960A (zh) * 2014-10-23 2015-01-21 无锡中星微电子有限公司 自适应输入输出电路及其芯片
CN204578513U (zh) * 2015-05-27 2015-08-19 灿芯半导体(上海)有限公司 一种接口电路及其中的输出电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102148614A (zh) * 2010-02-10 2011-08-10 上海宏力半导体制造有限公司 脉冲产生电路及方法、基准电压产生及其推动电路及方法
CN103163802A (zh) * 2011-12-15 2013-06-19 快捷半导体(苏州)有限公司 输出控制电路、方法、及其应用设备
JP2014075692A (ja) * 2012-10-04 2014-04-24 Fujitsu Semiconductor Ltd 出力回路
CN104300960A (zh) * 2014-10-23 2015-01-21 无锡中星微电子有限公司 自适应输入输出电路及其芯片
CN204578513U (zh) * 2015-05-27 2015-08-19 灿芯半导体(上海)有限公司 一种接口电路及其中的输出电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108012100A (zh) * 2017-11-28 2018-05-08 晶晨半导体(上海)股份有限公司 一种改善接口信号的上升沿的方法
CN113300698A (zh) * 2020-02-21 2021-08-24 欧姆龙(上海)有限公司 信号输出电路
CN114189239A (zh) * 2021-12-08 2022-03-15 上海爻火微电子有限公司 接口电路、信号传输电路与电子设备
CN114189239B (zh) * 2021-12-08 2023-04-18 上海爻火微电子有限公司 接口电路、信号传输电路与电子设备

Also Published As

Publication number Publication date
CN104883177B (zh) 2017-08-29

Similar Documents

Publication Publication Date Title
CN102130666B (zh) 占空比调节电路及方法
CN102290806B (zh) Ldo输出过压保护电路及使用该保护电路的ldo
CN103036196B (zh) 过压保护装置及方法
CN105098718B (zh) 电源供应装置与过电压保护方法
CN106959721B (zh) 低压差线性稳压器
CN103076831B (zh) 具有辅助电路的低压差稳压器电路
CN104883177A (zh) 一种接口电路及其中的输出电路
WO2017011547A8 (en) Switching circuits having multiple operating modes and associated methods
CN103326315B (zh) 一种欠压保护电路以及高压集成电路
CN204578513U (zh) 一种接口电路及其中的输出电路
CN105577166B (zh) 电平移位电路和电源装置
CN103746681A (zh) 一种cmos器件电源上下电输出三态控制电路
CN204425185U (zh) 电源选择电路
CN104299647B (zh) 负压转换电路
CN204779824U (zh) 恒电位仪同步通断器
CN101971488A (zh) 具有过压保护的差分电流输出驱动器
CN104300952A (zh) 绿色开关电源芯片的自适应驱动电路
CN201557088U (zh) 一种具有高驱动能力的脉冲输出电路
CN106849922A (zh) 一种可调延时电路
CN103677053B (zh) 一种ic芯片输入电压范围优化电路及优化方法
CN104575408A (zh) 栅极脉冲调变电路及其削角调变方法
CN104767382B (zh) 电源供应装置及其控制方法
CN208971372U (zh) 应用于dc-dc变换器的驱动电路
CN205792295U (zh) 一种电气自动化测试台
CN106549568B (zh) 一种开关器件驱动电路、方法及自举电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Interface circuit and output circuit therein

Effective date of registration: 20180420

Granted publication date: 20170829

Pledgee: Wick International Holding Co., Ltd.

Pledgor: Brite Semiconductor (Shanghai) Corporation

Registration number: 2018310000019

PE01 Entry into force of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20190416

Granted publication date: 20170829

Pledgee: Wick International Holding Co., Ltd.

Pledgor: Brite Semiconductor (Shanghai) Corporation

Registration number: 2018310000019

PC01 Cancellation of the registration of the contract for pledge of patent right
CP01 Change in the name or title of a patent holder

Address after: 201203 7th floor, building 2, 1158 Zhangdong Road, Zhangjiang hi tech, Pudong New Area, Shanghai

Patentee after: Canxin semiconductor (Shanghai) Co.,Ltd.

Address before: 201203 7th floor, building 2, 1158 Zhangdong Road, Zhangjiang hi tech, Pudong New Area, Shanghai

Patentee before: BRITE SEMICONDUCTOR (SHANGHAI) Corp.

CP01 Change in the name or title of a patent holder