CN104756437B - 数字广播接收装置及数字广播接收方法 - Google Patents
数字广播接收装置及数字广播接收方法 Download PDFInfo
- Publication number
- CN104756437B CN104756437B CN201280076606.2A CN201280076606A CN104756437B CN 104756437 B CN104756437 B CN 104756437B CN 201280076606 A CN201280076606 A CN 201280076606A CN 104756437 B CN104756437 B CN 104756437B
- Authority
- CN
- China
- Prior art keywords
- clock
- count
- value
- difference
- section
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/4302—Content synchronisation processes, e.g. decoder synchronisation
- H04N21/4305—Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/455—Demodulation-circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明的数字广播接收装置包括:数字数据解调部(1),该数字数据解调部(1)根据数字广播的接收信号对数字数据进行解调;内容重放部(2),该内容重放部(2)根据解调得到的数字数据对数字广播的内容进行重放;时钟差检测部(3),该时钟差检测部(3)检测出与第一时钟和第二时钟之间的差分有关的信息,该第一时钟与数字数据解调部(1)同步,该第二时钟与内容重放部(2)同步;以及输出采样控制部(6),该输出采样控制部(6)基于与第一时钟和第二时钟之间的差分有关的信息进行控制,使得以规定速率输出所重放的数字广播的内容。
Description
技术领域
本发明涉及接收数字广播并对视频、音频的内容进行重放的数字广播接收装置及数字广播接收方法。
背景技术
在数字广播接收装置中,根据接收信号重放的视频、音频等的内容若不是以与发送侧相同的固定速率输出,则会发生失真等问题,无法提供稳定的视频、音频。因此,通常在发送侧将与基准时刻有关的信息叠加到数据流中,在接收侧根据从数据流中提取出的与基准时刻有关的信息,依次控制内容的重放时刻。
例如,专利文献1所记载的通信终端包括接收数据流的接收部、以规定的比特率对该接收部的输出进行重放的重放部,重放部根据接收信号对数据流进行解调,并根据叠加在数据流中的基准时刻,来重放内容数据。由此,能稳定地重放视频、音频等的内容。
现有技术文献
专利文献
专利文献1:日本专利特开2003-258784号公报
发明内容
发明所要解决的技术问题
在以专利文献1为代表的现有技术中,以将与基准时刻有关的信息叠加至数据流为前提,在没有叠加与基准时刻有关的信息的情况下,存在无法以与发送侧相同的固定速率输出重放的数字广播的内容的问题。
另外,在不利用基准时刻的情况下,考虑例如使接收部和重放部以与发送侧的时钟同步的公共时钟或其数倍的时钟进行动作。
即,接收部具有对接收信号进行解调的功能,因此本来就能重放与发送侧同步的时钟。因而,若在接收部中对与发送侧同步的时钟进行重放,并由接收部将该时钟或其数倍的时钟提供给重放部,则能使接收部和重放部与发送侧同步地动作。
然而,在接收部和重放部构成于以互不相同的时钟进行动作的不同芯片中等的、在接收部和重放部的结构上无法使接收部和重放部以相同的时钟进行动作的情况下,可能无法以与发送侧相同的固定速率输出数字广播的内容,无法满足所期望的性能。
本发明是为了解决上述问题而完成的,其目的在于获得一种能以规定的速率输出数字广播的内容的数字广播接收装置及数字广播接收方法。
解决技术问题所采用的技术手段
本发明所涉及的数字广播接收装置根据数字广播的接收信号重放并输出该数字广播的内容,包括:解调部,该解调部根据数字广播的接收信号对数字数据进行解调;重放部,该重放部根据解调部解调得到的数字数据对数字广播的内容进行重放;检测部,该检测部检测出与第一时钟和第二时钟之间的差分有关的信息,该第一时钟与解调部同步,该第二时钟与重放部同步;以及输出控制部,该输出控制部基于检测部检测出的与第一时钟和第二时钟之间的差分有关的信息,对重放部所重放的数据的输出进行控制,使得以规定速率输出数字广播的内容,检测部还包括:第一计数部,该第一计数部对与发送侧同步的第一时钟的时钟数进行计数;第二计数部,该第二计数部与第一计数部同时地对第二时钟的时钟数进行计数;以及计数差计算部,该计数差计算部计算出在第一计数部计数得到的计数值与基准计数值相一致的时刻第二计数部计数得到的计数值和与发送侧同步的时钟的时钟数的计数值的理想值之间的差分,在每次第一计数部计数得到的计数值与基准计数值相一致时对该差分进行累计相加,输出控制部还包括:内插比计算部,该内插比计算部基于检测部检测出的与第一时钟和第二时钟之间的差分有关的信息,计算出在规定的单位时间内输出重放部重放的数据的内插比,使得以规定的速率输出数字广播的内容;以及内插处理部,该内插处理部以内插比计算部计算得到的内插比来实施内插处理,对在单位时间内输出重放部所重放的数据的数据数进行增减,将计数差计算部计算得到的累计相加值作为与差分有关的信息而输入到输出控制部,输出控制部基于将该累计相加值和规定阈值比较得到的结果进行控制,使得以规定速率输出重放部重放的数字广播的内容。
发明效果
根据本发明,具有能以规定速率输出数字广播的内容的效果。
附图说明
图1是表示本发明所涉及的数字广播接收装置的结构的框图。
图2是表示实施方式1所涉及的数字广播接收装置的时钟差检测部的结构的框图。
图3是表示实施方式1所涉及的数字广播接收装置的输出采样控制部的结构的框图。
图4是表示实施方式1所涉及的数字广播接收装置的动作的流程图。
图5是表示时钟差分累计值所对应的输出采样数控制的概要的图。
图6是表示本发明的实施方式2所涉及的数字广播接收装置的时钟差检测部的结构的框图。
图7是表示本发明的实施方式3所涉及的数字广播接收装置的输出采样控制部的结构的框图。
具体实施方式
下面,为了更详细地说明本发明,根据附图,对用于实施本发明的方式进行说明。
实施方式1
图1是表示本发明所涉及的数字广播接收装置的结构的框图。图1所示的数字广播接收装置搭载于移动体(例如车辆等),是对发送来的数据流上未叠加与基准时刻有关的信息的数字广播(例如欧洲数字无线广播等)进行接收的装置。下面,以本发明所涉及的数字广播接收装置接收并重放的数字广播的内容是视频及音频的内容的情况为例进行说明。
图1所示的数字广播接收装置的功能结构包括:数字数据解调部1、内容重放部2、第一时钟生成部3、第二时钟生成部4、时钟差检测部5及输出采样控制部6。
数字数据解调部1是向其输入经由天线接收到的接收信号,并根据该接收信号对规定的数据流进行解调的解调部。
内容重放部2是向其输入数字数据解调部1解调后的数据流,并从该数据流分离出视频及音频的内容并重放的重放部。
第一时钟生成部3生成数字数据解调部1的动作时钟即第一时钟,并将其提供给该数字数据解调部1。第二时钟生成部4生成内容重放部2的动作时钟即第二时钟,并将其提供给该内容重放部2。时钟差检测部5是向其输入第一时钟生成部3生成的第一时钟和第二时钟生成部4生成的第二时钟,并检测出与两者的差分有关的信息的检测部。
此处,以构成数字数据解调部1及第一时钟生成部3的芯片和构成内容重放部2及第二时钟生成部4的芯片为不同芯片的情况那样第一时钟和第二时钟是互不相同的时钟为前提。
输出采样控制部6是基于时钟差检测部5所检测出的与第一时钟和第二时钟的差分有关的信息,对表示内容重放部2所重放的数字广播的内容的数字数据的输出进行控制的输出控制部。
另外,视频数据从输出采样控制部6被发送至未图示的显示控制部,通过显示控制部显示于未图示的显示部(显示器)中。音频数据从输出采样控制部6被发送至未图示的音频输出控制部,通过音频输出控制部从未图示的声音输出部(扬声器)进行音频输出。
显示控制部和音频输出控制部以与来自输出采样控制部6的每单位时间的输出数据数(下面称为输出采样数)相对应的速率将视频数据和音频数据输出至显示部和声音输出部来呈现给用户。若该速率是与发送侧同步的速率,则能在不发生失真等问题的情况下将视频和音频恰当地呈现给用户。
在本实施方式1所涉及的数字广播接收装置中,输出采样控制部6基于时钟差检测部5所检测出的与第一时钟和第二时钟的差分有关的信息,对内容重放部2重放的数据的输出进行控制,使得以规定的速率输出数字广播的内容。由此,能稳定地重放数字广播的内容即视频及音频的内容。
图2是表示实施方式1所涉及的数字广播接收装置的时钟差检测部的结构的框图。图2中,时钟差检测部5包括第一时钟数计数部50、第二时钟数计数部51、及计数差计算部52。
第一时钟数计数部50是向其输入第一时钟生成部3所生成的第一时钟,并对其时钟数进行计数的第一计数部。
第二时钟数计数部51是向其输入第二时钟生成部4所生成的第二时钟,并对其时钟数进行计数的第二计数部。
另外,第一时钟数计数部50和第二时钟数计数部51将从计数差计算部52输出的复位信号作为契机而同时开始计数,并各自将计数得到的计数值依次输出至计数差计算部52。
向计数差计算部52输入第一时钟数计数部50计数得到的计数值、第二时钟数计数部51计数得到的计数值、基准计数值,基于基准计数值检测出与第一时钟和第二时钟的差分有关的信息。若进行更详细的说明,则计数差计算部52检测出当第一时钟的计数值和基准计数值相一致时的第二时钟的计数值,将检测出的计数值和规定值进行比较,将两者的差分累计相加。下面,将该累计相加值称为时钟差分累计值。
上述规定值是第一时钟与发送侧同步后的时钟,在第二时钟的频率已知的情况下,是根据基准计数值唯一计算出的理想值。
即,规定值相当于与发送侧同步的时钟的时钟数的计数值的理想值。
因而,在与发送侧同步的第一时钟和第二时钟同步的情况下,计数差计算部52的输出为零。
此外,基准计数值是对第二时钟中检测与第一时钟之差的周期进行规定的计数值。具体而言,第一时钟的周期和基准计数值的积表示第二时钟中用于检测与第一时钟之差的检测周期(对时钟数进行计数的基准计数期间进行复位的周期)。
另外,时钟差检测部5的输出即时钟差分累计值成为与第一时钟和第二时钟的时钟差分成正比的值,基于该值,能将向后级结构输出来自内容重放部2的重放数据的速率校正成所期望的速率。
图3是表示图1的输出采样控制部的结构的框图。图3中,输出采样控制部6包括FIFO(First In First Out:先进先出)存储器部60及FIFO控制部61。
FIFO存储器部60是向其输入并储存内容重放部2所重放的视频及音频的数字数据的采用先进先出方式的存储器。
FIFO控制部61是根据时钟差检测部5所检测出的时钟差分累计值,将储存在FIFO存储器部60中的数字数据以规定的速率进行输出的控制部。在从FIFO存储器部60输出的输出采样数少于规定采样数的情况下,FIFO控制部61使用后续储存在FIFO存储器部60中的数据来进行校正,在从FIFO存储器部60输出的输出采样数在规定采样数以上的情况下,通过延迟从FIFO存储器部60输出的时刻,来调整数据速率。
接下来对动作进行说明。
图4是表示实施方式1所涉及的数字广播接收装置的动作的流程图,示出了实施方式1所涉及的数字广播接收装置所进行的重放数据的输出控制处理。另外,该重放数据的输出控制处理中,依次实施时钟计数处理、时钟差分的累计相加处理、时钟差分累计值判定处理、输出采样数控制处理。在实施了上述一系列的处理后,再次从时钟计数处理开始依次实施。下面详细说明各处理。
时钟计数处理中,在由基准计数值所规定的对时钟数进行计数的基准计数期间中,对数字数据解调部1同步的第一时钟的时钟数和内容重放部2同步的第二时钟的时钟数进行计数。
即,时钟差检测部5的第一时钟数计数部50将来自计数差计算部52的复位信号作为契机,对第一时钟的时钟数进行计数。
第二时钟数计数部51也将来自计数差计算部52的复位信号作为契机,与第一时钟数计数部50同时地对第二时钟的时钟数进行计数。该处理相当于步骤ST1。
时钟差分的累计相加处理中,检测出与时钟计数处理所计数得到的第一时钟的时钟数的计数值和第二时钟的时钟数的计数值的差分有关的信息(相当于上述差分的值),对该值进行累计相加来获得时钟差分累计值。
即,计数差计算部52检测出当第一时钟的时钟数的计数值与基准计数值相一致时的第二时钟的时钟数的计数值,计算出该计数值与规定值的差分,并进行累计相加。
另外,该规定值相当于当与发送侧同步的时钟和基准计数值相一致时的时钟数的计数值的理想值。到此为止的处理是步骤ST2。
在时钟差分累计值判定处理中,判定时钟差分累计值是“超过了规定阈值1”、“小于规定阈值2(<阈值1)”、还是“在阈值1以下且在阈值2以上”。具体而言,输出采样控制部6的FIFO控制部61对时钟差检测部5所检测出的时钟差分累计值是否超过规定阈值1进行判定(步骤ST3)。
在时钟差分累计值超过规定阈值1的情况下(步骤ST3:是),FIFO控制部61通过增加FIFO存储器部60中以规定的数据块单位来储存的重放数据的输出采样数,从而对速率进行调整(步骤ST4)。之后,回到步骤ST1的处理,从时钟计数处理开始依次实施上述处理。
另一方面,在时钟差分累计值为规定阈值1以下的情况下(步骤ST3:否),FIFO控制部61对时钟差检测部5所检测到的时钟差分累计值是否小于规定阈值2进行判定(步骤ST5)。
这里,在时钟差分累计值小于规定阈值2的情况下(步骤ST5:是),FIFO控制部61通过减少FIFO存储器部60中以规定的数据块单位来储存的重放数据的输出采样数,从而对速率进行调整(步骤ST6)。之后,回到步骤ST1的处理,从时钟计数处理开始依次实施上述处理。
在时钟差分累计值在阈值1以下且在阈值2以上的情况下(步骤ST5:否),FIFO控制部61不对来自FIFO存储器部60的输出采样数进行增减,而是根据来自内容重放部2的输入时刻,从FIFO存储器部60输出数据。之后,回到步骤ST1的处理,从时钟计数处理开始依次实施上述处理。
图5是表示与时钟差分累计值相对应的输出采样数控制的概要的图,示出了实施图4的处理的情况下时钟差分累计值伴随时间经过的关系。图5中,粗线a表示时钟差分累计值的时间变化,相当于第二时钟比第一时钟要早的情况。此外,点划线b表示第一时钟比第二时钟早的情况下的时钟差分累计值的时间变化。
另外,时钟差分累计值是从第二时钟的时钟数的计数值减去规定值(与发送侧同步的时钟(相当于第一时钟)的时钟数的计数值的理想值)后得到的差分的累计值。
例如,在第二时钟比第一时钟要早的情况下,如粗线a所示,随时间经过,时钟差分累计值上升。此时,输出采样控制部6在时钟差分累计值达到阈值1之前不会对输出采样数进行控制,以规定的数据块单位对来自与第二时钟同步的内容重放部2的重放数据进行储存,并以比发送侧的规定速率高的速率进行数据输出。
若时钟差分累计值达到阈值1,则输出采样控制部6进行增加输出采样数的控制,并进行调整以使得数据输出与发送侧的规定速率一致。此处,时钟差分累计值被初始化为零,再次开始时钟差分累计值的计算。由此,在每次时钟差分累计值达到阈值1时实施输出采样数的控制。
累计时钟差分极限值1是如图5的虚线所示那样以比发送侧的规定速率要高的速率持续输出来自内容重放部2的重放数据,从而导致数字广播的内容即视频及音频因输出速率的偏差而产生失真等问题的时钟差分累计值的极限值。
阈值1是考虑到达到累计时钟差分极限值1时因输出速率的偏差而产生问题的可能性,在确实不会发生问题的范围内设定的时钟差分累计值的阈值。
在第一时钟比第二时钟要早的情况下也同样,如点划线b所示,随时间经过,时钟差分累计值上升。此时,输出采样控制部6在时钟差分累计值达到阈值2之前,以规定数据块单位储存来自内容重放部2的重放数据,并以比发送侧的规定速率要低的速率进行数据输出。若时钟差分累计值达到阈值1,则输出采样控制部6进行减少输出采样数的控制,并进行调整以使得数据输出与发送侧的规定速率一致。此处,时钟差分累计值被初始化为零,再次开始时钟差分累计值的计算。由此,在每次时钟差分累计值达到阈值2时实施输出采样数的控制。
另外,累计时钟差分极限值2是以比发送侧的规定速率要低的速率持续输出来自内容重放部2的重放数据,从而导致数字广播的内容即视频及音频因输出速率的偏差而产生失真等问题的时钟差分累计值的极限值。
阈值2是考虑到达到累计时钟差分极限值2时因输出速率的偏差而产生问题的可能性,在确实不会发生问题的范围内设定的时钟差分累计值的阈值。
在上述那样控制输出采样数的期间,对输出采样数进行增减,因此输出速率变得不稳定,可能在此期间产生若干视频或音频的紊乱。因此,也可以将基准计数值设定为使得由第一时钟的周期和基准计数值之积所表示的检测周期比本发明所涉及的数字广播接收装置接收的数字广播所固有规定的规定帧长要短。
由此,以比规定帧长要短的周期检测出时钟差分,因此输出采样控制部6控制输出的周期比帧长要短,能够确保数据流中输出采样数未被控制的帧。
即,能确保内容所呈现出来的东西不会发生劣化的帧。
并且,具体而言,可以将基准计数值设定为使得由第一时钟的周期和基准计数值之积所表示的检测周期为上述帧长的1/N(N为2以上的自然数)。由此,以比规定帧长要短的周期检测出时钟差分,因此能确保数流中输出采样数未被控制的帧。由此,能确保内容所呈现出来的东西不会发生劣化的帧。此外,通过将其设为帧长的1/N,从而能以每N次进行计数这样简单的电路来实现,因此能减小电路规模或信号处理的运算数。
如上所述,根据本实施方式1,在图1所示结构的数字广播接收装置中,根据数字广播的接收信号对数字数据进行解调,并根据解调后的数字数据对数字广播的内容进行重放,检测出和与解调同步的第一时钟及与重放同步的第二时钟之间的差分有关的信息,基于与第一时钟和第二时钟之间的差分有关的信息,控制成使得以规定速率输出内容重放部2所重放的数字广播的内容。
由此,即使在根据接收信号解调后的数据流中没有插入基准时刻,内容重放部2以与前级的信号处理(解调处理)不同的时钟进行动作的情况下,也能以规定速率输出根据数据流重放得到的数据。由此,无需为了同步成同一时钟来进行动作而用单块芯片实现数字数据的解调和内容的重放,由此能提高数字广播接收装置结构上的自由度。
根据本实施方式1,时钟差检测部5包括:第一时钟数计数部50,该第一时钟数计数部50对与发送侧同步的第一时钟的时钟数进行计数;第二时钟数计数部51,该第二时钟数计数部51与第一时钟数计数部50同时地对第二时钟的时钟数进行计数;以及计数差计算部52,该计数差计算部52计算出当第一时钟数计数部50计数得到的计数值与基准计数值相一致时的第二时钟数计数部51计数得到的计数值和与发送侧同步的时钟的时钟数的计数值的理想值之间的差分,在每次第一时钟数计数部50计数得到的计数值与基准计数值相一致时,将差分作为时钟差分累计相加值进行累计相加,输出采样控制部6将计数差计算部52计算出的时钟差分累计相加值作为与差分有关的信息来输入,基于将该时钟差分累计相加值与规定阈值比较得到的结果,控制成使得以规定速率输出内容重放部2重放的数字广播的内容。
通过上述结构,即使在根据接收信号解调后的数据流中没有插入基准时刻,内容重放部2以与前级的信号处理(解调处理)不同的时钟进行动作的情况下,也能以规定速率输出根据数据流重放得到的数据。
并且,根据本实施方式1,输出采样控制部6包括:先进先出方式的FIFO存储器部60,该FIFO存储器部60依次储存内容重放部2重放的数据;以及FIFO控制部61,该FIFO控制部61基于时钟差检测部5检测到的与第一时钟和第二时钟之间的差分有关的信息,对来自FIFO存储器部60的数据的输出进行控制,使得以规定速率输出数字广播的内容。
通过上述结构,即使在根据接收信号解调后的数据流中没有插入基准时刻,内容重放部2以与前级的信号处理(解调处理)不同的时钟进行动作的情况下,也能以规定速率输出根据数据流重放得到的数据。
并且,根据本实施方式1,计数差计算部52使用分别与第一时钟比第二时钟要早的情况、及第二时钟比第一时钟要早的情况相对应的多个阈值(阈值1、2)来作为与时钟差分累计相加值进行比较的规定阈值。由此,能进行与第一时钟比第二时钟要早的情况、及第二时钟比第一时钟要早的情况双方都相对应的适当的输出采样数的控制。
并且,根据本实施方式1,计数差计算部52使用的基准计数值设定为使得与第一时钟数计数部50计数得到的计数值相一致的周期成为比根据数字广播的接收信号解调得到的数据流的帧长要短的周期,因此,能确保数据流的帧中输出采样数未被输出采样控制部6控制的帧。由此,能确保内容所呈现的东西不会发生劣化的帧。
并且,根据本实施方式1,将基准计数值设定为使得与第一时钟数计数部50计数得到的计数值相一致的周期成为帧长的1/N(N为2以上的自然数)的周期,因此,能确保数据流的帧中输出采样数未被输出采样控制部6控制的帧。由此,能确保内容所呈现的东西不会发生劣化的帧。此外,能以每N次进行计数这样简单的电路来实现,因此能减小电路规模或信号处理的运算数。
实施方式2
图6是表示本发明的实施方式2所涉及的数字广播接收装置的时钟差检测部的结构的框图。如图6所示,实施方式2所涉及的时钟差检测部5A具有在实施方式1所示的图2的结构上追加了基准计数值控制部53的结构。基准计数值控制部53具有根据计数差计算部52计算得到的时钟差分累计相加值动态地改变基准计数值的功能。基准计数值如实施方式1所说明的那样是第二时钟中对检测与第一时钟的差分的周期进行规定的值。另外,图6中,对于与图2相同的结构要素标注相同的标号,并省略说明。
例如在计数差计算部52计算得到的时钟差分累计值比规定的上限阈值大的情况下,基准计数值控制部53将基准计数值变更为小于从前的值。由此,在时钟差分累计值较大、即第一时钟与第二时钟的差较大的情况下,能缩短由基准计数值规定的检测周期(相当于进行输出采样数控制的周期),提高检测频度(相当于输出采样数的控制频度),能稳定地输出内容。
此外,在时钟差分累计值为规定的上限阈值以下且大于规定的下限阈值的情况下,使基准计数值保持从前的值不变。
在根据时钟差分累计值判定为第一时钟和第二时钟的差小到无需进行输出采样数控制的情况下,也可以使基准计数值大于从前的值,从而延长检测周期。
并且,在时钟差分累计值成为规定的下限阈值以下,第一时钟和第二时钟之间的差增大的情况下,与上述同样地将基准计数值变为小于从前的值,来缩短检测周期。
如上所述,根据本实施方式2,时钟差检测部5A包括根据计数差计算部52计算得到的时钟差分累计相加值来动态地变更基准计数值的基准计数值控制部53,在计数差计算部52计算得到的时钟差分累计相加值比规定的阈值大的情况下,基准计数值控制部53变更基准计数值,使得与第一时钟数计数部52计数得到的计数值相一致的周期变短。通过上述结构,在第一时钟和第二时钟的差较大的情况下,能缩短由基准计数值所规定的检测周期,从而提高对输出采样数进行控制的频度,能稳定地输出内容。
实施方式3
图7是表示本发明的实施方式3所涉及的数字广播接收装置的输出采样控制部的结构的框图。实施方式3所涉及的输出采样控制部6A具有内插比计算部62以及采样数据内插部63,以取代实施方式1所示的图3的结构。内插比计算部62基于时钟差检测部5检测到的与第一时钟和第二时钟的差分有关的信息(时钟差分累计值),计算出使内容重放部2重放的数据在规定的单位时间内输出的内插比,使得以规定的速率输出数字广播的内容。采样数据内插部63是以内插比计算部62计算得到的内插比实施内插处理,从而对在单位时间内输出内容重放部2重放的数据的数据数进行增减的内插处理部。
实施方式1所涉及的输出采样控制部6中,通过对从FIFO存储器部60输出重放数据的时刻进行调整,来控制输出采样数。
本实施方式3中,采样数据内插部63生成并输出与由内插比计算部62计算出的内插比相对应的输出采样数的数据。因此,能根据内插比对输出采样数进行更精细的控制。
如上所述,根据本实施方式3,输出采样控制部6A包括:内插比计算部62,该内插比计算部62基于时钟差检测部5检测出的与第一时钟和第二时钟的差分有关的信息,计算出使内容重放部2重放的数据在规定的单位时间内输出的内插比,使得以规定的速率输出数字广播的内容;以及采样数据内插部63,该采样数据内插部63以内插比计算部62计算出的内插比来实施内插处理,从而对在单位时间内输出内容重放部2重放的数据的数据数进行增减。
通过上述结构,即使在根据接收信号解调后的数据流中没有插入基准时刻,内容重放部2以与前级的信号处理(解调处理)不同的时钟进行动作的情况下,也能以规定速率输出根据数据流重放得到的数据。
上述实施方式3所涉及的输出采样控制部6A也可以应用于具有图2所示的时钟差检测部5的数字广播接收装置,也可以应用于具有图6所示的时钟差检测部5A的数字广播接收装置。在上述两种情况下,均能获得与上述实施方式1相同的效果。
此外,本发明可以在该发明的范围内对各实施方式进行自由组合,或对各实施方式的任意构成要素进行变形、或在各实施方式中省略任意的构成要素。
工业上的实用性
本发明所涉及的数字广播接收装置即使在数据流未叠加与基准时刻有关的信息的情况下,也能以规定的速率输出根据数字广播的接收信号重放得到的内容,因此,例如适合用于能根据车辆行驶的场所接收各种规格的数字广播的车载用数字广播接收装置。
标号说明
1数字数据解调部、2内容重放部、3第一时钟生成部、4第二时钟生成部、5,5A时钟差检测部、6,6A输出采样控制部、50第一时钟数计数部、51第二时钟数计数部、52计数差计算部、53基准计数值控制部、60FIFO存储器部、61FIFO控制部、62内插比计算部、63采样数据内插部。
Claims (6)
1.一种数字广播接收装置,根据数字广播的接收信号对该数字广播的内容进行重放并输出,其特征在于,包括:
解调部,该解调部根据所述数字广播的接收信号对数字数据进行解调;
重放部,该重放部根据所述解调部解调后的数字数据对所述数字广播的内容进行重放;
检测部,该检测部检测出与第一时钟和第二时钟之间的差分有关的信息,该第一时钟与所述解调部同步,该第二时钟与所述重放部同步;以及
输出控制部,该输出控制部基于所述检测部检测出的与所述第一时钟和所述第二时钟之间的所述差分有关的信息进行控制,使得以规定的速率输出所述重放部所重放的所述数字广播的内容,
所述检测部还包括:
第一计数部,该第一计数部对与发送侧同步的所述第一时钟的时钟数进行计数;
第二计数部,该第二计数部与所述第一计数部同时地对所述第二时钟的时钟数进行计数;以及
计数差计算部,该计数差计算部计算出当所述第一计数部计数得到的计数值与基准计数值相一致时的所述第二计数部计数得到的计数值和与发送侧同步的时钟的时钟数的计数值的理想值之间的差分,在每次所述第一计数部计数得到的计数值与所述基准计数值相一致时对所述差分进行累计相加,
所述输出控制部还包括:
内插比计算部,该内插比计算部基于所述检测部检测出的与所述第一时钟和所述第二时钟之间的所述差分有关的信息,计算出在规定的单位时间内输出所述重放部重放的数据的内插比,使得以规定的速率输出所述数字广播的内容;以及
内插处理部,该内插处理部以所述内插比计算部计算得到的内插比来实施内插处理,对在所述单位时间内输出所述重放部所重放的数据的数据数进行增减,
将所述计数差计算部计算得到的累计相加值作为与所述差分有关的信息而输入到所述输出控制部,
所述输出控制部基于将该累计相加值和规定阈值比较得到的结果进行控制,使得以规定速率输出所述重放部重放的所述数字广播的内容。
2.如权利要求1所述的数字广播接收装置,其特征在于,
所述计数差计算部使用与所述第一时钟比所述第二时钟要早的情况、及所述第二时钟比所述第一时钟要早的情况分别相对应的多个阈值来作为与所述累计相加值进行比较的规定阈值。
3.如权利要求1所述的数字广播接收装置,其特征在于,
所述计数差计算部使用的所述基准计数值设定为使得与所述第一计数部进行计数的计数值相一致的周期成为比根据所述数字广播的接收信号解调得到的数据流的帧长要短的周期。
4.如权利要求3所述的数字广播接收装置,其特征在于,
所述基准计数值使与所述第一计数部进行计数的计数值相一致的周期成为所述帧长的1/N的周期,所述N为2以上的自然数。
5.如权利要求1所述的数字广播接收装置,其特征在于,
所述检测部包括:
基准计数值控制部,该基准计数值控制部根据所述计数差计算部计算得到的所述累计相加值,动态地变更所述基准计数值,
所述基准计数值控制部在所述计数差计算部计算得到的所述累计相加值大于规定阈值的情况下,缩短由所述基准计数值规定的检测周期,提高检测频度。
6.一种数字广播接收方法,根据数字广播的接收信号对该数字广播的内容进行重放并输出,其特征在于,包括如下步骤:
解调部根据所述数字广播的接收信号对数字数据进行解调的步骤;
重放部根据所述解调后的数字数据对所述数字广播的内容进行重放的步骤;
检测部检测出与第一时钟和第二时钟之间的差分有关的信息的步骤,该第一时钟与解调同步,该第二时钟与重放同步;以及
输出控制部基于与所述第一时钟和所述第二时钟之间的所述差分有关的信息进行控制,使得以规定的速率输出重放得到的所述数字广播的内容的步骤,
所述检测部还包括:
第一计数部,该第一计数部对与发送侧同步的所述第一时钟的时钟数进行计数;
第二计数部,该第二计数部与所述第一计数部同时地对所述第二时钟的时钟数进行计数;以及
计数差计算部,该计数差计算部计算出在所述第一计数部计数得到的计数值与基准计数值相一致的时刻所述第二计数部计数得到的计数值和与发送侧同步的时钟的时钟数的计数值的理想值之间的差分,在每次所述第一计数部计数得到的计数值与所述基准计数值相一致时对所述差分进行累计相加,
所述输出控制部还包括:
内插比计算部,该内插比计算部基于所述检测部检测出的与所述第一时钟和所述第二时钟之间的所述差分有关的信息,计算出在规定的单位时间内输出所述重放部重放的数据的内插比,使得以规定的速率输出所述数字广播的内容;以及
内插处理部,该内插处理部以所述内插比计算部计算得到的内插比来实施内插处理,对在所述单位时间内输出所述重放部所重放的数据的数据数进行增减,
将所述计数差计算部计算得到的累计相加值作为与所述差分有关的信息而输入到所述输出控制部,
所述输出控制部基于将该累计相加值和规定阈值比较得到的结果进行控制,使得以规定速率输出所述重放部重放的所述数字广播的内容。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2012/077476 WO2014064781A1 (ja) | 2012-10-24 | 2012-10-24 | デジタル放送受信装置およびデジタル放送受信方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104756437A CN104756437A (zh) | 2015-07-01 |
CN104756437B true CN104756437B (zh) | 2017-11-17 |
Family
ID=50544179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201280076606.2A Active CN104756437B (zh) | 2012-10-24 | 2012-10-24 | 数字广播接收装置及数字广播接收方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9232116B2 (zh) |
JP (1) | JP5800999B2 (zh) |
CN (1) | CN104756437B (zh) |
DE (1) | DE112012007046B4 (zh) |
WO (1) | WO2014064781A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013020954A1 (de) | 2013-12-12 | 2015-06-18 | Northrop Grumman Litef Gmbh | Verfahren und Vorrichtung zum Übertragen von Daten an asynchronen Übergängen zwischen Domänen mit unterschiedlichen Taktfrequenzen |
JP7239376B2 (ja) * | 2019-03-29 | 2023-03-14 | ラピスセミコンダクタ株式会社 | 再生装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1449138A (zh) * | 1996-12-17 | 2003-10-15 | 株式会社日立制作所 | 数字广播信号的接收装置以及其接收/记录/重放装置 |
JP2005184383A (ja) * | 2003-12-18 | 2005-07-07 | Sony Corp | リアルタイムデータ通信システム、リアルタイムデータ通信装置及びリアルタイムデータ通信方法 |
CN102132498A (zh) * | 2008-08-29 | 2011-07-20 | 三菱电机株式会社 | 无线电广播接收装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05219037A (ja) | 1992-02-05 | 1993-08-27 | Fuji Xerox Co Ltd | 独立同期型シリアルデータ通信装置 |
JP2979847B2 (ja) | 1992-07-01 | 1999-11-15 | 三菱電機株式会社 | 正負スタッフ同期方式 |
JPH0697899A (ja) | 1992-09-16 | 1994-04-08 | Hitachi Ltd | 再生クロック周波数の調整方法 |
JP3486145B2 (ja) * | 2000-01-17 | 2004-01-13 | 松下電器産業株式会社 | デジタル記録データ再生装置 |
KR100351833B1 (ko) * | 2000-10-20 | 2002-09-11 | 엘지전자 주식회사 | 디지털 tv 수신기 |
JP4084646B2 (ja) | 2001-12-26 | 2008-04-30 | 松下電器産業株式会社 | デジタル放送受信再生機能付き通信端末 |
US20040061530A1 (en) * | 2002-08-12 | 2004-04-01 | Satoru Tanigawa | Clock conversion apparatus, clock conversion method, video display apparatus, and memory address setting method |
JP4452136B2 (ja) | 2004-03-30 | 2010-04-21 | 株式会社日立製作所 | データ同期再生装置及び端末装置 |
-
2012
- 2012-10-24 US US14/427,269 patent/US9232116B2/en not_active Expired - Fee Related
- 2012-10-24 WO PCT/JP2012/077476 patent/WO2014064781A1/ja active Application Filing
- 2012-10-24 DE DE112012007046.1T patent/DE112012007046B4/de active Active
- 2012-10-24 CN CN201280076606.2A patent/CN104756437B/zh active Active
- 2012-10-24 JP JP2014543060A patent/JP5800999B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1449138A (zh) * | 1996-12-17 | 2003-10-15 | 株式会社日立制作所 | 数字广播信号的接收装置以及其接收/记录/重放装置 |
JP2005184383A (ja) * | 2003-12-18 | 2005-07-07 | Sony Corp | リアルタイムデータ通信システム、リアルタイムデータ通信装置及びリアルタイムデータ通信方法 |
CN102132498A (zh) * | 2008-08-29 | 2011-07-20 | 三菱电机株式会社 | 无线电广播接收装置 |
Also Published As
Publication number | Publication date |
---|---|
US20150249773A1 (en) | 2015-09-03 |
US9232116B2 (en) | 2016-01-05 |
JPWO2014064781A1 (ja) | 2016-09-05 |
WO2014064781A1 (ja) | 2014-05-01 |
DE112012007046T5 (de) | 2015-09-24 |
DE112012007046B4 (de) | 2019-07-04 |
CN104756437A (zh) | 2015-07-01 |
JP5800999B2 (ja) | 2015-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20170270947A1 (en) | Method for playing data and apparatus and system thereof | |
JP6040220B2 (ja) | データストリームから再生したクロック信号の調整 | |
TWI471016B (zh) | 重建數位視訊資料流的方法與裝置 | |
CN102301639B (zh) | 校正时钟抖动的方法和装置 | |
US20060222017A1 (en) | Methods and apparatus for synchronizing data transferred across a multi-pin asynchronous serial interface | |
CN104756437B (zh) | 数字广播接收装置及数字广播接收方法 | |
US8773291B2 (en) | Audio receiver and sample rate converter without PLL or clock recovery | |
CN107277295A (zh) | 视频同步处理装置及方法 | |
US20090213973A1 (en) | Clock regeneration circuit | |
US8913190B2 (en) | Method and apparatus for regenerating a pixel clock signal | |
JP3169335B2 (ja) | 回線接続装置 | |
CN109905701A (zh) | 时间同步精度的检测系统 | |
CN103595682B (zh) | 一种用于ofdm的帧同步方法、装置及接收机 | |
CN106850178A (zh) | 多路高速串行图像数据的传输系统 | |
CN105611191B (zh) | 语音视频文件合成方法、装置及系统 | |
US7436919B2 (en) | Methods and apparatus for bit synchronizing data transferred across a multi-pin asynchronous serial interface | |
CN115296697A (zh) | 一种基于非相干扩频的早迟门位同步装置及方法 | |
CN108337011A (zh) | Gfsk接收机中的符号同步电路的构建方法 | |
CN103576740A (zh) | 一种usb设备的时钟检测系统及其时钟检测方法 | |
CN103313099B (zh) | 数据接收电路、数据接收装置及方法以及信息处理系统 | |
CN103368881B (zh) | 通信信号频偏调整系统和方法 | |
CN104253648B (zh) | 光传输网络设备及相应方法 | |
TWI251989B (en) | Frequency burst detector and related detection method thereof | |
CN103686215A (zh) | 分组发送接收装置和解扰系统 | |
JP6103589B2 (ja) | 通信システム、受信装置、半導体装置及び通信システムにおけるジッタ補正方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |