CN104699220A - 睡眠模式量测方法 - Google Patents

睡眠模式量测方法 Download PDF

Info

Publication number
CN104699220A
CN104699220A CN201410074506.7A CN201410074506A CN104699220A CN 104699220 A CN104699220 A CN 104699220A CN 201410074506 A CN201410074506 A CN 201410074506A CN 104699220 A CN104699220 A CN 104699220A
Authority
CN
China
Prior art keywords
mentioned
transmit port
sleep pattern
under test
element under
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410074506.7A
Other languages
English (en)
Other versions
CN104699220B (zh
Inventor
罗峻译
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Silicon Motion Inc
Original Assignee
Silicon Motion Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Motion Inc filed Critical Silicon Motion Inc
Publication of CN104699220A publication Critical patent/CN104699220A/zh
Application granted granted Critical
Publication of CN104699220B publication Critical patent/CN104699220B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Power Sources (AREA)
  • Computer Hardware Design (AREA)

Abstract

本发明提供一种睡眠模式量测方法,包括:借由一第一传输端口,传送一睡眠命令至一待测元件中的一第二传输端口的至少一信号引脚;当第一传输端口接收到相应于睡眠命令的一第一回复时,借由一第三传输端口,拉高第二传输端口中的一控制引脚的一电压信号;当拉高控制引脚的电压信号一第一既定时间后,借由第三传输端口拉低控制引脚的电压信号,并且借由第一传输端口传送一苏醒命令至信号引脚;判断第一传输端口是否在一第二既定时间内,接收到相应于苏醒命令的一第二回复;以及当在第二既定时间内接收到第二回复时,判断待测元件的睡眠模式符合规范。

Description

睡眠模式量测方法
技术领域
本发明是关于一种睡眠模式量测方法;特别是关于一种借由电子装置对待测元件所进行的睡眠模式量测方法。
背景技术
随着科技的进步,愈来愈多的数码装置被设计产生如随身碟、外接式光碟机、外接式硬盘、数码相机、手机…等。为了让数码装置可连接电脑主机,数码装置通常具有一连接端口。当数码装置的连接端口与电脑主机的连接端口耦接在一起时,电脑主机便可存取数码装置上的数据。
为了减少电脑主机的电力消耗,一些数码装置具有不同规范的睡眠模式。然而,使用者需要借由价格昂贵的分析仪,才能量测数码装置的睡眠模式是否符合规范。因此,造成量测上的不方便。
发明内容
本发明提供一种睡眠模式量测方法,包括:借由一第一传输端口,传送一睡眠命令至一待测元件中的一第二传输端口的至少一信号引脚,其中第一传输端口符合一第一界面,第二传输端口符合第二界面;判断第一传输端口是否自待测元件接收到相应于睡眠命令的第一回复;当第一传输端口自待测元件未接收到相应于睡眠命令的第一回复时,判断待测元件的睡眠模式不符合规范;当第一传输端口自待测元件接收到相应于睡眠命令的一第一回复时,借由符合一第三界面的一第三传输端口,拉高第二传输端口中的一控制引脚的一电压信号,以致使待测元件进入一睡眠模式,其中第三界面不同于第一界面以及第二界面,并且第三传输端口用以耦接至第二传输端口中的控制引脚;当拉高控制引脚的电压信号一第一既定时间后,借由第三传输端口拉低控制引脚的电压信号,并且借由第一传输端口传送一苏醒命令至信号引脚,以致使待测元件由睡眠模式回复至一正常操作模式;判断第一传输端口是否在一第二既定时间内,自待测元件接收到相应于苏醒命令的一第二回复;当第一传输端口在第二既定时间内接收到第二回复时,判断待测元件的睡眠模式符合规范;以及当第一传输端口未在第二既定时间内接收到第二回复时,判断待测元件的睡眠模式不符合规范。
在一实施例中,待测元件为一固态硬盘,睡眠模式是由Serial ATA规格书所制定的DEVSLP,第二既定时间为20毫秒(ms),并且第一以及第二界面为SATA界面。SATA界面包括一电源引脚组以及一信号引脚组,控制引脚为电源引脚组中的一个,并且信号引脚为信号引脚组中的至少一个。
附图说明
图1是本发明的量测系统的一种实施例的方块图。
图2是本发明的一种实施例的睡眠模式量测方法的流程图。
图3是本发明的一种实施例的用于测试一储存装置的方法的流程图。
【附图标记说明】
1000量测系统;
110待测元件;
112第二传输端口;
120电子装置;
122第一传输端口;
124第三传输端口;
126测试模块;
DEVSLP控制引脚;
S200~S214步骤。
具体实施方式
以下将详细讨论本发明各种实施例的装置及使用方法。然而值得注意的是,本发明所提供的许多可行的发明概念可实施在各种特定范围中。这些特定实施例仅用于举例说明本发明的装置及使用方法,但非用于限定本发明的范围。
图1是本发明的量测系统的一种实施例的方块图。量测系统1000包括一待测元件110以及一电子装置120。待测元件110以及电子装置120彼此耦接,电子装置120用以测试待测元件110的睡眠模式是否正常。
待测元件110包括符合一第二界面的一第二传输端口112,可与电子装置120以及其他消费型电子装置连接,以与电子装置120以及其他消费型电子装置进行数据传输。在一实施例中,待测元件110可为一固态硬盘,第二界面为SATA界面用以对固态硬盘中的存储器进行存取,但本发明不限于此。举例而言,待测元件110可为具有第二界面的其他装置。另外,待测元件110可操作于一睡眠模式以及一正常操作模式。举例而言,睡眠模式可为Serial ATA规格书中所制定的DEVSLP模式,但本发明不限于此。DEVSLP模式为SATA规范中最低功耗状态。在DEVSLP模式下,待测元件110的物理层(PHY)和其他电路可完全断电。在其他低耗能模式中(例如,Partial模式以及Slumber模式),待测元件110中的物理层(PHY)和其他电路仍然需要提供被提供电力。值得注意的是,在Serial ATA规格书中所制定的DEVSLP模式中,待测元件110需要在20毫秒(ms)内,自DEVSLP模式回复到正常操作模式。
电子装置120包括一第一传输端口122、一第三传输端口124以及一测试模块126。熟习此技艺人士也可将电子装置120实施于一电脑系统结构(configuration)上,例如,手持式设备(hand-held devices)、可携式设备(portabledevices)、桌上型电脑、测试机台以及其他微处理器为基础或可程序化的消费性电子产品(microprocessor-based or programmable consumer electronics)以及类似的设备。电子装置120用以量测待测元件110的睡眠模式是否正常。第三传输端口124符合第三界面,用以耦接至待测元件110的第二传输端口112中的一控制引脚DEVSLP。第一传输端口122符合第一界面,用以耦接至待测元件110的第二传输端口112中控制引脚DEVSLP外的其他引脚,其中控制引脚DEVSLP外的其他引脚包括至少一信号引脚。在本发明的一实施例中,第一界面与第二界面相同,第三界面不同于第一界面以及第二界面,但本发明不限于此。举例而言,第一界面与第二界面为SATA界面。换言之,第一传输端口122以及第二传输端口112为具有SATA界面所定义的多个引脚的SATA传输端口。值得注意的是,SATA界面包括一电源引脚组以及一信号引脚组,控制引脚DEVSLP为电源引脚组中的一个,并且信号引脚为信号引脚组中的至少一个。举例而言,SATA界面的信号引脚组包括两对差动信号引脚。第三界面可为一USB界面、一音源线界面(3.5mm)或者一打印机界面(Parallel Printer interface),但本发明不限于此。
值得注意的是,在本发明的一实施例中,待测元件110以及电子装置120可借由一转接板(未图示)耦接。举例而言,转接板可包括符合第二界面的第三传输端口用以与第二传输端口112连接、符合第一界面的第四传输端口用以与第一传输端口122连接,与符合第三界面的第五传输端口用以与第三传输端口124连接。转接板可将第三传输端口所接收相应于第二传输端口112的控制引脚DEVSLP的线路拉出,并将控制引脚DEVSLP连接至第五传输端口,以借由转板上符合第三界面的第五传输端口(未图示),将控制引脚DEVSLP耦接至电子装置120的第三传输端口124。另外,转接板可将第三传输端口所接收第二传输端口112的其他信号,借由转板上符合第三界面的第五传输端口(未图示),将控制引脚DEVSLP耦接至电子装置120的第三传输端口124,但本发明不限于此。
测试模块126包含一单一中央处理单元(central-processing unit;CPU)或者是关连于平行运算环境(parallel processing environment)的多个平行处理单元。存储器可包含只读存储器(read only memory;ROM)、快闪存储器(flash ROM)及/或随机存取存储器(random access memory;RAM),用以储存可供测试模块126执行的程序模块。一般而言,程序模块包含常序(routines)、程序(program)、物件(object)、元件(component)或网络服务(Web Service)等。在本发明中,测试模块126用以执行图2所示的睡眠模式量测方法。
图2是本发明的一种实施例的睡眠模式量测方法的流程图,适用于图1所示的量测系统1000。流程开始于步骤S200。
在步骤S200中,测试模块126借由第一传输端口122,传送一睡眠命令至待测元件110中的第二传输端口112的至少一信号引脚,其中第一传输端口122符合一第一界面,第二传输端口112符合第二界面。
在步骤S202中,测试模块126判断第一传输端口122是否自待测元件110接收到相应于睡眠命令的第一回复,其中第一回复代表待测元件110成功地接收并且判读测试模块126所传送的睡眠命令。举例而言,在本发明的一实施例中,第一回复可为50,但本发明不限于此。当第一传输端口122自待测元件110接收到相应于睡眠命令的第一回复时,流程进行至步骤S204。当第一传输端口122自待测元件110未接收到相应于睡眠命令的第一回复时,流程进行至步骤S214。
在步骤S204中,测试模块126借由符合第三界面的第三传输端口124,拉高第二传输端口112中的控制引脚DEVSLP的电压信号,以致使待测元件110进入一睡眠模式,其中第三界面不同于第一界面以及第二界面,并且第三传输端口124用以耦接至第二传输端口112中的控制引脚DEVSLP。
接着,在步骤S206中,测试模块126判断自拉高控制引脚DEVSLP的电压信号开始,是否超过一第一既定时间。当超过第一既定时间时,流程进行至步骤S208;否则,测试模块126继续判断自拉高控制引脚DEVSLP的电压信号开始,是否超过第一既定时间。在一实施例中,第一既定时间为10毫秒(ms),但本发明不限于此。第一既定时间亦可为0~10中的任一有理数所构成的时间长度。
在步骤S208中,测试模块126借由第三传输端口124拉低控制引脚DEVSLP的电压信号,并且借由第一传输端口122传送一苏醒命令至信号引脚,以致使待测元件110由睡眠模式回复至一正常操作模式。
接着,在步骤S210中,测试模块126判断第一传输端口122是否在一第二既定时间内,自待测元件110接收到相应于苏醒命令的一第二回复,其中第二回复用以表示待测元件110已从睡眠模式回复到正常操作模式。值得注意的是,在本发明的一实施例中,当睡眠模式是Serial ATA规格书所制定的DEVSLP模式时,第二既定时间为20毫秒(ms),但本发明不限于此。本发明的睡眠模式亦可为其他规范中的睡眠模式,并且第二既定时间为该睡眠模式规范中所规定自睡眠模式回复到正常操作模式的时间。当第一传输端口122在第二既定时间内,自待测元件110接收到相应于苏醒命令的第二回复时,流程进行至步骤S212;否则,流程进行至步骤S214。
举例而言,第一界面与第二界面为SATA界面。换言之,第一传输端口122以及第二传输端口112为具有SATA界面所定义的多个引脚的SATA传输端口。第三界面可为一USB界面、一音源线界面(3.5mm)或者一打印机界面(ParallelPrinter interface),但本发明不限于此。值得注意的是,SATA界面包括一电源引脚组以及一信号引脚组,控制引脚DEVSLP为电源引脚组中的一个,并且信号引脚为信号引脚组中的至少一个。举例而言,SATA界面的信号引脚组包括两对差动信号引脚。因此,传输睡眠命令、苏醒命令、第一回复以及第二回复的引脚,是第一传输端口122以及第二传输端口112中相应于SATA界面中两对差动信号引脚的其中一对。但本发明不限于此,控制引脚DEVSLP亦可为信号引脚组中的至少一个。举例而言,当第二界面为SATA界面或者其他界面时,控制引脚DEVSLP为该界面中用以控制待测元件110进入/离开睡眠模式的引脚。
在步骤S212中,测试模块126判断出待测元件110的睡眠模式符合规范,并输出一测试结果于一屏幕上或一档案中。流程结束于步骤S212。
在步骤S214中,测试模块126判断出待测元件110的睡眠模式不符合规范,并输出一测试结果于一屏幕上或一档案中。流程结束于步骤S214。
本发明所揭露的量测系统1000以及睡眠模式量测方法,可借由特定的方式判断睡眠模式是否符合规范。
图3是本发明的一种实施例的用于测试一储存装置的方法的流程图。本方法适用于图1所示的量测系统1000。值得注意的是,在本实施例中,待测元件110为一储存装置。流程开始于步骤S300。
在步骤S300中,测试模块126借由第一传输端口122,传送一睡眠命令至储存装置的一信号引脚。值得注意的是,在本实施例中,信号引脚为Serial ATA规格书中的R+或R-引脚。
接着,在步骤S302中,当测试模块126的第一传输端口122自待测元件110接收到相应于睡眠命令的第一回复时,测试模块126借由符合第三界面的第三传输端口124,拉高储存装置的控制引脚DEVSLP的电压信号,以致使储存装置进入一睡眠模式。值得注意的是,在本实施例中,控制引脚为Serial ATA规格书中的DEVSLP引脚。
接着,在步骤S304中,自拉高控制引脚DEVSLP的电压信号开始一第一既定时间后,测试模块126借由第三传输端口124拉低控制引脚DEVSLP的电压信号,并且借由第一传输端口122传送一苏醒命令至信号引脚,以致使待测元件110由睡眠模式回复至一正常操作模式。
接着,在步骤S306中,当测试模块126的第一传输端口122在一第二既定时间内自待测元件110接收到相应于苏醒命令的一第二回复时,测试模块126判断待测元件的睡眠模式符合规范,并输出一符合规范的结果。值得注意的是,在本实施例中当测试模块126的第一传输端口122未自待测元件110接收到相应于睡眠命令的第一回复或者当测试模块126的第一传输端口122未在一第二既定时间内自待测元件110接收到相应于苏醒命令的一第二回复时,测试模块126判断待测元件的睡眠模式不符合规范,并输出一不符合规范的结果,本发明不限于此。
本发明的方法,或特定型态或其部分,可以以程序码的型态存在。程序码可储存于实体媒体,如软盘、光碟片、硬盘、或是任何其他机器可读取(如电脑可读取)储存媒体,亦或不限于外在形式的电脑程序产品,其中,当程序码被机器,如电脑载入且执行时,此机器变成用以参与本发明的装置。程序码也可通过一些传送媒体,如电线或电缆、光纤、或是任何传输型态进行传送,其中,当程序码被机器,如电脑接收、载入且执行时,此机器变成用以参与本发明的装置。当在一般用途处理单元实作时,程序码结合处理单元提供一操作类似于应用特定逻辑电路的独特装置。
惟以上所述者,仅为本发明的较佳实施例而已,当不能以此限定本发明实施的范围,即大凡依本发明权利要求书及发明说明内容所作的简单的等效变化与修饰,皆仍属本发明专利涵盖的范围内。另外本发明的任一实施例或权利要求不须达成本发明所揭露的全部目的或优点或特点。此外,摘要部分和标题仅是用来辅助专利文件搜寻之用,并非用来限制本发明的权利范围。

Claims (13)

1.一种睡眠模式量测方法,包括:
借由一第一传输端口,传送一睡眠命令至一待测元件中的一第二传输端口的至少一信号引脚,其中上述第一传输端口符合一第一界面,上述第二传输端口符合上述第二界面;
当上述第一传输端口自上述待测元件接收到相应于上述睡眠命令的一第一回复时,借由符合一第三界面的一第三传输端口,拉高上述第二传输端口中的一控制引脚的一电压信号,以致使上述待测元件进入一睡眠模式,其中上述第三界面不同于上述第一界面以及上述第二界面,并且上述第三传输端口用以耦接至上述第二传输端口中的上述控制引脚;
当拉高上述控制引脚的上述电压信号一第一既定时间后,借由上述第三传输端口拉低上述控制引脚的上述电压信号,并且借由上述第一传输端口传送一苏醒命令至上述信号引脚,以致使上述待测元件由上述睡眠模式回复至一正常操作模式;
判断上述第一传输端口是否在一第二既定时间内,自上述待测元件接收到相应于上述苏醒命令的一第二回复;以及
当上述第一传输端口在上述第二既定时间内接收到上述第二回复时,判断上述待测元件的上述睡眠模式符合规范,并输出一符合规范的结果。
2.如权利要求1所述的睡眠模式量测方法,其特征在于,上述待测元件为一固态硬盘。
3.如权利要求2所述的睡眠模式量测方法,其特征在于,上述睡眠模式是由Serial ATA规格书中制定的DEVSLP。
4.如权利要求3所述的睡眠模式量测方法,其特征在于,上述第二既定时间约为20毫秒。
5.如权利要求3所述的睡眠模式量测方法,其特征在于,上述第二界面为SATA界面。
6.如权利要求5所述的睡眠模式量测方法,其特征在于,上述第一界面与上述第二界面相同。
7.如权利要求5所述的睡眠模式量测方法,其特征在于,SATA界面包括一电源引脚组以及一信号引脚组,上述控制引脚为上述电源引脚组中的一个,并且上述信号引脚为上述信号引脚组中的至少一个。
8.如权利要求1所述的睡眠模式量测方法,其特征在于,更包括:
判断上述第一传输端口是否自上述待测元件接收到相应于上述睡眠命令的上述第一回复;以及
当上述第一传输端口自上述待测元件未接收到相应于上述睡眠命令的上述第一回复时,判断上述待测元件的上述睡眠模式不符合规范。
9.如权利要求1所述的睡眠模式量测方法,其特征在于,更包括当上述第一传输端口未在上述第二既定时间内接收到上述第二回复时,判断上述待测元件的上述睡眠模式不符合规范。
10.一种方法用于测试一储存装置,该方法包括:
传送一睡眠命令至上述储存装置的一信号引脚;
接收相应于上述睡眠命令的一第一回复时,拉高上述储存装置的一控制引脚的一电压信号,以致使上述储存装置进入一睡眠模式;
于一第一既定时间后,拉低上述控制引脚的上述电压信号;
传送一苏醒命令至上述信号引脚;以及
于一第二既定时间内,自上述储存装置接收到相应于上述苏醒命令的一第二回复,判断上述待测元件的上述睡眠模式符合规范。
11.如权利要求10所述的方法,其特征在于,上述信号引脚为Serial ATA规格书中的R+或R-引脚。
12.如权利要求10所述的方法,其特征在于,上述控制引脚为Serial ATA规格书中的DEVSLP引脚。
13.如权利要求10所述的方法,其特征在于,更包含输出一符合规范的结果。
CN201410074506.7A 2013-12-09 2014-03-03 睡眠模式量测方法 Active CN104699220B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW102145063A TWI512456B (zh) 2013-12-09 2013-12-09 睡眠模式量測方法
TW102145063 2013-12-09

Publications (2)

Publication Number Publication Date
CN104699220A true CN104699220A (zh) 2015-06-10
CN104699220B CN104699220B (zh) 2017-08-11

Family

ID=53271123

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410074506.7A Active CN104699220B (zh) 2013-12-09 2014-03-03 睡眠模式量测方法

Country Status (3)

Country Link
US (1) US10379594B2 (zh)
CN (1) CN104699220B (zh)
TW (1) TWI512456B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102611634B1 (ko) 2018-01-22 2023-12-08 삼성전자주식회사 스토리지 장치, 스토리지 시스템 및 스토리지 장치의 동작 방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1831784A (zh) * 2005-03-09 2006-09-13 深圳市顶星数码网络技术有限公司 计算机的测试装置及方法
TW201214106A (en) * 2010-09-21 2012-04-01 Hon Hai Prec Ind Co Ltd System and method for testing WOL function of a computer
US20120226927A1 (en) * 2011-03-04 2012-09-06 Yishai Kagan Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (sata)-based storage devices
TW201310222A (zh) * 2011-08-16 2013-03-01 Hon Hai Prec Ind Co Ltd 主板休眠喚醒裝置
US20130185299A1 (en) * 2010-09-22 2013-07-18 John A. Landry Method and system for performing system maintenance in a computing device
US20130198423A1 (en) * 2012-01-26 2013-08-01 Lsi Corporation Systems and methods for storage protocol compliance testing

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003309797A (ja) * 2002-04-17 2003-10-31 Sharp Corp 低消費電力モードを備えたハードディスクビデオカメラ
JP4371739B2 (ja) * 2003-09-02 2009-11-25 株式会社東芝 シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法
CN101109985A (zh) * 2006-07-19 2008-01-23 宏碁股份有限公司 电源管理方法
KR101747797B1 (ko) * 2011-01-26 2017-06-15 삼성전자주식회사 사타 인터페이스 및 그것의 전원 관리 방법
US9116694B2 (en) * 2012-09-26 2015-08-25 Intel Corporation Efficient low power exit sequence for peripheral devices
US9213400B2 (en) * 2013-03-14 2015-12-15 Intel Corporation Apparatus and method to provide near zero power DEVSLP in SATA drives

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1831784A (zh) * 2005-03-09 2006-09-13 深圳市顶星数码网络技术有限公司 计算机的测试装置及方法
TW201214106A (en) * 2010-09-21 2012-04-01 Hon Hai Prec Ind Co Ltd System and method for testing WOL function of a computer
US20130185299A1 (en) * 2010-09-22 2013-07-18 John A. Landry Method and system for performing system maintenance in a computing device
US20120226927A1 (en) * 2011-03-04 2012-09-06 Yishai Kagan Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (sata)-based storage devices
TW201310222A (zh) * 2011-08-16 2013-03-01 Hon Hai Prec Ind Co Ltd 主板休眠喚醒裝置
US20130198423A1 (en) * 2012-01-26 2013-08-01 Lsi Corporation Systems and methods for storage protocol compliance testing

Also Published As

Publication number Publication date
TWI512456B (zh) 2015-12-11
CN104699220B (zh) 2017-08-11
TW201523240A (zh) 2015-06-16
US10379594B2 (en) 2019-08-13
US20150160713A1 (en) 2015-06-11

Similar Documents

Publication Publication Date Title
US7987389B2 (en) System and method for testing sleep and wake functions of computer
CN101882099B (zh) 网卡测试系统及方法
CN103198033A (zh) 用于检测通用串列汇流排和移动高解析度链接设备的装置及其方法
CN103744769A (zh) 一种基于逻辑芯片cpld的快速定位服务器电源故障的方法
CN109298266A (zh) 测试系统、测试方法、测试装置及存储介质
US8631182B2 (en) Wake-up signal test system having a test card for testing wake-up signal output by a platform controller hub of a motherboard
CN103472377A (zh) 基于振动检测的用于gis型式试验时局部放电点定位装置
CN103400096A (zh) 双用读卡器,nfc-sim卡读卡器及其测试方法
CN104699220A (zh) 睡眠模式量测方法
CN206431226U (zh) 一种列控车载设备的配线测试装置
CN207910788U (zh) 一种无线射频自动化测试生产系统
CN105046934B (zh) 一种可与海底热流测量单元实现数据通信的设备及通信方法
CN103178418A (zh) Usb集线器
CN202865924U (zh) 基于单点感知的家庭用水智能监测设备
CN102567167A (zh) mSATA接口测试卡及测试系统
CN201166695Y (zh) 一种故障检测盒
CN204046617U (zh) 一种用于测量ZigBee射频性能的自动测试系统
CN207780966U (zh) 一种台区通讯智能检测仪
CN203722646U (zh) 甚高频收发机的测试系统
CN112286744A (zh) 一种中央处理器物理信号电气特性测试装置、系统及方法
US8314629B2 (en) SAS interface output signal detecting apparatus
CN213780348U (zh) Type-c接口测试设备
CN102590571B (zh) 波形/数据变换器
CN203786150U (zh) Ic-usb测试夹具
CN105334450A (zh) 信号检测装置及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant