CN104638896B - 基于bcd工艺的电流钳位电路 - Google Patents

基于bcd工艺的电流钳位电路 Download PDF

Info

Publication number
CN104638896B
CN104638896B CN201510077312.7A CN201510077312A CN104638896B CN 104638896 B CN104638896 B CN 104638896B CN 201510077312 A CN201510077312 A CN 201510077312A CN 104638896 B CN104638896 B CN 104638896B
Authority
CN
China
Prior art keywords
current
low pressure
output
pmos
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510077312.7A
Other languages
English (en)
Other versions
CN104638896A (zh
Inventor
李云峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Luomingxin Microelectronics Xiamen Co ltd
Original Assignee
SI-EN TECHNOLOGY (XIAMEN) Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SI-EN TECHNOLOGY (XIAMEN) Ltd filed Critical SI-EN TECHNOLOGY (XIAMEN) Ltd
Priority to CN201510077312.7A priority Critical patent/CN104638896B/zh
Publication of CN104638896A publication Critical patent/CN104638896A/zh
Priority to US14/836,970 priority patent/US9755427B2/en
Application granted granted Critical
Publication of CN104638896B publication Critical patent/CN104638896B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • H02H9/025Current limitation using field effect transistors
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • H02H3/087Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current for dc applications
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/001Emergency protective circuit arrangements for limiting excess current or voltage without disconnection limiting speed of change of electric quantities, e.g. soft switching on or off
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • H02H9/026Current limitation using PTC resistors, i.e. resistors with a large positive temperature coefficient

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种基于BCD工艺的电流钳位电路,其是一种专为BCD工艺设计的电流钳位电路。包括电流输出电路、输出电流检测电路和电流钳位电路,电流输出电路的输入端连接高压输入电压VIN,电流输出电路的输出端连接输出电流检测电路的输入端,输出电流检测电路的输出端连接电流钳位电路的输入端,电流钳位电路的输出端连接至电流输出电路的反馈控制端。工作时,电流输出电路输出电流至输出电流检测电路,输出电流检测电路用以检测输出电流的大小,当电流输出电路实际输出电流大于钳位电流时,电流钳位电路输出电流钳位反馈控制信号至电流输出电路,将输出电流钳位在所设定的值。

Description

基于BCD工艺的电流钳位电路
技术领域
本发明涉及一种电流钳位电路,尤其是基于BCD工艺的电流钳位电路。
背景技术
BCD是一种单片集成工艺技术。1986年由意法半导体(ST)公司率先研制成功,这种技术能够在同一芯片上制作双极管bipolar,CMOS和DMOS 器件,称为BCD工艺。BCD工艺被广泛应用于高电压大电流的产品开发。在大电流的应用中,如果发生短路会造成失控大电流通过芯片。在大电压和大电流的共同作用会引起芯片的功耗过大产生热能量进而损坏电路。所以电流钳位电路成为高压大电流产品的必须模块。其主要作用是在电路发生短路或电流异常增大的情况下,限制输出最大电流,从而保护芯片不被损坏。
现有技术中,还没有专门为BCD工艺设计的电流钳位电路,申请人经过深入研究,得出基于BCD工艺的电流钳位电路,遂有本案产生。
发明内容
本发明的目的是提供一种基于BCD工艺的电流钳位电路。
为了实现上述目的,本发明采用如下技术方案:
基于BCD工艺的电流钳位电路,包括电流输出电路、输出电流检测电路和电流钳位电路,电流输出电路的输入端连接高压输入电压VIN,电流输出电路的输出端连接输出电流检测电路的输入端,输出电流检测电路的输出端连接电流钳位电路的输入端,电流钳位电路的输出端连接至电流输出电路的反馈控制端。
电流输出电路包括低压PMOS管M1、M2,放大器OP1,高压LDPMOS管M3、M4,以及基准电流源I-ref1;其中,低压PMOS管M1的M值为1,低压PMOS管M2的M值为K,低压PMOS管M1、M2构成第一电流镜,高压LDPMOS管M3、M4的栅极共同连接至偏置电压V_bias_1,基准电流源I-ref1串接于高压LDPMOS管M3的漏极与地之间,高压LDPMOS管M4的漏极为输出端口;高压LDPMOS管M3、M4的源极分别对应连接至放大器OP1的两个输入端并分别对应连接至低压PMOS管M1、M2的漏极,放大器OP1的输出端连接至低压PMOS管M1、M2的栅极,低压PMOS管M1、M2的源极连接至高压输入电压VIN;
输出电流检测电路包括低压PMOS管M5、M7,高压LDPMOS管M6,以及放大器OP2;其中,低压PMOS管M5、M7的M值均为1,且低压PMOS管M5与低压PMOS管M2构成第二电流镜,低压PMOS管M5的源极连接高压输入电压VIN,放大器OP2的两个输入端并分别对应连接至低压PMOS管M2、M5的漏极,放大器OP2的输出端连接高压LDPMOS管M6的栅极,高压LDPMOS管M6的源极连接低压PMOS管M5的漏极,高压LDPMOS管M6的漏极连接低压PMOS管M7的漏极和栅极,低压PMOS管M7的源极接地;
电流钳位电路包括低压PMOS管M8,高压LDPMOS管M9、M10,基准电流源I-ref2,以及放大器OP3;其中,低压PMOS管M8的M值为1,且低压PMOS管M7与低压PMOS管M8构成第三电流镜,低压PMOS管M8的漏极连接至高压LDPMOS管M9的源极,高压LDPMOS管M9、M10的栅极连接至偏置电压V_bias_2,基准电流源I-ref2串接于高压LDPMOS管M10的源极与地之间,高压LDPMOS管M9、M10的漏极分别对应连接至放大器OP3的两个输入端并分别通过阻值相等的电阻R1、R2连接至高压输入电压VIN,放大器OP3的输出端连接至放大器OP1的反馈控制端。
放大器OP1的输出级包括低压PMOS管M11、M12、M13,低压PMOS管M11的源极接高压输入电压VIN,低压PMOS管M11的栅极由放大器OP1的控制级来驱动,低压PMOS管M11、M13的漏极连接在一起作为放大器OP1的输出端,低压PMOS管M13的栅极即为放大器OP1的反馈控制端,低压PMOS管M13的源极与低压PMOS管M12的漏极连接在一起,低压PMOS管M12的栅极由放大器OP1的控制级来驱动、源极接相对于高压输入电压VIN为低压的输入电压VSS。
在高压设计中,通常低压MOS管比高压MOS管具有更好的匹配表现,本发明基于BCD工艺的电流钳位电路,选择低压MOS管作为核心电流源,高压LDPMOS管起隔离作用来保护低压电路。同时产生相对于高压输入电压VIN的VSS(VIN-VSS=5V),来为低压核心电路部分提供电流通路。工作时,电流输出电路输出电流至输出电流检测电路,输出电流检测电路用以检测输出电流的大小,当电流输出电路实际输出电流小于钳位电流时,放大器OP3输出电流钳位反馈信号为VIN,输出电流受放大器OP1、低压PMOS管M1和M2构成的反馈回路控制达到设定的输出电流;当电流输出电路实际输出电流大于钳位电流时,放大器OP3输出电流钳位反馈控制信号至放大器OP1,将输出电流钳位在所设定的值。
附图说明
图1为本发明的电路原理图;
图2为图1中放大器OP1输出级的电路原理图。
具体实施方式
本发明基于BCD工艺的电流钳位电路,如图1所示,包括电流输出电路100、输出电流检测电路200和电流钳位电路300,电流输出电路100的输入端连接高压输入电压VIN,电流输出电路100的输出端连接输出电流检测电路200的输入端,输出电流检测电路200的输出端连接电流钳位电路300的输入端,电流钳位电路300的输出端连接至电流输出电路100的反馈控制端。
电流输出电路100包括低压PMOS管M1、M2,放大器OP1,高压LDPMOS管M3、M4,以及基准电流源I-ref1;其中,低压PMOS管M1的M值为1,低压PMOS管M2的M值为K,低压PMOS管M1、M2构成第一电流镜,高压LDPMOS管M3、M4的栅极共同连接至偏置电压V_bias_1,基准电流源I-ref1串接于高压LDPMOS管M3的漏极与地之间,高压LDPMOS管M4的漏极为输出端口;高压LDPMOS管M3、M4的源极分别对应连接至放大器OP1的两个输入端并分别对应连接至低压PMOS管M1、M2的漏极,放大器OP1的输出端连接至低压PMOS管M1、M2的栅极,低压PMOS管M1、M2的源极连接至高压输入电压VIN。
由第一电流镜控制输出电流的大小,放大器OP1用来保证第一电流镜中两个电流源(低压PMOS管M1、M2)的漏源电压(VDS)相等以避免沟道长度效应。在电流镜设计中,为了达到更好的匹配同时减小了失配电压,低压PMOS管M1、M2为低压器件,并且放大器OP1的设计也采用低压器件。同时采用高压器件LDPMOS管M3和M4进行隔离,偏置电压V_bias_1限制LDPMOS管M3和M4源端电压来保护低压器件。所以输出电流I_output=K*I_ref1(基准电流1),此式中的K即为低压PMOS管M2的M值K。所以输出端口(OUTPUT)和高压输入电压端口(VIN)可以承受高电压的应用。
输出电流检测电路200包括低压PMOS管M5、M7,高压LDPMOS管M6,以及放大器OP2;其中,低压PMOS管M5、M7的M值均为1,且低压PMOS管M5与低压PMOS管M2构成第二电流镜,低压PMOS管M5的源极连接高压输入电压VIN,放大器OP2的两个输入端并分别对应连接至低压PMOS管M2、M5的漏极,放大器OP2的输出端连接高压LDPMOS管M6的栅极,高压LDPMOS管M6的源极连接低压PMOS管M5的漏极,高压LDPMOS管M6的漏极连接低压PMOS管M7的漏极和栅极,低压PMOS管M7的源极接地。
输出电流检测电路200用于检测电流输出电路输出电流的大小。第二电流镜(由低压PMOS管M2和M5构成)用来检测输出电流大小,放大器OP2同样采用低压器件设计,控制高压LDPMOS管M6的栅级以保证低压PMOS管M2和M5具有相同的漏源电压(VDS)电压,同时高压LDPMOS管M6为高压器件保护了低压器件低压PMOS管M5。根据低压PMOS管M2和M5的个数比例检测电流I_sense= I_output/K,此式中K即为低压PMOS管M2的M值K。
电流钳位电路300包括低压PMOS管M8,高压LDPMOS管M9、M10,基准电流源I-ref2,以及放大器OP3;其中,低压PMOS管M8的M值为1,且低压PMOS管M7与低压PMOS管M8构成第三电流镜,低压PMOS管M8的漏极连接至高压LDPMOS管M9的源极,高压LDPMOS管M9、M10的栅极连接至偏置电压V_bias_2,基准电流源I-ref2串接于高压LDPMOS管M10的源极与地之间,高压LDPMOS管M9、M10的漏极分别对应连接至放大器OP3的两个输入端并分别通过阻值相等的电阻R1、R2连接至高压输入电压VIN,放大器OP3的输出端连接至放大器OP1的反馈控制端。
如图2所示,放大器OP1的输出级包括低压PMOS管M11、M12、M13,低压PMOS管M11的源极接高压输入电压VIN,低压PMOS管M11的栅极由放大器OP1的控制级来驱动,低压PMOS管M11、M13的漏极连接在一起作为放大器OP1的输出端,低压PMOS管M13的栅极即为放大器OP1的反馈控制端,低压PMOS管M13的源极与低压PMOS管M12的漏极连接在一起,低压PMOS管M12的栅极由放大器OP1的控制级来驱动、源极接相对于高压输入电压VIN为低压的输入电压VSS。
电流钳位电路300的主要作用是限制住放大器OP1的输出电压。检测电流I_sense 通过第三电流镜(由低压PMOS管M7和M8构成)变换电流方向。低压PMOS管M7和M8为低压器件,可以达到更好的匹配。在检测电流I_sense转换为相对高压输入电压VIN的参考电压时,用高压LDNMOS管M9和M10来隔离,偏置电压V_bias_2用于限制源端电压以保护高压LDNMOS管M9和M10源端的低压器件。检测电流I_sense与I_ref2 (基准电流2)通过电阻R1和R2转换成相对于VIN的电压Vref_1=VIN-I_sense*R1和Vref_2= VIN-I_ref2*R2, 通过放大器OP3进行比较。放大器OP3为低压设计,电阻R1=R2。当Vref_1大于Vref_2时,表明实际输出电流小于钳位电流,放大器OP3输出电流钳位反馈信号为VIN, 控制放大器OP1的输出级(参见图2)中低压PMOS管M13相当于导线,输出电流受放大器OP1的反馈回路控制达到设定的输出电流;当Vref_1小于Vref_2时,放大器OP3输出电流钳位反馈控制信号控制低压PMOS管M13的栅级,使低压PMOS管M13的阻抗增大来限制低压PMOS管M12的下拉能力。这样是放大器OP1控制的反馈回路失效,由放大器OP3控制的反馈回路接管。所以输出电流I_output钳位的电流I_clamp=K*I_ref2 (基准电流2),此式中K即为低压PMOS管M2的M值K。
本发明基于BCD工艺的电流钳位电路,短路情况下电路钳位的工作原理如下:
1、当设定电流的电路发生短路情况时,基准电流源I_ref1电流会失控并急速增加。电流输出电路100中放大器OP1为了维持负反馈平衡会拉低低压PMOS管M1和M2的栅极电压来增加输出电流,输出电流会跟随失控的基准电流I_ref1。同时输出电流检测电路200检测到检测电流I_sense,并跟随输出电流I_output增大。通过电流钳位电路300转换为电压Vref_1与基准电流I_ref2 转换的电压Vref_2进行比较。 当检测电流I_sense增大并超过基准电流I_ref2,(V_ref1<V_ref2),放大器OP3输入的电压变化(V_ref1<V_ref2)导致放大器OP3输出电流钳位反馈控制信号电压降低,从而使图2中的低压PMOS管M13阻抗增加阻止放大器OP1输出电压的降低,进而控制低压PMOS管M1和M2的输出电流I_output钳位在所设定的值K*I_ref2
2、在输出端(OUTPUT)发生短路时,放大器OP1控制的负反馈为了使得放大器OP1的输入端相等,低压PMOS管M1和M2的栅极会被急速拉低,从而引起输出电流I_output急剧增大。同时输出电流检测电路200检测到检测电流I_sense,并跟随输出电流I_output增大。通过电流钳位电路300转换为电压Vref_1与基准电流I_ref2 转换的电压Vref_2进行比较。 当检测电流I_sense增大并超过基准电流I_ref2,(V_ref1<V_ref2),放大器OP3输入的电压变化(V_ref1<V_ref2)导致放大器OP3输出电流钳位反馈控制信号电压降低,从而使图2中的低压PMOS管M13阻抗增加阻止放大器OP1输出电压的降低,进而控制低压PMOS管M1和M2的输出电流I_output钳位在所设定的值K*I_ref2

Claims (2)

1.基于BCD工艺的电流钳位电路,其特征在于:包括电流输出电路、输出电流检测电路和电流钳位电路,电流输出电路的输入端连接高压输入电压VIN,电流输出电路的输出端连接输出电流检测电路的输入端,输出电流检测电路的输出端连接电流钳位电路的输入端,电流钳位电路的输出端连接至电流输出电路的反馈控制端;
电流输出电路包括低压PMOS管M1、M2,放大器OP1,高压LDPMOS管M3、M4,以及基准电流源I-ref1;其中,低压PMOS管M1的M值为1,低压PMOS管M2的M值为K,低压PMOS管M1、M2构成第一电流镜,高压LDPMOS管M3、M4的栅极共同连接至偏置电压V_bias_1,基准电流源I-ref1串接于高压LDPMOS管M3的漏极与地之间,高压LDPMOS管M4的漏极为输出端口;高压LDPMOS管M3、M4的源极分别对应连接至放大器OP1的两个输入端并分别对应连接至低压PMOS管M1、M2的漏极,放大器OP1的输出端连接至低压PMOS管M1、M2的栅极,低压PMOS管M1、M2的源极连接至高压输入电压VIN;
输出电流检测电路包括低压PMOS管M5、M7,高压LDPMOS管M6,以及放大器OP2;其中,低压PMOS管M5、M7的M值均为1,且低压PMOS管M5与低压PMOS管M2构成第二电流镜,低压PMOS管M5的源极连接高压输入电压VIN,放大器OP2的两个输入端并分别对应连接至低压PMOS管M2、M5的漏极,放大器OP2的输出端连接高压LDPMOS管M6的栅极,高压LDPMOS管M6的源极连接低压PMOS管M5的漏极,高压LDPMOS管M6的漏极连接低压PMOS管M7的漏极和栅极,低压PMOS管M7的源极接地;
电流钳位电路包括低压PMOS管M8,高压LDPMOS管M9、M10,基准电流源I-ref2,以及放大器OP3;其中,低压PMOS管M8的M值为1,且低压PMOS管M7与低压PMOS管M8构成第三电流镜,低压PMOS管M8的漏极连接至高压LDPMOS管M9的源极,高压LDPMOS管M9、M10的栅极连接至偏置电压V_bias_2,基准电流源I-ref2串接于高压LDPMOS管M10的源极与地之间,高压LDPMOS管M9、M10的漏极分别对应连接至放大器OP3的两个输入端并分别通过阻值相等的电阻R1、R2连接至高压输入电压VIN,放大器OP3的输出端连接至放大器OP1的反馈控制端。
2.根据权利要求1所述的基于BCD工艺的电流钳位电路,其特征在于:放大器OP1的输出级包括低压PMOS管M11、M12、M13,低压PMOS管M11的源极接高压输入电压VIN,低压PMOS管M11的栅极由放大器OP1的控制级来驱动,低压PMOS管M11、M13的漏极连接在一起作为放大器OP1的输出端,低压PMOS管M13的栅极即为放大器OP1的反馈控制端,低压PMOS管M13的源极与低压PMOS管M12的漏极连接在一起,低压PMOS管M12的栅极由放大器OP1的控制级来驱动、源极接相对于高压输入电压VIN为低压的输入电压VSS。
CN201510077312.7A 2015-02-13 2015-02-13 基于bcd工艺的电流钳位电路 Active CN104638896B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510077312.7A CN104638896B (zh) 2015-02-13 2015-02-13 基于bcd工艺的电流钳位电路
US14/836,970 US9755427B2 (en) 2015-02-13 2015-08-27 Current clamp circuit based on BCD technology

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510077312.7A CN104638896B (zh) 2015-02-13 2015-02-13 基于bcd工艺的电流钳位电路

Publications (2)

Publication Number Publication Date
CN104638896A CN104638896A (zh) 2015-05-20
CN104638896B true CN104638896B (zh) 2017-06-27

Family

ID=53217317

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510077312.7A Active CN104638896B (zh) 2015-02-13 2015-02-13 基于bcd工艺的电流钳位电路

Country Status (2)

Country Link
US (1) US9755427B2 (zh)
CN (1) CN104638896B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106549581B (zh) * 2015-09-18 2019-03-12 立锜科技股份有限公司 反激式电源转换器的控制电路
CN108075750B (zh) * 2016-11-14 2023-06-30 恩智浦有限公司 电流钳位电路
CN109917842B (zh) * 2019-04-16 2021-11-02 卓捷创芯科技(深圳)有限公司 一种消除自偏置带隙基准简并亚稳态的钳位反馈启动电路
US11239656B2 (en) * 2019-07-19 2022-02-01 Texas Instruments Incorporated Methods and apparatus for current sensing and current limiting
WO2021173635A1 (en) * 2020-02-24 2021-09-02 Analog Devices, Inc. Output voltage glitch reduction in test systems

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103384148A (zh) * 2013-07-03 2013-11-06 西安电子科技大学 具有电流检测和限流功能的低压差线性开关
CN203415966U (zh) * 2013-06-24 2014-01-29 快捷半导体(苏州)有限公司 一种过流保护电路和集成电路
CN103575964A (zh) * 2012-07-19 2014-02-12 快捷半导体(苏州)有限公司 一种功率开关管的过流检测电路和方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010193033A (ja) * 2009-02-17 2010-09-02 Renesas Electronics Corp 過電流保護回路
US9054527B1 (en) * 2013-03-14 2015-06-09 Iml International Short circuits and power limit protection circuits

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103575964A (zh) * 2012-07-19 2014-02-12 快捷半导体(苏州)有限公司 一种功率开关管的过流检测电路和方法
CN203415966U (zh) * 2013-06-24 2014-01-29 快捷半导体(苏州)有限公司 一种过流保护电路和集成电路
CN103384148A (zh) * 2013-07-03 2013-11-06 西安电子科技大学 具有电流检测和限流功能的低压差线性开关

Also Published As

Publication number Publication date
US9755427B2 (en) 2017-09-05
CN104638896A (zh) 2015-05-20
US20160241019A1 (en) 2016-08-18

Similar Documents

Publication Publication Date Title
CN104638896B (zh) 基于bcd工艺的电流钳位电路
KR102038428B1 (ko) 파워 스위치의 과전류 검측 회로와 검측 방법
CN103969494B (zh) 一种高精度电流检测电路及应用该电路的限流装置
CN1848019B (zh) 恒压电源电路和测试恒定电压源的方法
CN104620482B (zh) 绝缘栅型半导体元件的驱动装置
CN104362585B (zh) 一种过温保护电路
CN104808729B (zh) 一种稳压器及稳压的方法
CN104993454B (zh) 过温保护电路
CN104979813B (zh) 一种限流保护电路
CN104167999B (zh) 一种用于开关电源的误差放大器
CN108566080A (zh) 一种高压恒流启动电路
CN108832900A (zh) 运算放大电路及其过流保护方法
CN109917176A (zh) 驱动过流检测电路
CN106774574B (zh) 一种带隙基准源电路
CN106066419A (zh) 电流检测电路
CN108717158A (zh) 一种适用于死区时间控制的负压检测电路
CN103217615B (zh) 一种输出短路检测电路
CN106559054B (zh) 具有增强的电流吸收能力的运算跨导放大器
CN105281723B (zh) 驱动电路及半导体装置
CN104065273B (zh) 一种用于恒流led驱动的线电压补偿电路
CN102455725B (zh) 一种电压电流双环路控制装置以及芯片
CN110412342B (zh) 一种快速电流检测电路
CN103916115B (zh) 传输门电路
CN208241310U (zh) 一种过流保护电路及装置
CN103871467B (zh) 门极控制电压产生电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 361000 Xiamen Torch High tech Zone Software Park Phase I Siming Software Park No. 3 Innovation Building A Area 602, Xiamen Torch High tech Zone, Fujian Province

Patentee after: Luomingxin Microelectronics (Xiamen) Co.,Ltd.

Country or region after: China

Address before: 361000 Fujian Xiamen Software Park Innovation Technology Building, 8th Floor, Zone A

Patentee before: SI-EN TECHNOLOGY (XIAMEN) Ltd.

Country or region before: China

CP03 Change of name, title or address