CN104488191A - 无源混频器电路中改进的线性度 - Google Patents
无源混频器电路中改进的线性度 Download PDFInfo
- Publication number
- CN104488191A CN104488191A CN201380039256.7A CN201380039256A CN104488191A CN 104488191 A CN104488191 A CN 104488191A CN 201380039256 A CN201380039256 A CN 201380039256A CN 104488191 A CN104488191 A CN 104488191A
- Authority
- CN
- China
- Prior art keywords
- voltage
- signal
- clock signal
- electric capacity
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/12—Neutralising, balancing, or compensation arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/007—Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
- H03D3/009—Compensating quadrature phase or amplitude imbalances
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1441—Balanced arrangements with transistors using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1466—Passive mixer arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1491—Arrangements to linearise a transconductance stage of a mixer arrangement
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
- H03D7/165—Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0001—Circuit elements of demodulators
- H03D2200/0023—Balun circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0088—Reduction of intermodulation, nonlinearities, adjacent channel interference; intercept points of harmonics or intermodulation products
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
- Superheterodyne Receivers (AREA)
Abstract
本文描述了在混频器中使用的电路,该混频器被配置为接收由相对小的调制信号和相对大的载波信号构成的信号。该混频器包括多个开关。提供了被配置为接收电源电压和时钟信号的平衡电路,该平衡电路向混频器中的开关提供控制信号。该平衡电路包括被配置为接收电荷并选择性地将电荷沿着栅极路径消散为栅极电压的电容。控制信号使得混频器中的开关根据源极电压和栅极电压之间的电压差值,在按照时钟信号的时间进行切换,其中源极电压和栅极电压之间的电压差值近似地是大于该开关的导通电压电平的预定的电压值。
Description
技术领域
概括地说,本发明涉及电子电路,具体地说,本发明涉及改进无源混频器电路中的线性度的技术和电路。
背景技术
通常,诸如蜂窝电话和/或近场通信(NFC)设备之类的无线通信设备,包括发射机和接收机以支持双向通信。发射机可以使用发射本地振荡器(LO)信号,对输出基带信号进行上变频,以获得更适合于通过无线信道来传输的输出射频(RF)信号。接收机可以通过无线信道来接收输入RF信号,使用接收LO信号对输入RF信号进行下变频以获得输入基带信号。
接收机可以包括同相(I)混频器和正交(Q)混频器,以对接收的RF信号进行正交下变频。理想的混频器简化将输入信号从一个频率转换到另一个频率,而不会使输入信号失真。混频器可以是有源的,也可以是无源的。
某些类型的无线设备的RF传输,可以致使传输相对大的载波信号。在某些实例中,接收的信号可以包括相对大的载波信号和相对小的期望信号或者调制信号。接收机在辨别这种较小的期望的调制信号时具有困难。这种混频器摆动(swing)可能足够地大,以使电路的线性度下降,并可能造成显著的I/Q不匹配,导致接收设备产生分辨率很差的信号。
诸如无源混频器之类的先前混频器使用一系列的开关,其中这些开关根据遇到的信号电平进行切换。已使用两种通用类型的无源混频器(单平衡混频器和双平衡混频器)。当输入信号包括相对大的载波信号和相对小的调制信号时,每一种类型的无源混频器的缺点在于不能以适当的时间进行切换。
因此,期望一种具有良好性能的接收机,当存在较大的载波信号和相对小的调制信号时,该接收机能减少或者消除无源混频器中的非线性度。
发明内容
提供了用于确定具有相对大的载波信号和相对小的调制信号形式的混频信号的技术。在一个方面,该混频器包括多个开关,每一个开关使用平衡电路进行切换。该平衡电路被配置为接收电源电压和时钟信号,该平衡电路向混频器中的开关提供控制信号。该平衡电路包括被配置为接收电荷并选择性地将电荷沿着栅极路径消散为栅极电压的电容。控制信号使得混频器中的开关根据源极电压和栅极电压之间的电压差值,按照根据时钟信号的时间进行切换,其中源极电压和栅极电压之间的电压差值近似地是大于该开关的导通电压电平的预定的电压值。
这种布置下的源极电压表示输入信号,而栅极电压表示控制信号。源极电压和栅极电压之间的电压差值近似地是预定的、相对固定的值(例如,电源电压)。该预定的电压可以是大于开关的导通电压(其近似地包括电源电压)的任何相对的低值。
下面进一步详细地描述本发明的各个方面和特征。
附图说明
图1示出了在各种无线场景中遭遇到的典型信号。
图2是一种理想混频器的示图。
图3是包括多个混频器的接收机的前端的图。
图4示出了单平衡混频器的一个实施例。
图5示出了双平衡混频器的一个实施例。
图6是根据本发明的设计方案进行操作的单平衡无源混频器。
图7示出了根据本发明的设计方案进行操作的双平衡混频器。
图8是根据本发明的设计方案使用的平衡电路的一个实施例。
图9示出了该平衡电路的代表性操作。
具体实施方式
本申请描述的技术可以用于诸如无线通信设备、近场通信(NFC)设备、蜂窝电话、个人数字助理(PDA)、手持设备、无线调制解调器、膝上型计算机、无绳电话、蓝牙设备、广播接收机等等之类的无线通信设备。例如,下面针对于无线通信设备来描述这些技术的某些方面,该无线通信设备可以是NFC设备或者某种其它设备。
图1示出了在无线通信中接收的信号,该信号包括相对较高的载波信号102和相对较低的调制信号101。该布置下的发射机是自我干扰器,其载波信号干扰期望的信号。这种较高的载波信号102还称为“阻滞者”。较小的(期望的)信号101具有非常低的调制索引,不寻常的是,会遇到信号强度之间的比率将超过一个量级的幅度。在存在这种较强的载波信号时,接收机电路很难以及时地方式进行切换,以致不能有效地和线性地分辨出期望的信号。在存在这种信号时的典型混频器操作,将导致饱和与非线性操作,这种饱和将阻碍接收机进行有效的信号分辨。
图2示出了如在本发明的设计方案中使用的理想混频器。根据图2,混频器200接收RF信号,寻求使其频率转换到不同的频率。混频器200还接收LO(本地振荡器)信号,提供IF(中频)输出。理想情况下,IF输出应当只包括这两个频率的和与差。
图3示出了一种无线通信设备300的设计方案的框图,其中无线通信设备300包括发射机303和接收机310。通常,无线设备300可以包括针对任意数量的通信系统和任意数量的频带的任意数量的发射机和任意数量的接收机。
可以使用超外差体系结构或者直接转换体系结构来实现接收机。在超外差体系结构中,用多个阶段将输入RF信号从RF下变频到基带,例如,在一个阶段中,从RF下变频到中频(IF),随后在另一个阶段中,从IF下变频到基带。在直接转换体系结构(其还称为零IF体系结构),直接在一个阶段中,将输入RF信号从RF下变频到基带。超外差体系结构和直接转换体系结构可以使用不同的电路模块和/或具有不同的需求。本申请描述的技术可以用于超外差体系结构和直接转换体系结构。在图3所示的设计方案中,使用直接转换体系结构来实现接收机310。
在接收路径中,天线301可以从基站、卫星和/或其它发射机站接收信号,将接收的RF信号提供给RF前端单元302。RF前端单元302可以包括一个或多个开关、滤波器、双工器、天线共用器、不平衡变压器等等。滤波器可以使指定的频率范围之内的信号分量通过,对位于该频率范围之外的非期望的分量进行衰减。天线共用器可以将来自天线301的所接收的处于第一频率的RF信号路由到接收机310,将来自发射机303的处于第二频率的输出RF信号路由到天线302。双工器可以在相同的频率上,交替地将天线301耦接到发射机303和接收机310。不平衡变压器可以提供用于差分转换、阻抗变换、滤波等等的单端。在图3所示的设计方案中,RF前端单元302向接收机310提供单端的或者差分输入RF信号。
在接收机310之内,将RF信号提供给I路混频器311和Q路混频器312。混频器311可以使用来自于LO信号发生器313的由IP和IM信号构成的I LO信号,对差分放大的RF信号进行下变频,提供差分I路下变频的信号。差分I路下变频后的信号可以由带通滤波器(BPF)314进行放大和滤波,并由低通滤波器315进行进一步滤波以获得差分的I输入基带信号(Ibb),其中Ibb可以提供给数据处理器320。类似地,混频器312可以使用来自于LO信号发生器313的由QP和QM信号构成的Q LO信号,对差分放大的RF信号进行下变频,提供差分Q路下变频的信号。差分Q路下变频后的信号可以由BPF 318进行放大,由低通滤波器319进行进一步滤波以获得差分的Q输入基带信号(Qbb),其中Qbb可以提供给数据处理器320。
LO信号发生器313可以从VCO 316接收由VINP和VINM信号构成的VCO信号。LO信号发生器313可以生成用于混频器311的I LO信号和用于混频器312的Q LO信号。锁相环(PLL)317可以接收用于指示期望的频率的频率控制。在该实施例中,PLL 317可以针对该差分输入VCO信号,生成用于VCO 316的控制电压,以获得期望的频率。
图3示出了接收机310的示例设计方案。通常,接收机中对于信号的调节,可以由一个或多个放大器、滤波器、混频器等等来执行。这些电路模块可以对单端信号或差分信号进行操作。与图3中所示出的配置相比,对这些电路模块进行不同地布置。此外,还可以使用图3中没有示出的其它电路模块,在接收机中对信号进行调节。可以将接收机310的全部或者一部分实现在一个或多个RF集成电路(RFIC)、模拟IC、混频信号IC等等上。VCO 316可以实现在用于接收机310的IC上,也可以实现在该IC之外。
数据处理器320可以包括用于数据传输和接收以及其它功能的各种处理单元。例如,数据处理器320可以包括一个或多个模数转换器(ADC)、数模转换器(DAC)、数字信号处理器(DSP)、精简指令集计算机(RISC)处理器、中央处理单元(CPU)等等。控制器/处理器321可以对无线设备300处的操作进行控制。存储器322可以存储用于无线设备300的程序代码和数据。可以将数据处理器320、控制器/处理器321和/或存储器322实现在一个或多个专用集成电路(ASIC)和/或其它IC上。
在本领域中使用的某些混频器是非平衡的。非平衡的混频器可以将接收的可感知的电平的RF和LO信号提供成输出。有时,使用滤波来去除这些信号。已开发了两种类型的平衡的RF混频器:单平衡混频器和双平衡混频器。
接收类似于图1的信号的信号,可能在单平衡混频器和双平衡混频器中均造成非线性。图4示出了在无线接收机中使用的标准单平衡无源混频器布置,其中分别使用开关401、402、403和404,基于本地振荡器(LO)LOI+,LOQ+,LOI-和LOQ-同相与正交信号,对电压输入信号(Vin)进行开关。示出的四个分支包括四个电容405、406、407和408,以及四个负载电阻409、410、411和412。
图5示出了在某些接收机中使用的标准双平衡混频器实现。接收的信号包括RF+和RF-信号。上面的同相(I)路径包括两对开关501A和501B与502A和502B,每一个开关通过LOI+或LOI-进行切换,如图所示。下面的正交(Q)路径包括类似的布置,其包括:通过如图所示的LOQ+或LOQ-信号进行切换的开关503A和503B,以及也通过如图所示的LOQ+或LOQ-进行切换的开关504A和504B。此外,还示出了电容505、506、507和508。
本发明的设计方案寻求使用混频器接收的RF和LO信号,以便在适当的时间进行有效地和高效地切换,从而避免在存在类似于图1中所示的RF信号的情况下,源自于图4和图5中所示的实现的非线性。本发明的设计方案在混频器中使用平衡电路来控制图4和图5中所示出的开关。平衡电路的使用可以有助于实现有效的线性无源混频器性能。
图6示出了一种单平衡无源混频器电路600,如图所示,其包括与开关601、602、603和604相连接的四个平衡电路613、614、615和616。此外,还示出了电阻605、606、607和608与电容609、610、611和612。图7示出了一种双平衡无源混频器电路700,如图所示,其使用八个平衡电路705A和705B、706A和706B、707A和707B以及708A和708B,各平衡电路与开关701A、701B、702A、702B、703A、703B、704A和704B相连接。以类似于图5中的布置的方式,提供了电容709、710、711和712。如图6和图7中所示,针对这些平衡电路的输入是相同的LOI+、LOQ+、LOI-和LOQ-信号。
平衡电路用于控制饱和,按照适当的时间使混频器中进行切换,使得可以使用各个单平衡或双平衡无源混频器电路,对期望的信号进行高效地分辨和混频。
在图8中示出了一种代表性平衡电路800。可以根据环境和期望的性能来实现其它方案,但通常,在存在较大的载波信号和较小的调制信号的情况下,期望通过平衡电路和完成准确切换的任何设计方案来寻求准确的切换。根据图8,时钟信号clk是单相时钟信号,除了电源电压Vdd之外,还向电路800提供clk和clk的逆(clkb(反向时钟(clock bar)))。两个交叉耦合晶体管801A和801B将clk和clkb信号转换成clkbH(反向时钟高(clockbar high))将来自两个交叉耦合晶体管801A和801B的输出,以clkbH的形式提供给晶体管802。
将clkb提供给反相器803,如图所示,提供电容804和805。此外,还向晶体管806提供clkb信号。观察图8的右侧,提供从电路800的内部到栅极和源极输出的两个晶体管路径(ctop和cbot)。PMOS晶体管807和NMOS晶体管808与晶体管810和811相连接。这种双晶体管布置用于:当clk为低时,存储Cboot 809的电荷,当clk为高时,沿着栅极路径从Cboot809中消散电荷。当clk为高时,该电路维持所示出的栅极路径和源路径之间的Vdd的电压差值。
此外,电路800还包括晶体管810、811和812,晶体管813由Vdd进行控制,而晶体管814由clkb进行控制。
在操作时,当clkb为低时,关闭底部的NMOS晶体管806,其中将电荷存储在ctop上。在该情形下,cbot(clkb低)遵循输入(源极)信号。当clk变低时,晶体管813和814将该开关的栅极放电到接地,图6或图7中的开关被关闭,通过晶体管803和806在Cboot电容809中应用电压(Vdd)。Cboot电容809在其顶部金属板表示到栅极输出的线,在其底部金属板表示到源极输出的线。当clk变高时,Cboot电容809充当为穿过栅极和源极的功率源,因此图6或图7中的开关被打开。因此,Cboot电容809的控制对电路800的输出进行控制,基于接收的clk对Cboot电容809进行交替地充电和放电,因此对应用于图6和图7中的开关的电压进行控制。
当Cboot电容809在累积电荷时,晶体管810和812用于将混频器中的开关与Cboot电容809隔离。当clk变成高时,晶体管808将晶体管810的栅极拉低,来自Cboot电容809的电荷流动到该栅极,晶体管812和混频器开关均被打开。如下面的图9中所示,当clk变成高时,这种布置使得该栅极能够通过偏移Vdd来跟踪源极(输入电压),而不管接收的输入RF信号如何。Cboot电容809必须具有足够的电容以便向栅极提供电荷,向该充电路径中所需要的任何寄生电容供电。
在图9中,示出了当在单平衡无源混频器中使用平衡电路时,该平衡电路的代表性操作。通过观察图9,曲线901示出了源极电压。曲线902示出了clk信号,该信号在大约52纳秒时变成高电平,在近似70纳秒时变成低电平。在曲线903中示出了clkb,其中clkb是clk信号的反向信号。曲线904表示clkbH,其与clkb具有相同的大致曲线,但显示出不同的电压电平。最后,曲线905示出了与前述的clk曲线902、clkb曲线903和clkbH曲线904、以及源极曲线901相对应的ctop和cbot曲线。在曲线905中示出了栅极操作。栅极电压遵循源极电压,其与源极电压具有Vdd(电源)电压差值或者具有近似地该Vdd电压差值。使用本申请所公开的平衡电路,零的电源电压提供Vdd的栅极电压,而Vdd的源极电压提供近似2*Vdd的栅极电压。
通常,源极电压和栅极电压之间的电压差值小于或近似地等于电源电压(近似地是预定的电压值,该预定的电压值大于该开关的导通电压电平。换言之,源极电压和栅极电压之间的电压差值可以是相对恒定的值(例如,电源电压),但可以与该值稍微偏离。
在这种布置下,源极电压表示输入信号,而栅极电压表示控制信号。源极电压和栅极电压之间的电压差值近似地是预定的、相对恒定的值(例如,电源电压)。该预定的电压可以是大于该开关的导通值的任何相对较低值(其包括近似的电源电压)。
如曲线905中所示的曲线提供了用于打开和关闭无源混频器电路中的开关的可变电压,其导致更多的线性无源混频器电路具有较少的I/Q不匹配。当针对该无源混频器的输入信号波动或者变成高电平时(例如,当接收机遇到如图1中所示的信号时),来自平衡电路的控制信号也波动,但维持足够的电压差值以便可靠地打开和关闭该开关或者一些开关。不管接收的输入信号如何,平衡电路的使用实现了即时地切换。
因此,本发明的设计方案包括具有混频器的无线接收机,其中该混频器被配置为接收由相对小的调制信号和相对大的载波信号构成的RF信号。该混频器包括多个开关。此外,该设计方案还包括:被配置为接收电源电压和时钟信号的平衡电路,该平衡电路向混频器中的开关提供控制信号。该平衡电路包括被配置为接收电荷并选择性地将电荷沿着栅极路径消散为栅极电压的电容。控制信号使得混频器中的开关根据源极电压和栅极电压之间的电压差值,在按照时钟信号的时间进行切换,其中源极电压和栅极电压之间的电压差值小于或者近似地等于电源电压。此外,该平衡电路还包括交叉耦合电压混频电路,其中该交叉耦合电压混频电路被配置为使时钟信号与该时钟信号的逆进行混频,以产生用于控制与电容相连接的晶体管的第三时钟信号,该平衡电路还包括连接到该电容的NMOS/PMOS晶体管对,其配置为接收时钟信号和电源电压,控制该电容的充电。可以使用晶体管对,以便当该电容在充电时,使混频器中的开关与该电容相隔离,可以使该电容的大小足够提供栅极电荷电压,并向栅极路径中的所有寄生电容供电。
用于实现本申请所描述的技术或电路的装置,可以是独立的设备,也可以是更大设备的一部分。设备可以是:(i)独立的IC;(ii)可以包括用于存储数据和/或指令的存储器IC的一组一个或多个IC;(iii)诸如RF接收机(RFR)或RF发射机/接收机(RTR)之类的RFIC;(iv)诸如移动站调制解调器(MSM)之类的ASIC;(v)可以嵌入在其它设备之内的模块;(vi)接收机、蜂窝电话、无线设备、手持装置或移动单元;(vii)等等。
在一个或多个示例性设计方案中,本申请所述功能可以用硬件、软件、固件或它们任意组合的方式来实现。当在软件中实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是计算机能够存取的任何可用介质。举例而言,但非做出限制,这种计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储器、磁盘存储器或其它磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机进行存取的任何其它介质。此外,可以将任何连接适当地称作计算机可读介质。举例而言,如果软件是使用同轴电缆、光纤电缆、双绞线、数字用户线路(DSL)或者诸如红外线、无线和微波之类的无线技术从网站、服务器或其它远程源传输的,那么同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线和微波之类的无线技术包括在所述介质的定义中。如本申请所使用的,磁盘和光盘包括压缩盘(CD)、激光碟、光碟、数字多用途光碟(DVD)、软盘和蓝光碟,其中磁盘通常磁性地复制数据,而光盘则用激光来光学地复制数据。上述的组合也应当包括在计算机可读介质的保护范围之内。
为使本领域任何普通技术人员能够实现或者使用本发明,上面围绕本发明进行了描述。对于本领域普通技术人员来说,对所公开内容的各种修改是显而易见的,并且,本申请定义的总体原理也可以在不脱离本发明的保护范围的基础上适用于其它变型。因此,本发明并不限于本申请所描述的示例和设计方案,而是与本申请公开的原理和新颖性特征的最广范围相一致。
Claims (25)
1.一种无线接收机,包括:
混频器,其配置为接收包括相对小的调制信号和相对大的载波信号的输入射频(RF)信号,所述混频器包括多个开关;以及
平衡电路,其配置为接收电源电压和时钟信号,并向所述混频器中的开关提供控制信号,所述平衡电路包括电容,所述电容被配置为接收电荷并选择性地将所述电荷沿着栅极路径消散为栅极电压;
其中,所述控制信号使得所述混频器中的所述开关根据源极电压和所述栅极电压之间的电压差值,在按照所述时钟信号的时间进行切换,其中,所述源极电压和所述栅极电压之间的所述电压差值近似地是大于所述开关的导通电压电平的预定的电压值。
2.根据权利要求1所述的无线接收机,其中,所述平衡电路还包括交叉耦合电压混频电路,所述交叉耦合电压混频电路被配置为将所述时钟信号与所述时钟信号的逆进行混频,以产生用于控制与所述电容相连接的晶体管的第三时钟信号。
3.根据权利要求1所述的无线接收机,还包括:
NMOS/PMOS晶体管对,其连接到所述电容并且配置为接收所述时钟信号和电源电压,并控制所述电容的充电。
4.根据权利要求1所述的无线接收机,还包括:
晶体管对,其配置为:当所述电容在充电时,使所述混频器中的所述开关与所述电容相隔离。
5.根据权利要求1所述的无线接收机,其中,使所述电容的大小足够提供所述栅极电荷电压和所述栅极路径中的所有寄生电容。
6.根据权利要求1所述的无线接收机,其中,所述预定的电压值是所述电源电压。
7.一种用于将接收的射频(RF)信号与本地振荡器(LO)信号进行混频的方法,所述RF信号包括相对小的调制信号和相对大的载波信号,所述方法包括:
接收电源电压和时钟信号;
使用电容接收电荷并选择性地消散电荷,其中,选择性地消散电荷发生为沿着栅极路径的栅极电压;以及
根据源极电压和所述栅极电压之间的电压差值,在按照所述时钟信号的时间,使用混频开关对所述RF信号和所述LO信号中的一个进行切换,其中,所述源极电压和所述栅极电压之间的所述电压差值近似地是大于所述开关的导通电压电平的预定的电压值。
8.根据权利要求7所述的方法,还包括:
将所述时钟信号与所述时钟信号的逆进行混频,以产生用于控制与所述电容相连接的晶体管的第三时钟信号。
9.根据权利要求7所述的方法,还包括:
使用NMOS/PMOS晶体管对来控制所述电容的充电,所述NMOS/PMOS晶体管对连接到所述电容并配置为接收所述时钟信号和电源电压。
10.根据权利要求7所述的方法,还包括:
当所述电容在充电时,使所述混频开关与所述电容相隔离。
11.根据权利要求7所述的方法,其中,使所述电容的大小足够提供所述栅极电荷电压和所述栅极路径中的所有寄生电容。
12.根据权利要求7所述的方法,其中,所述预定的电压值是所述电源电压。
13.一种用于将接收的射频(RF)信号与本地振荡器(LO)信号进行混频的装置,所述RF信号包括相对小的调制信号和相对大的载波信号,所述装置包括:
用于接收电源电压和时钟信号的单元;
用于接收电荷并选择性地消散电荷的电容单元,其中,选择性地消散电荷发生为沿着栅极路径的栅极电压;以及
用于根据源极电压和所述栅极电压之间的电压差值,在按照所述时钟信号的时间,使用混频开关对所述RF信号和所述LO信号中的一个进行切换的单元,其中,所述源极电压和所述栅极电压之间的所述电压差值近似地是大于所述开关的导通电压电平的预定的电压值。
14.根据权利要求13所述的装置,还包括:
用于将所述时钟信号与所述时钟信号的逆进行混频,以产生用于控制与所述电容单元相连接的晶体管的第三时钟信号的单元。
15.根据权利要求13所述的装置,还包括:
用于控制所述电容的充电的单元,所述用于控制的单元包括NMOS/PMOS晶体管对,所述NMOS/PMOS晶体管对连接到所述电容单元并配置为接收所述时钟信号和电源电压。
16.根据权利要求13所述的装置,还包括:
用于当所述电容单元在充电时,使所述混频开关与所述电容单元相隔离的单元。
17.根据权利要求13所述的装置,其中,使所述电容单元的大小足够提供所述栅极电荷电压和所述栅极路径中的所有寄生电容。
18.根据权利要求13所述的装置,其中,所述预定的电压值是所述电源电压。
19.一种具有存储在其上的可执行程序的非临时性计算机可读介质,其中,所述程序指示计算设备执行用于将接收的射频(RF)信号与本地振荡器(LO)信号进行混频的方法,所述RF信号包括相对小的调制信号和相对大的载波信号,所述方法包括:
接收电源电压和时钟信号;
使用电容接收电荷并选择性地消散电荷,其中,选择性地消散电荷发生为沿着栅极路径的栅极电压;以及
根据源极电压和所述栅极电压之间的电压差值,在按照所述时钟信号的时间,使用混频开关对所述RF信号和所述LO信号中的一个进行切换,其中,所述源极电压和所述栅极电压之间的所述电压差值近似地是大于所述开关的导通电压电平的预定的电压值。
20.根据权利要求19所述的非临时性计算机可读介质,还包括:
将所述时钟信号与所述时钟信号的逆进行混频,以产生用于控制与所述电容相连接的晶体管的第三时钟信号。
21.根据权利要求19所述的非临时性计算机可读介质,还包括:
使用NMOS/PMOS晶体管对来控制所述电容的充电,所述NMOS/PMOS晶体管对连接到所述电容并配置为接收所述时钟信号和电源电压。
22.根据权利要求19所述的非临时性计算机可读介质,还包括:
当所述电容在充电时,使所述混频开关与所述电容相隔离。
23.根据权利要求19所述的非临时性计算机可读介质,其中,使所述电容的大小足够提供所述栅极电荷电压和所述栅极路径中的所有寄生电容。
24.根据权利要求19所述的非临时性计算机可读介质,其中,所述预定的电压值是所述电源电压。
25.一种用于将接收的射频(RF)信号与本地振荡器(LO)信号进行混频的方法,所述RF信号包括相对小的调制信号和相对大的载波信号,所述方法包括:
接收电源电压和多个时钟信号;
对两个时钟信号进行组合,以产生第三时钟信号;
基于所述第三时钟信号,沿着源极电压路径提供源极电压,并且沿着栅极电压路径提供栅极电压;
基于所述第一时钟信号,对电容进行选择性充电;以及
在与切换时间相对应的时间,控制至少一个混频开关,所述切换时间是由所述多个时钟信号、以及所述电源电压和所述栅极电压之间的电压差中的至少一个代表的。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/560,097 | 2012-07-27 | ||
US13/560,097 US8792847B2 (en) | 2012-07-27 | 2012-07-27 | Linearity in passive mixer circuits |
PCT/US2013/052358 WO2014018905A1 (en) | 2012-07-27 | 2013-07-26 | Improved linearity in passive mixer circuits |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104488191A true CN104488191A (zh) | 2015-04-01 |
CN104488191B CN104488191B (zh) | 2016-11-02 |
Family
ID=49034165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201380039256.7A Active CN104488191B (zh) | 2012-07-27 | 2013-07-26 | 无源混频器电路中改进的线性度 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8792847B2 (zh) |
EP (1) | EP2878077B1 (zh) |
JP (1) | JP5922309B2 (zh) |
CN (1) | CN104488191B (zh) |
WO (1) | WO2014018905A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106936388A (zh) * | 2015-12-31 | 2017-07-07 | 意法半导体 (Alps) 有限公司 | 通过谐波电平降低来提高占空比的无源混频器 |
CN107534415A (zh) * | 2015-04-14 | 2018-01-02 | 阿尔卑斯电气株式会社 | 正弦波相乘装置以及具有该正弦波相乘装置的输入装置 |
CN107534416A (zh) * | 2015-04-24 | 2018-01-02 | 瑞士优北罗股份有限公司 | 使用电荷消除器电路混频信号的方法和设备 |
CN108347253A (zh) * | 2017-01-23 | 2018-07-31 | 芯光飞株式会社 | 具有集成功率放大器的互补金属氧化物硅片收发器 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8792847B2 (en) * | 2012-07-27 | 2014-07-29 | Qualcomm Incorporated | Linearity in passive mixer circuits |
CN103986419B (zh) * | 2014-05-15 | 2017-01-04 | 电子科技大学 | 一种短波宽带双平衡混频器 |
US10574278B2 (en) | 2015-11-13 | 2020-02-25 | Texas Instruments Incorporated | High dynamic range ask wake-up receiver |
US10666305B2 (en) | 2015-12-16 | 2020-05-26 | Kumu Networks, Inc. | Systems and methods for linearized-mixer out-of-band interference mitigation |
US10389456B2 (en) | 2016-08-26 | 2019-08-20 | Texas Instruments Incorporated | Wake up receiver using multiphase peak detector and demodulator |
US9960735B1 (en) * | 2016-11-02 | 2018-05-01 | Nxp B.V. | Mixer of a near field communication (NFC) receiver device supporting single-ended and differential inputs |
JP6837573B2 (ja) * | 2017-03-27 | 2021-03-03 | クム ネットワークス, インコーポレイテッドKumu Networks, Inc. | 線形性強化ミキサ |
US11368143B1 (en) * | 2021-02-17 | 2022-06-21 | International Business Machines Corporation | Multiphase signal generator |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999013592A1 (en) * | 1997-09-09 | 1999-03-18 | Watkins-Johnson Company | Totem pole mixer having grounded serially connected stacked fet pair |
US7482852B1 (en) * | 2005-09-21 | 2009-01-27 | Atheros Communications, Inc. | Inductor-less local oscillator buffer |
US20090191833A1 (en) * | 2008-01-29 | 2009-07-30 | Kaczman Daniel L | High performance cmos radio frequency receiver |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0940014A1 (en) * | 1996-04-29 | 1999-09-08 | Motorola, Inc. | Method and apparatus for mixing signals |
US5884154A (en) * | 1996-06-26 | 1999-03-16 | Raytheon Company | Low noise mixer circuit having passive inductor elements |
US6230000B1 (en) | 1998-10-15 | 2001-05-08 | Motorola Inc. | Product detector and method therefor |
US7130579B1 (en) * | 1999-10-21 | 2006-10-31 | Broadcom Corporation | Adaptive radio transceiver with a wide tuning range VCO |
US6400936B1 (en) * | 1999-11-15 | 2002-06-04 | Christopher Trask | Low-noise lossless feedback double-balanced active mixers |
CA2524751C (en) * | 2004-10-27 | 2009-12-29 | Synergy Microwave Corporation | Passive reflection mixer |
US7598815B2 (en) * | 2006-10-25 | 2009-10-06 | Agere Systems Inc. | Multiple frequency generator for quadrature amplitude modulated communications |
US8045944B2 (en) * | 2007-09-14 | 2011-10-25 | Qualcomm Incorporated | Offset correction for passive mixers |
JP2009111750A (ja) * | 2007-10-30 | 2009-05-21 | Rohm Co Ltd | アナログスイッチおよびそれを用いたセレクタ回路 |
US8331897B2 (en) | 2008-04-07 | 2012-12-11 | Qualcomm Incorporated | Highly linear embedded filtering passive mixer |
US8099070B2 (en) | 2008-04-23 | 2012-01-17 | Telefonaktiebolaget Lm Ericsson (Publ) | Passive mixer and four phase clocking method and apparatus |
US8433277B2 (en) * | 2008-04-23 | 2013-04-30 | Telefonaktiebolaget Lm Ericsson (Publ) | Passive mixer and four-phase clocking method and apparatus |
EP2237423A1 (fr) * | 2009-03-24 | 2010-10-06 | CSEM Centre Suisse d'Electronique et de Microtechnique SA - Recherche et Développement | Synthétiseur de fréquence |
JP5395634B2 (ja) | 2009-11-18 | 2014-01-22 | ルネサスエレクトロニクス株式会社 | 直交変調器およびそれを内蔵する半導体集積回路 |
US8391823B2 (en) | 2010-03-18 | 2013-03-05 | Mediatek Inc. | Signal processing apparatus having frequency-selective circuit with mixer module implemented for controlling frequency response and related method thereof |
JP5781872B2 (ja) | 2010-09-13 | 2015-09-24 | アイメックImec | 無線送信機 |
US8558584B2 (en) | 2010-11-30 | 2013-10-15 | Infineon Technologies Ag | System and method for bootstrapping a switch driver |
CN102412786B (zh) * | 2011-12-20 | 2014-06-11 | 东南大学 | 一种跨导增强无源混频器 |
US8792847B2 (en) * | 2012-07-27 | 2014-07-29 | Qualcomm Incorporated | Linearity in passive mixer circuits |
-
2012
- 2012-07-27 US US13/560,097 patent/US8792847B2/en active Active
-
2013
- 2013-07-26 EP EP13752962.4A patent/EP2878077B1/en active Active
- 2013-07-26 WO PCT/US2013/052358 patent/WO2014018905A1/en active Application Filing
- 2013-07-26 JP JP2015524477A patent/JP5922309B2/ja not_active Expired - Fee Related
- 2013-07-26 CN CN201380039256.7A patent/CN104488191B/zh active Active
-
2014
- 2014-06-10 US US14/300,775 patent/US20140287708A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999013592A1 (en) * | 1997-09-09 | 1999-03-18 | Watkins-Johnson Company | Totem pole mixer having grounded serially connected stacked fet pair |
US7482852B1 (en) * | 2005-09-21 | 2009-01-27 | Atheros Communications, Inc. | Inductor-less local oscillator buffer |
US20090191833A1 (en) * | 2008-01-29 | 2009-07-30 | Kaczman Daniel L | High performance cmos radio frequency receiver |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107534415A (zh) * | 2015-04-14 | 2018-01-02 | 阿尔卑斯电气株式会社 | 正弦波相乘装置以及具有该正弦波相乘装置的输入装置 |
CN107534416A (zh) * | 2015-04-24 | 2018-01-02 | 瑞士优北罗股份有限公司 | 使用电荷消除器电路混频信号的方法和设备 |
CN106936388A (zh) * | 2015-12-31 | 2017-07-07 | 意法半导体 (Alps) 有限公司 | 通过谐波电平降低来提高占空比的无源混频器 |
CN106936388B (zh) * | 2015-12-31 | 2020-11-24 | 意法半导体 (Alps) 有限公司 | 通过谐波电平降低来提高占空比的无源混频器 |
CN108347253A (zh) * | 2017-01-23 | 2018-07-31 | 芯光飞株式会社 | 具有集成功率放大器的互补金属氧化物硅片收发器 |
CN108347253B (zh) * | 2017-01-23 | 2020-09-08 | 戴乐格半导体韩国株式会社 | 具有集成功率放大器的互补金属氧化物硅片收发器 |
Also Published As
Publication number | Publication date |
---|---|
JP2015527833A (ja) | 2015-09-17 |
EP2878077B1 (en) | 2019-11-20 |
WO2014018905A1 (en) | 2014-01-30 |
CN104488191B (zh) | 2016-11-02 |
JP5922309B2 (ja) | 2016-05-24 |
US8792847B2 (en) | 2014-07-29 |
EP2878077A1 (en) | 2015-06-03 |
US20140030996A1 (en) | 2014-01-30 |
US20140287708A1 (en) | 2014-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104488191A (zh) | 无源混频器电路中改进的线性度 | |
US10454432B2 (en) | Radio frequency amplifiers with an injection-locked oscillator driver stage and a stacked output stage | |
KR101747346B1 (ko) | Rf 프론트 엔드를 위한 아날로그 스위치 | |
CN103026625B (zh) | Rf隔离开关电路 | |
US9160377B2 (en) | Multi-mode multi-band power amplifiers | |
US9344124B2 (en) | Jammer resistant noise cancelling receiver front end | |
US8725088B2 (en) | Antenna solution for near-field and far-field communication in wireless devices | |
CN101809859A (zh) | 无源混频器以及使用无源混频器的高q滤波器 | |
US20150194944A1 (en) | Wideband matching network | |
US20180262231A1 (en) | Methods for operating radio frequency devices having transmit loopback functionality | |
CN101785191A (zh) | 用于同相/正交相调制器的lo 2lo上变频器 | |
Kong | Energy-efficient 60GHz phased-array design for multi-Gb/s communication systems | |
JP6352288B2 (ja) | 共有変圧器内におけるポート隔離 | |
US10305522B1 (en) | Communication circuit including voltage mode harmonic-rejection mixer (HRM) | |
US9985591B2 (en) | Differential source follower driven power amplifier | |
Jalalifar et al. | A 14.4 Gb/s/pin 230fJ/b/pin/mm multi-level RF-interconnect for global network-on-chip communication | |
CN105680888A (zh) | 一种采用cmos工艺实现的太赫兹发射机电路 | |
US20240022226A1 (en) | Tunable matching network | |
Binaie | Local Oscillator (LO)-Based Analog Signal Processing in Integrated Circuits and Systems: From Radio Frequency (RF) to Optics | |
US20200106398A1 (en) | Transformer Reconfigurability for Wireless Transceivers | |
US20190044481A1 (en) | Architecture for high-bandwidth power supply to power amplifier (pa) distribution network | |
Ying | Local Oscillator Generation and Mixer Core Design for Millimeter-Wave N-Path Receivers | |
Deferm et al. | A 120-GHzWireless Link | |
Janssens et al. | Content-Based Video Retrieval: From Specification to Realization | |
WO2014025714A1 (en) | Method and apparatus for a class-e load tuned beamforming 60 ghz transmitter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |