CN1044561A - 控制相干无线电接收机频率的方法和用来实现这种方法的设备 - Google Patents
控制相干无线电接收机频率的方法和用来实现这种方法的设备 Download PDFInfo
- Publication number
- CN1044561A CN1044561A CN90100497A CN90100497A CN1044561A CN 1044561 A CN1044561 A CN 1044561A CN 90100497 A CN90100497 A CN 90100497A CN 90100497 A CN90100497 A CN 90100497A CN 1044561 A CN1044561 A CN 1044561A
- Authority
- CN
- China
- Prior art keywords
- signaling point
- signal
- sequence
- circuit
- viterbi
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
- H04L27/233—Demodulator circuits; Receiver circuits using non-coherent demodulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Error Detection And Correction (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Circuits Of Receivers In General (AREA)
- Radio Relay Systems (AREA)
- Radar Systems Or Details Thereof (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Noise Elimination (AREA)
- Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
- Steroid Compounds (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
控制无线电接收机频率的一种方法和设备,该接收机接收受到干扰,包括用步序列和数据序列的信号序列。在Viterbi分析中在几个计算步骤后提取具有时延(TE)的比特序列,计算(14)相应的、的信号点。该信号点进行分割及时延(16,TE),与提取的信号点相位比较(15)。对数据序列中接连的信号点作相应的相位比较,所获角度大小进行低通滤波和积分(17),形成角移信号(V)。在Viterbi分析前,使打算分析的信号点移动(11)一个角移信号(V)。
Description
本发明包括用来控制相干无线电接收机频率的一种方法,这种接收机通过受到干扰的通道来接收信号序列,这种信号序列包括至少一个同步序列和至少一个数据序列,所述方法包括下列信号处理步骤:
-把所接收到的信号序列变换成为基带信号;
-把基带信号模/数变换成为信号平面上打算分析的信号点;
-借助于来自同步序列的自适应信号,使具有所需状态数和所需长度的路径存储器的Viterbi(维特比)算法自适应于通道中占优势的干扰;以及
-为了最终确定各信号点的比特序列,借助于相当大量的计算步骤,对于数据序列中打算分析的各信号点分别进行Viterbi分析,所述步骤数随路径存储器的长度而定;
本发明还包括用来实现这种方法的设备。
在很多无线电传输系统(例如,称为TDMA的时分多址系统)中,使发射机和接收机良好地同步是非常重要的。把接收机的本地频率振荡器很精确地锁定于发射机的频率上也是非常重要的,特别是在相干传输系统的情况下。在Sjernvall(杰瓦尔)、Hedberg(赫德伯格)和Ekemark(埃克马克)等人所写,题为“Radio Test Performance of a Narrowband System”(窄带系统的无线电测试性能)的论文(发表于IEEE Vehicular Tech.Tampa,Florida,USA,June 1987.)中,描述了用于这种无线电传输系统的设备结构。
接收机频率至少已经粗略调整好了的接收机的频率误差在频率误差计算装置中来估计;控制处理器根据在前一个信号序列期间内所获得的校正的大小、并根据估算出来的频率误差,对于每一个新发射的信号序列产生一个校正信号。该校正信号被送到可控本地振荡器(根据上述论文,即所谓频率合成器)上,构成这种可控本地振荡器是为了产生混频信号,这种混频信号的频率按照控制处理器的信号而进行校正。这种校正信号是数字式的;实际上,先在数/模变换器中把它变换成模拟形式,然后把它送到本地振荡器。因此,其输出频率可以调整的振荡器的级数,取决于该数/模变换器所能变换的二进制比特数。当采用比较小和比较简单的变换器时,其结果是要么本地振荡器的最大频率摆动较小,要么是频率的阶变较大。
在上述那种类型的系统中,所发射的信号可能受到一些干扰。这些干扰例如可能是附加噪声信号的形式或者可能是由于建筑物、山等把信号重复反射而产生多径传播的形式。在移动式无线电传输中,经常就是这种情况,正如发表于挪威的技术期刊Telektronikk《电视接收机》)1987年第1期上,Torleiv Maseng(托列夫·马森)和Odd Trandem(奥德·德兰德姆)所写,题为“Adaptive digitalphase modulation”(自适应数字式相位调制)的论文中所描述的那样。这篇论文描述了一种相干接收机,这种接收机包含用为均衡器的自适应Viterbi分析器形式的均衡器。正如上述中所述提到的那样,所发射的信号类似地包括周期性循环信号序列,这种周期性循环信号序列包括同步序列和数据序列。对这种信号进行混频,以上述方法在模/数变换器中进行变换,并且将其存储到存储器中。借助于同步序列,这种Viterbi分析器自适应于通道中占优势的传输特性,这种特性主要是由所述多径传播确定的。为了提取原始发射信号的内容,在Viterbi分析器中,对于数据序列进行分析。
发表于1987年11月15日至18日在Tokyo(东京)举行的IEEE/IEICE世界通信会议上,Franz Edbauer(弗朗兹·埃德鲍尔)所写,题为“Coded 8-DPSK Modulation with Differentially coherent Detection-A Efficient Modulation Scheme for Fading Channels”(利用微分相干检波的编码8路微分相移键控调制-一种用于衰落通道的、有效的调制线路)的一篇论文,描述了备有Viterbi分析器的无线电接收机。这种分析器参与对于所接收信号的频率控制。根据这篇论文,Viterbi分析器的调整是不变的,它不能例如,自适应于通道状态的变化而进行控制。
在1983年Addison-Wesley(艾迪生-韦斯利)书店出版的,Richard E.Blahut(理查德·E·布莱哈特)所写,”Theory and Practice of Error Control Codes”(《错误控制码的理论和实践》)一书的第12章中,对于应用于Viterbi分析器中的Viterbi算法给出了较为详细的描述。
在发表于期刊Telektronikk上的上述论文中提到,在信号传输期间内,频率可能出现少量偏移,这种偏移以接收机各比特接连发生相移的形式表现出来。当这种相移很小时,不需要进行补偿。但是,当这种相移达到某一给定值时,在分析数据序列时,在Viterbi分析器中有出现判定错误的危险。本发明基于这一概念:利用在Viterbi分析中出现的状态,对于打算在Viterbi分析器中进行分析的信号相位进行调整。为了实现上述那种相位调整,在这一方面,利用了:根据给定的时延,从Viterbi分析器路径存储器中对于所提取的数据进行预先的判定。为了获得上述相位调整,把所提取的值与要进行Viterbi分析的信号进行了比较。
具体来说,本发明方法的特征在于:(其中的符号说明见下文实施例)
-在Viterbi分析期间内,从每一个时延时间间隔(TE)的信号点提取-比特序列,该比特序列已在所需数目的计算步骤之后获得,所述数目由所选择的路径存储器的长度来限定;
-计算与提取的比特序列相应的提取的信号点(E3);
-分割打算分析的、相应于提取的信号点(E1),并把该信号点(E1)时延一前述的时间间隔(TE);
-将已经时延(TE)并已分割的信号点(E1)与提取的信号点(E3)进行比较(15),并计算与这两个被比较的信号点(E1,E3)的相位差相应的角度大小(△φ3);
-对数据序列(DO)中连续的信号点,计算相应的角度大小;
-以所选择的滤波常数,对角度大小(△φ3)进行低通常滤波,并对这些角度大小进行积分,以形成角移信号(V);以及
-按照角移信号(V)连续地角移打算分析的信号点,之后,分割所述信号点及时延(TE)。
实现上述方法的结构特征在于(其中的符号说明见下文实施例):
-一计算电路(14),它连接到Viterbi分析器(10)的路径存储器上,还连接到自适应电路(12,13)上,该计算电路(14)的作用是从路径存储器中提取一个属于信号点(E1)的比特序列,该信号点(E1)在相应于时间间隔(TE)的时延进行了所需数目的计算步骤之后即已获得,所述计算步骤的数目由路径存储器的长度来限定,该计算电路(14)的另一作用是借助于来自自适应电路的信号(H)来计算相应于所述比特序列的、所提取的信号点(E3);
-一时延电路(16),它连接到Viterbi分析器的输入端上,它分割打算分析的信号点的信号点(E1),这种打算分割的信号点相应于所提取的信号点(E3),时延电路(16)还使所述信号点(E1)时延所述的时间间隔(TE);
-一比较电路(15),它连接到计算电路(14)和时延电路(16)上,该比较电路(16)的作用是把已时延的信号点(E1)与所提取的信号点(E3)相比较,并且计算相应于被比较信号点(E1,E3)之间相位差的角度大小(△φ3);
-一滤波和积分电路(17),它连接到比较电路(15)上,该滤波和积分电路对于相应于打算分析的、接连的信号点角度大小而计算出来的角度大小(△φ3)进行低通滤波和积分,使之成为角移信号(V);以及
-一角移信号电路(11),它连接到滤波和积分电路(17)、以及Viterbi分析器的输入端上,该角移电路(17)的作用是在角度方面(V)移动打算分析的信号点(E1),然后,把所述信号分支给时延电路(16)。
下面将参考本发明的一个实施例并参考附图1-7,较为详细地描述本发明,附图中,
图1为说明无线电接收机的方框图;
图2为说明在时分传输系统中信号序列格式的图;
图3说明具有信号调制的复数坐标系;
图4为说明已时间移动(时移)的比特序列的图;
图5为说明本发明无线电接收机的方框图;
图6说明具有信号点的复数坐标系;以及
图7为说明另一种信号序列格式的图。
图1示意地说明一种打算用于时分传输系统的无线电接收机,这种时分传输系统传输数字形式的信息。在接收机第一级中,以已知的方法对于所接收的信号S进行下混频,该第一级包括一低频级和一中频级。该接收机第一级接收来自本地振荡器2(例如,频率合成器)的高频信号和中频信号。已下混频的信号(即基带信号)在模/数变换器中进行变换,并且被存储到缓冲器3的存储器中。从缓冲器来的信号送到方框4,方框4包括均衡器和用来计算频率误差的装置。这种频率误差计算装置可以包括计算单元,在这种计算单元中,根据所接收信号的相位位置相对于所述信号的预期相位位置而接连变动,来计算频率误差。把关于频率误差的数据提供给控制处理器5,计算校正本地振荡器频率的控制信号。这种控制信号是数字式的,先在数/模变换器6中对它进行变换,然后把它送到本地振荡器2。由于数/模变换器6只变换有限的比特数,所以,变换器所产生的混频信号也只以一个很小的增量变动。这形成了残余的频率误差,这种残余的频率误差可能使所传输的信号发生误差。在备有更为精确的频率控制装置的接收机中,这种频率误差也可能出现。
方框4产生相应于所接收信号S的输出信号S1。该信号S1送到方框7,方框7包括通道解码器、语言解码器以及把已解码的信号S1变换成为模拟语言信号的装置。该语言信号送到扬声器8上。
在包含时分信号传输的系统中,可以包括上述简短描述的那种无线电接收机。这种系统具有N个时分通道,如图2所示。给每一个用户指配一个时槽n,在该时槽n期间内,发射某一信号频率。每一个信号序列包括同步序列SO和数据序列DO,数据序列DO包括要传递的信息。与本发明情况相关的信号序列中的信号是相干的,图3说明了一个这类相干信号的实例。在复数坐标系中,以矢量VO来表示该信号,该复数坐标系实轴为I,虚轴为Q。发射的“1”相应于点A、B、C、D之间相位沿正方向转动一周的四分之一,相反,发射的“0”相应于点A、B、C、D之间相位沿负方向转动一周的四分之一。矢量VO可以以传统方法给出,即通过其实部和虚部,或者在极坐标中,通过其长度和相对于正I轴的角度给出。
每次发射的“1”和“0”都要在信号序列中占用一给定的时间间隔(即所谓比特时间)。图4示意地说明了一信号图,其中,T表示时间,t0为比特时间。正如以前所提到的那样,所发射的信号可以通过发射机与接收机之间的直接路径、还可以通过一条或一条以上的路径(具有建筑物、山等的反射信号,)而到达接收机。反射信号的传播路径长于直接信号的路径,这在直接信号与反射信号之间形成了时移t1。时移t1可能延长到几个比特时间,并使根据图1所接收的信号S产生码间干扰。比特时间越短,则在时移范围内所容纳的比特越多,这种码间干扰也越严重。
正如在上述中所提到的那样,图1实施例的接收机包括一均衡器。为了能够提取原始发射信号的内容,在均衡器中,对于输入的、已混频并已数字化的信号进行处理。在根据图5构成的本发明接收机的情况下,均衡器以已知的方法包括自适应viterbi分析器10;根据本发明,利用自适应Viterbi分析器10来控制进入该viterbi分析器的信号的频率。在发表于期刊Telektronikk上的前述论文中,Viterbi分析器用为自适应均衡器进行描述,下面将简单概述这种应用。把Viterb分析器通过乘法器连接到图1所示的缓冲器3上。该缓冲器还连接到相关器电路12上,该相关器电路12本身又连接到滤波器电路13上。滤波器电路的输出连接到Viterbi分析器上。该Viterbi分析器备有所需的状态数(M=2m,此处m=2,3……)。
Viterbi分析器以下列方法自适应于在信号序列期间内占优势的通道状态。根据图2,所接收的信号序列包括同步序列SO,相关器12接收从缓冲器3来的同步序列SO。已知的同步序列存储到相关器中,相关器把已知的同步序列的比特结构与所接收同步序列的波形相比较。相关器把信号F送到滤波器电路13上,为了在所接收信号序列的持续期间内相应于通道的传输特性(即所谓通道估计),在滤波器电路13中,设置了滤波器。Viterbi分析器10接收来自缓冲器3的数据序列DO,并且借助于来自滤波器电路13的信号G、通过进行大量的传统Viterbi计算,能够确定数据序列DO的内容。例如,假定Viterbi分析器10所接收的DO中有一个信号点位于点E1,如图6所示。这个点的位置特别是由发射机与接收的同步精度决定。在Viterbi分析器10中经过充分分析之后,确定出最终的比特序列,把最终的比特序列与信号S1一起传输出去,用来按照图1变换成为语言信号。为了更好地理解本发明,把比特序列想像为变换成信号点E2可能是有益的。
如前所述,所接收的比特可能受到接连的相移,在不利的情况下,这种相移可能大到几乎不可能使这些比特能够以图3中A、B、C或D点中的任何一点为基准。根据本发明,是通过利用Viterbi分析器10中的各个状态来计算所接收信号序列的信号点、并通过借助于该计算得到的信号点,来控制所接收信号序列的频率而解决这一问题的。这种频率控制相应于所接收信号点相位位置的接连移动。
根据上述,是借助于Viterbi分析器10的路径存储器中的大量计算步骤来确定最终的比特序列的。计算步骤的数目随所选择的路径存储器的长度而定。因为在结束计算之前,要把大量的比特馈入路径存储器中,所以完成这些计算要花较长时间,即花许多个比特时间。虽然利用信号点E2的位置来控制频率,引入了较长的时延,但是这种信号点的应用仍属于本发明的范围内。根据本发明的一个优选实施例,在路径存储器的几个计算步骤之后,从Viterbi分析器10中来提取相应于时延TE的比特,以获得较小的时延。这在方面,可以假设相应于一个状态,提取了m+1个比特;对于相关的过渡,提取了一个比特。这些比特由计算电路14提取,计算电路14通过信号H得到滤波电路13的滤波值。利用这些滤波值,根据图6,把提取的比特变换成信号点E3。信号点E3形成了位于点E2的信号点最终位置的估计值,估计的位置E3与所接收的信号E1的差为一角度△φ3。这个估计位置E3在比较电路15中与所接收的值E1进行比较。比较电路15从计算电路14得到估计信号点E3的位置,还得到Viterbi分析器10输入的前面接收的信号点E1的位置。与信号点E1的位置相关的值在延时电路16中延时一个时间时隔TE,使这些值能和在Viterbi分析器10中延时了的估计信号点E3的值进行比较。如上所述,各信号点顺序从数据序列DO中提取,这些信号点的相应接收位置和估计在比较器15中顺序进行比较。这样得到的比较值,相当于角度△φ3,在滤波器和积分电路17中进行处理,以形成一个角移信号V。该信号处理级按已知技术控制方法工作,包括低通滤波和积分处理过程,也可包括对于角移信号V的予测。进行低通常滤波是为了减小由噪声等引起的快速变化干挠的影响。已低通滤波和积分的值V送到乘法器11,在乘法器11中进行复数相乘。这种复数乘法相当于这些信号点的连续角移。这导致对送到Viterbi分析器上信号频率,即数据序列DO的调节。可以根据完成了整个信号序列SO、DO而把送到乘法器11上的最终值V存储起来,当计算在用户的n号时槽中下一个到达的信号序列的频率控制初始值时,可以顺序地使用它们。如果用信号点E2计算角移信号V,就得到较慢的频率控制,时间间隔TE相当于完成对于所接收的信号点E1进行Viterbi分析所用的时间。
应当注意,在上述实例中,这些信号点已在坐标为I、Q的复数语言平面中给出。这已在图5中通过把电路用双信号通路连接起来的办法标志出来,每一个通路对应一个坐标。信号点,例如图6中的信号点E,可用路径R和角φ给定。如果用这些大小完成信号处理,则与乘法器11对应的电路将由一个加法电路组成,它把已低通滤波和积分的值,相当于角移信号V,直接加到该信号相位位置上。
上述本发明的实施例可以用在Viterbi分析器能够使用的信号传输中。这些可用的调制方式的实例包括QAM调制,即正交调幅,或GMSK调制,即高斯最小移频键控。
发表于1988年10月12日至14日在西德Hagen Westphalia(哈根威斯特伐利亚)举行的数字无线电会议会议记录上,Ulrich Langewellpott(乌尔里希·朗格韦尔波特)所写,题为“Modulation,Coding and Performance”(调制、编码和性能)的一篇论文中,较为详细地描述了高斯最小移频键控调制方式。
上文中已经描述了用来控制到达Viterbi分析器的信号相位的结构。本发明还包括一种应用于上述结构的频率控制方法。本发明的一种方法包括下列已知的步骤:
把所接收的信号序列S与已知的频率下混频,产生基带信号。在模/数变换器中,对于基带信号进行变换,形成信号点(I、Q),然后,将其存储起来。所接收的信号在信号传输过程中受到例如由于多径传播所引起的干扰,且数据速率较高,因此,可能出现码间干扰。因此,对于所接收的信号进行均衡,根据本发明的方法,均衡是借助于已知的、包括具有所需长度的路径存储器的Viterbi算法来进行的。这种算法借助于同步序列SO,以已知的方法自适应于占优势的通道状态。在Viterbi分析器中,通过由路径存储器的长度来确定的、相当大量的计算步骤,对于所发射的数据序列DO进行分析,以便提取该数据序列的比特序列,本发明方法包括下列附加步骤:
在对所接收的信号点E1完成大量计算步骤后,提取一个比特序列。计算步骤的数目受路径存储器长度的限制,比特序列由路径存贮器中所选择的路径所确定。计算提取的信号点E3,这相当于该提取的比特序列。由于对Viterbi分析来说,信号点是以一给定的间隔式序列而到达的,所以提取的信号点E3相对于接收的信号点E1时延了一个时间间隔TE。接收的信号点E1在Viterbi分析前被分支。分支的信号点E1被时延一时间间隔TE。这个状态与提取的信号点E3的状态进行比较,计算相应于这些信号点的相差9(即角度的大小)△φ3。E1以
后的连接不断的信号点的角度大小的序列以类似的方法被计算出来。这些角度的大小由一包括低通滤波和积分的过程处理,形成移动信号,即角移信号V,在进行Viterbi分析之前,用它来代替输入信号点的角度。
根据一种优选的方法,在提取比特序列之前,信号点E1要进行几个计算步骤。这导致短的时间间隔TE和较迅速的频率控制。
发射信号序列(包括同步序列SO和其后的数据序列DO)的格式,已参考图2作了描述。在这种格式中,同步序列SO放在信号序列的中心,在其每一侧以数据序列D1和D2包围起来。正如图7所说明的那样可以构成这样一种本发明的接收机,使得当解调这后一种信号序列时,能够以下述方法来控制所述接收机的频率。
通过同步序列SO使Viterbi分析器以上述方法而自适应。D1的解调从点D11开始,到点D12结束。然后,继续解调D2,从点D21开始,到点D22结束,同时,对于数据序列D1接连计算相应于△φ3的角度,并以前述方法,对于这种角度进行滤波和积分。此后,对于数据序列D2执行相应的计算。
其中,D1的角移信号的终值可以构成D2的起始值。在信号序列的处理过程中,还可能连续自适应滤波和积分电路17的滤波常数。这种自适应能随所分析信号点数目的增加而连续实现,并且角移信号V的值也改变了。如前所述,已结束的信号序列D2中角移信号的终值可用于计算下一个信号序列中的角移信号起始值。关于滤波常数对于一个信号序列得到的角移信号V值也可用来使下一个信号序列的滤波常数自适应。应当注意,当所发射的信号序列为图7所示的格式时,最好在模/数变换之后,必须把接收的信号存储到存储器中。而具有图2所示格式的信号不必存储。
在上述示范性实施例中,所发射的信号序列SO和DO是以参考图3所描述的方法进行了二进制调制的。用来解调信号序列的Viterbi分析器10,在各状态间具有两种可能的过渡,这两种可能的过渡相应于二进制码中的两个电平。在如下的情况下也可以采用本发明:即当所发射的信号序列具有几个调制电平时,即信号是根据所述正交调幅的方式来调制时就经常是这种情况。在这种情况下,用来解调和用来实现本发明频率控制的Viterbi分析器在各状态间有几种可能的过渡。更准确地说,过渡的个数等于所选择的调制方式中调制电平的个数。
Claims (8)
1、用来控制相干无线电接收机频率的一种方法,这种接收机通过受到干扰的通道来接收信号序列,这种信号序列包括至少一个同步序列和至少一个数据序列,所述方法包括下列信号处理步骤:
-把所接收的信号序列变换成为基带信号;
-把基带信号模/数变换成为信号平面上打算分析的信号点;
-借助于来自同步序列的自适应信号,使具有所需状态数和所需长度的路径存储器的Viterbi算法自适应于通道中占优势的干扰;以及
-为了最终确定各信号点的比特序列,借助于相当大量的计算步骤,对于数据序列中打算分析的各信号点分别进行Viterbi分析,所述步骤数随路径存储器的长度而定;
其特征在于,这种方法还包括下列信号处理步骤:
-在Viterbi分析期间内,从每一个时延时间间隔(TE)的信号点提取一比特序列,该比特序列已在所需数目的计算步骤之后获得,所述该数目由所选择的路径存储器的长度来限定;
-计算与提取的比特序列相应的提取的信号点(E3);
-分割打算分析的、相应于提取的信号点(E3)的信号点(E1),并把该信号点(E1)时延一前述的时间间隔(TE);
-将已经时延(TE)并已分割的信号点(E1)与提取的信号点(E3)进行比较(15),并计算与这两个被比较的信号点(E1,E3)的相位差相应的角度大小(△φ3);
-对数据序列(DO)中连续的信号点,计算相应的角度大小,
-以所选择的滤波常数,对角度大小(△φ3)进行低通滤波,并对这些角度大小进行积分,以形成角移信号(V);以及
-按照角移信号(V)连续地角移打算分析的信号点,之后,分割所述信号点及时延(TE)。
2、根据权利要求1的方法,其特征在于,在Viterbi分析(10)中提取的比特序列,是在完成了路径存储器中几个计算步骤之后、最终确定信号点(E1)比特序列之前被提取的。
3、根据权利要求1或2的方法,其特征在于,滤波常数是按照在角度大小(△φ3)的低通滤波(17)中所分析的信号点的数目而连续改变的。
4、根据权利要求1、2或3的方法,其特征在于,一旦完成信号序列(SO,DO)的分析,就利用角移信号(V)的大小去计算下一个信号序列分析中角移信号的起始值。
5、根据权利要求1、2、3或4的方法,其特征在于,在对一信号序列(SO,DO)的角度大小(△φ3)进行低通滤波(17)的过程中,根据前一个信号序列的角移信号值(V)来计算滤波常数。
6、根据权利要求1、2、3、4或5的方法,其中,信号序列以时间为序包括一数据序列、一同步序及另一数据序列,并且在Viterbi分析之前,把该信号序列存储起来,其特征在于,一旦一个数据序列(D1)的分析完成后,角移信号(V)的大小就构成分析另一数据序列(D2)的起始值。
7、包括相干无线电接收机的、用来执行根据权利要求1那种方法的一种结构,这种相干无线电接收机通过受到干扰的通道来接收信号序列,这种信号序列包括至少一个同步序列和至少一个数据序列,所述结构包括:
-用来接收信号并把所接收的信号序列变换成为基带信号的接收机级;
-连接到接收机级上的模/数变换器,该模/数变换器把基带信号变换成打算分析的信号点;
-连接到模/数变换器上的自适应Viterbi分析器,该自适应Viterbi分析器包括自适应电路,该自适应Viterbi分析器具有所需的状态数和所需长度的路径存储器,并且借助于自适应信号而自适应于通道中占优势的干扰,该自适应信号是利用自适应电路从同步序列中得的,在这种结构中,自适应Viterbi分析器通过相当大量的步骤来处理数据序列中打算分析的信号点,所述计算步骤的数目随路径存储器的长度而定,从而最终确定该数据序列的比特序列,
其特征在于,这种结构进一步包括:
-一计算电路(14),它连接到Viterbi分析器(10)的路径存储器上,还连接到自适应电路(12,13)上,该计算电路(14)的作用是从路径存储器中提取一个属于信号点(E1)的比特序列,该信号点(E1)在相应于时间间隔(TE)的时延进行了所需数目的计算步骤之后即已获得,所述计算步骤的数目由路径存储器的长度来限定,该计算电路(14)的另一作用是借助于来自自适应电路的信号(H)来计算相应于所述比特序列的、所提取的信号点(E3);
-一时延电路(16),它连接到Viterbi分析器的输入端上,它分割打算分析的信息点的信号点(E1),这种打算分析的信号点相应于所提取的信号点(E3),时延电路(16)还使所述信号点(E1)时延所述的时间间隔(TE);
-比较电路(15),它连接到计算电路(14)和时延电路(16)上,该比较电路(16)的作用是把已时延的信号点(E1)与所提取的信号点(E3)相比较,并且计算出相应于被比较信号点(E1,E3)之间相位差的角度大小(△φ3);
-一滤波和积分电路(17),它连接到比较电路(15)上,该滤波和积分电路(17)对于相应于打算分析的、接连的信号点角度大小而计算出来的角度大小(△φ3)进行低通滤波和积分,使之成为角移信号(V);以及
-一角移信号电路(11),它连接到滤波和积分电路(17)、以及Viterbi分析器的输入端上,该角移电路(17)的作用是在角度方面(V)移动打算分析的信号点(E1),然后,把所述信号分支给时延电路(16)。
8、根据权利要求7的结构,其特征在于,为了在进行了路径存储器中的几个计算步骤之后、并且在最终确定数据序列的比特序列(S1)之前从路径存储器来提取比特序列,构成了计算电路(14)。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE8900282 | 1989-01-26 | ||
SE8900282A SE462943B (sv) | 1989-01-26 | 1989-01-26 | Saett och anordning foer frekvensstyrning av en koherent radiomottagare |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1044561A true CN1044561A (zh) | 1990-08-08 |
CN1020532C CN1020532C (zh) | 1993-05-05 |
Family
ID=20374869
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN90100497A Expired - Fee Related CN1020532C (zh) | 1989-01-26 | 1990-01-25 | 控制相干无线电接收机频率的方法及其设备 |
Country Status (21)
Country | Link |
---|---|
US (1) | US5093848A (zh) |
EP (1) | EP0381637B1 (zh) |
JP (1) | JP2634319B2 (zh) |
KR (1) | KR960000608B1 (zh) |
CN (1) | CN1020532C (zh) |
AT (1) | ATE103445T1 (zh) |
AU (1) | AU619944B2 (zh) |
CA (1) | CA2007973C (zh) |
DE (1) | DE69007506T2 (zh) |
DK (1) | DK0381637T3 (zh) |
ES (1) | ES2050419T3 (zh) |
FI (1) | FI904710A0 (zh) |
HK (1) | HK78494A (zh) |
IE (1) | IE64267B1 (zh) |
MY (1) | MY104867A (zh) |
NO (1) | NO301919B1 (zh) |
NZ (1) | NZ232081A (zh) |
PT (1) | PT92981B (zh) |
SE (1) | SE462943B (zh) |
SG (1) | SG84094G (zh) |
WO (1) | WO1990009070A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102316287A (zh) * | 2010-07-09 | 2012-01-11 | 北京创毅视讯科技有限公司 | 一种解调模拟电视信号的方法和装置 |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE462942B (sv) * | 1989-01-26 | 1990-09-17 | Ericsson Telefon Ab L M | Saett och anordning foer snabb frekvensstyrning av en koherent radiomottagare |
SE465245B (sv) * | 1989-12-22 | 1991-08-12 | Ericsson Telefon Ab L M | Foerfarande att utfoera kanalestimering foer en faedande kanal vid oeverfoering av symbolsekvenser |
US5263026A (en) * | 1991-06-27 | 1993-11-16 | Hughes Aircraft Company | Maximum likelihood sequence estimation based equalization within a mobile digital cellular receiver |
FI96257C (fi) * | 1994-04-13 | 1996-05-27 | Nokia Telecommunications Oy | Menetelmä radiotaajuisen signaalin vaihevirheen määrittämiseksi, sekä vastaanotin |
US5515345A (en) * | 1994-08-23 | 1996-05-07 | Jeane K. Barreira | Control unit for automobile audio system |
CA2199815C (en) * | 1994-09-12 | 2001-07-24 | Catherine W. Jelinek | Cable television apparatus employing two-way communication |
US5568518A (en) * | 1994-09-14 | 1996-10-22 | Ericsson Ge Mobile Communications Inc. | Fast automatic gain control |
US5586128A (en) * | 1994-11-17 | 1996-12-17 | Ericsson Ge Mobile Communications Inc. | System for decoding digital data using a variable decision depth |
US6118807A (en) * | 1994-12-23 | 2000-09-12 | Intermec Ip Corp. | Methodology for received signal enhancement utilizing delay diversity processing |
US5757855A (en) * | 1995-11-29 | 1998-05-26 | David Sarnoff Research Center, Inc. | Data detection for partial response channels |
US6185259B1 (en) | 1996-06-12 | 2001-02-06 | Ericsson Inc. | Transmitter/receiver for GMSK and offset-QAM |
FI102578B (fi) | 1996-11-27 | 1998-12-31 | Nokia Telecommunications Oy | Menetelmä taajuuseron mittaamiseksi ja vastaanotin |
US6205183B1 (en) | 1998-05-29 | 2001-03-20 | Ericsson Inc. | Methods of suppressing reference oscillator harmonic interference and related receivers |
US6519300B1 (en) | 1998-11-12 | 2003-02-11 | Ericsson Inc. | System and method for automatic frequency correction in a pilot symbol assisted demodulator |
US6278867B1 (en) | 1998-11-25 | 2001-08-21 | Ericsson Inc. | Methods and systems for frequency generation for wireless devices |
US6567475B1 (en) | 1998-12-29 | 2003-05-20 | Ericsson Inc. | Method and system for the transmission, reception and processing of 4-level and 8-level signaling symbols |
US6680969B1 (en) | 1999-03-22 | 2004-01-20 | Ericsson, Inc. | Methods for estimating doppler spreads including autocorrelation function hypotheses and related systems and receivers |
US6625236B1 (en) | 2000-02-08 | 2003-09-23 | Ericsson Inc. | Methods and systems for decoding symbols by combining matched-filtered samples with hard symbol decisions |
US6954489B2 (en) * | 2001-01-02 | 2005-10-11 | Telefonaktiebolaget L M Ericsson (Publ) | Determining correlations of received sequences to multiple known sequences in a communications system |
JP3633497B2 (ja) * | 2001-03-22 | 2005-03-30 | 三菱電機株式会社 | 周波数誤差推定を行う受信機および周波数誤差の推定方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4027250A (en) * | 1975-10-21 | 1977-05-31 | Lang Gordon R | Apparatus and method for reducing effects of amplitude and phase jitter |
FR2375773A1 (fr) * | 1976-12-23 | 1978-07-21 | Ibm France | Procede et dispositif de detection de phase adaptatifs |
US4151491A (en) * | 1977-09-28 | 1979-04-24 | Harris Corporation | Technique for supplying reference for an adaptive equalizer when multiple phase signals are transmitted |
FR2428946A1 (fr) * | 1978-06-13 | 1980-01-11 | Ibm France | Procede et dispositif pour initialiser un egaliseur adaptatif a partir d'un signal de donnees inconnu dans un systeme de transmission utilisant la modulation d'amplitude en quadrature |
US4234957A (en) * | 1978-12-04 | 1980-11-18 | Gte Automatic Electric Laboratories Incorporated | Method and apparatus for generating timing phase error signals in PSK demodulators |
FR2468258B1 (fr) * | 1979-10-19 | 1987-06-26 | Cit Alcatel | Circuit de correction des bruits de phase pour un systeme de transmission |
US4466108A (en) * | 1981-10-06 | 1984-08-14 | Communications Satellite Corporation | TDMA/PSK Carrier synchronization without preamble |
FR2525055A1 (fr) * | 1982-04-09 | 1983-10-14 | Trt Telecom Radio Electr | Procede de correction de frequence de la porteuse locale dans le recepteur d'un systeme de transmission de donnees et recepteur utilisant ce procede |
US4578080A (en) * | 1982-09-06 | 1986-03-25 | Helal Basil H | Joint prostheses |
FR2546008B1 (fr) * | 1983-05-11 | 1985-07-12 | Labo Electronique Physique | Circuit d'egalisation adaptative et de demodulation conjointes |
IT1188626B (it) * | 1986-03-25 | 1988-01-20 | Gte Telecom Spa | Metodo e dispositivo di equalizzazione adattiva cieca |
SE462942B (sv) * | 1989-01-26 | 1990-09-17 | Ericsson Telefon Ab L M | Saett och anordning foer snabb frekvensstyrning av en koherent radiomottagare |
-
1989
- 1989-01-26 SE SE8900282A patent/SE462943B/sv not_active IP Right Cessation
-
1990
- 1990-01-04 AU AU49644/90A patent/AU619944B2/en not_active Expired
- 1990-01-04 WO PCT/SE1990/000007 patent/WO1990009070A1/en active Application Filing
- 1990-01-04 EP EP90850005A patent/EP0381637B1/en not_active Expired - Lifetime
- 1990-01-04 DK DK90850005.1T patent/DK0381637T3/da active
- 1990-01-04 JP JP2502734A patent/JP2634319B2/ja not_active Expired - Lifetime
- 1990-01-04 DE DE69007506T patent/DE69007506T2/de not_active Expired - Fee Related
- 1990-01-04 AT AT90850005T patent/ATE103445T1/de not_active IP Right Cessation
- 1990-01-04 KR KR1019900702049A patent/KR960000608B1/ko not_active IP Right Cessation
- 1990-01-04 ES ES90850005T patent/ES2050419T3/es not_active Expired - Lifetime
- 1990-01-08 MY MYPI90000019A patent/MY104867A/en unknown
- 1990-01-11 NZ NZ232081A patent/NZ232081A/en unknown
- 1990-01-17 IE IE18190A patent/IE64267B1/en not_active IP Right Cessation
- 1990-01-17 CA CA002007973A patent/CA2007973C/en not_active Expired - Lifetime
- 1990-01-23 US US07/469,082 patent/US5093848A/en not_active Expired - Lifetime
- 1990-01-25 CN CN90100497A patent/CN1020532C/zh not_active Expired - Fee Related
- 1990-01-26 PT PT92981A patent/PT92981B/pt not_active IP Right Cessation
- 1990-09-13 NO NO903992A patent/NO301919B1/no not_active IP Right Cessation
- 1990-09-25 FI FI904710A patent/FI904710A0/fi not_active IP Right Cessation
-
1994
- 1994-06-28 SG SG84094A patent/SG84094G/en unknown
- 1994-08-04 HK HK78494A patent/HK78494A/xx not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102316287A (zh) * | 2010-07-09 | 2012-01-11 | 北京创毅视讯科技有限公司 | 一种解调模拟电视信号的方法和装置 |
CN102316287B (zh) * | 2010-07-09 | 2014-05-07 | 北京创毅视讯科技有限公司 | 一种解调模拟电视信号的方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
SE462943B (sv) | 1990-09-17 |
NZ232081A (en) | 1992-11-25 |
CA2007973C (en) | 1996-11-05 |
DE69007506D1 (de) | 1994-04-28 |
MY104867A (en) | 1994-06-30 |
PT92981A (pt) | 1990-07-31 |
AU619944B2 (en) | 1992-02-06 |
CA2007973A1 (en) | 1990-07-26 |
AU4964490A (en) | 1990-08-24 |
IE64267B1 (en) | 1995-07-26 |
SE8900282D0 (sv) | 1989-01-26 |
JPH03503831A (ja) | 1991-08-22 |
SG84094G (en) | 1994-11-25 |
PT92981B (pt) | 1997-12-31 |
ATE103445T1 (de) | 1994-04-15 |
FI904710A0 (fi) | 1990-09-25 |
ES2050419T3 (es) | 1994-05-16 |
EP0381637B1 (en) | 1994-03-23 |
HK78494A (en) | 1994-08-12 |
KR910700577A (ko) | 1991-03-15 |
NO903992D0 (no) | 1990-09-13 |
DK0381637T3 (da) | 1994-08-01 |
IE900181L (en) | 1990-07-26 |
DE69007506T2 (de) | 1994-06-30 |
NO903992L (no) | 1990-09-13 |
US5093848A (en) | 1992-03-03 |
JP2634319B2 (ja) | 1997-07-23 |
KR960000608B1 (ko) | 1996-01-09 |
WO1990009070A1 (en) | 1990-08-09 |
CN1020532C (zh) | 1993-05-05 |
NO301919B1 (no) | 1997-12-22 |
EP0381637A1 (en) | 1990-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1020532C (zh) | 控制相干无线电接收机频率的方法及其设备 | |
CN1020531C (zh) | 迅速控制相干无线电接收机频率的方法及其设备 | |
AU748411B2 (en) | Receiver, transmitter-receiver, and communication method | |
CN1070667C (zh) | 双向解调的方法和装置 | |
JP2904493B2 (ja) | データの無線伝送において迅速な基準の補捉および位相誤差補償を行なう装置および方法 | |
JP4188235B2 (ja) | 干渉しているデジタル変調された信号についてのパラメータ推定と追跡のためのシステム | |
EP0318685A2 (en) | Phase coherent TDMA quadrature receiver for multipath fading channels | |
CA2274101A1 (en) | Method and apparatus for bidirectional demodulation of digitally modulated signals | |
CN1415157A (zh) | 用于直接序列扩频系统的载波跟踪回路 | |
CN1061186C (zh) | 用于曼彻斯特编码fm信号的解码器 | |
EP1453261B1 (en) | Channel estimation method for a mobile communication system | |
US5313495A (en) | Demodulator for symbols transmitted over a cellular channel | |
CN108965179B (zh) | 增强遥测综合网系统在多径信道下的两步频偏估计方法 | |
CN1329786A (zh) | 同步跟踪方法 | |
CN1063600C (zh) | 用于码分多址通信系统接收机的检波器 | |
CN1130882C (zh) | 使用已接收信号方差来估计信道脉冲响应的方法和设备 | |
CN106341199B (zh) | 一种基于曼彻斯特码的信噪比确定方法 | |
CN1385007A (zh) | 利用信道自相关函数假设的多普勒扩展估算 | |
CN1130881C (zh) | 信道估算装置 | |
Schwoerer | VLSI suitable synchronization algorithms and architecture for IEEE 802.11 a physical layer | |
CN1274488A (zh) | 移动通信系统中多普勒漂移的补偿 | |
CN1443011A (zh) | 一种用于移动通信系统的均衡解调方法 | |
CN101584177B (zh) | 用于高速通信的改进的频率估计的系统和方法 | |
CN1215512A (zh) | 移动通信系统中的多普勒频移自适应补偿 | |
FI116179B (fi) | Menetelmä ja järjestelmä etenemisviiveen määrittämiseksi sekä elektroniikkalaite |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C15 | Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993) | ||
OR01 | Other related matters | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |