CN104425578B - 反向导通绝缘栅双极型晶体管 - Google Patents

反向导通绝缘栅双极型晶体管 Download PDF

Info

Publication number
CN104425578B
CN104425578B CN201310374500.7A CN201310374500A CN104425578B CN 104425578 B CN104425578 B CN 104425578B CN 201310374500 A CN201310374500 A CN 201310374500A CN 104425578 B CN104425578 B CN 104425578B
Authority
CN
China
Prior art keywords
reverse
type substrate
back side
insulated gate
gate bipolar
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310374500.7A
Other languages
English (en)
Other versions
CN104425578A (zh
Inventor
张硕
芮强
王根毅
邓小社
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Corp
Original Assignee
CSMC Technologies Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSMC Technologies Corp filed Critical CSMC Technologies Corp
Priority to CN201310374500.7A priority Critical patent/CN104425578B/zh
Publication of CN104425578A publication Critical patent/CN104425578A/zh
Application granted granted Critical
Publication of CN104425578B publication Critical patent/CN104425578B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/6634Vertical insulated gate bipolar transistors with a recess formed by etching in the source/emitter contact region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thyristors (AREA)

Abstract

本发明提供一种反向导通绝缘栅双极型晶体管,其包括N型衬底,形成于N型衬底正面的正面结构和形成于N型衬底背面的背面结构。背面结构包括形成于N型衬底背面的沟槽、形成于沟槽之间的背面P+区、设置于沟槽内的多晶硅以及形成于背面P+区和多晶硅上的背面金属层。该反向导通绝缘栅双极型晶体管采用多晶硅来填充反向导通绝缘栅双极型晶体管背面的沟槽。制造该反向导通绝缘栅双极型晶体管时只需要精确控制多晶硅的掺杂浓度就可以控制反向导通绝缘栅双极型晶体管背面的反向导通二极管的参数,工艺控制要求较低。该反向导通绝缘栅双极型晶体管对制造工艺控制要求较低,制造难度较小。

Description

反向导通绝缘栅双极型晶体管
技术领域
本发明涉及一种半导体元件,特别是涉及一种反向导通绝缘栅双极型晶体管。
背景技术
绝缘栅双极型晶体管(IGBT,Insulated Gate Bipolar Transistor)是一种常用的通过电压控制的功率开关器件。其具有输入电容大、输入阻抗高、驱动电流小、速度快、耐压高、热稳定性强、工作温度高、控制电路简单等特点,现阶段已经成为电力电子装置的主流器件。反向导通绝缘栅双极型晶体管是一种新型的IGBT器件,它是将IGBT结构以及反向导通二极管结构集成在同一个芯片上。这样可以改善非平衡载流子的通道,优化拖尾电流。反向导通IGBT器件具有小尺寸、高功率密度、低成本、高可靠性等诸多优点。
常见的反向导通IGBT的制造方法中对器件背面反向导通二极管结构的制造方法主要有两种。一种反向导通IGBT的反向导通二极管结构的制造方法是采用两次背面光刻来实现。具体为先进行有选择的注入和扩散形成P+型区域,然后再次进行有选择的注入和扩散形成N+型区域,这样就可以在反向导通IGBT 的背面间隔性的形成N+和P+区域。间隔性的N+和P+区域即为反向导通二极管结构。采用这种制造方法形成的反向导通IGBT的背面N+区域较浅,对工艺的控制要求较高。一旦N+区域的浓度偏高,所形成的反向导通IGBT正向导通时将无法形成大注入效应而丧失反向导通IGBT的功能。
另一种反向导通IGBT的反向导通二极管结构的制造方法如下。在正面工艺完成及背面P+层形成后,进行挖槽,然后利用背面金属填充槽,最终形成反向导通IGBT的反向导通二极管结构。该反向导通IGBT的反向导通二极管结构的制造方法主要采用挖槽填充背面金属的方式来形成反向导通二极管结构,但是反向导通IGBT背面槽内金属由于受限于反向导通IGBT集电极金属的要求,反向导通二极管的参数只能通过调节挖槽的宽度和深度来调节,工艺调节起来麻烦,对工艺控制要求较高。因此,从上述两种工艺方法可以看到,常见的反向导通IGBT器件背面反向导通二极管结构的制造方法制造工艺控制要求较高,制造难度较大。
发明内容
基于此,有必要提供一种反向导通绝缘栅双极型晶体管,制造该反向导通绝缘栅双极型晶体管时所需的工艺控制要求较低,制造难度较小。
一种反向导通绝缘栅双极型晶体管,包括N型衬底,形成于N型衬底正面的正面结构和形成于N型衬底背面的背面结构,所述背面结构包括形成于N型衬底背面的沟槽、形成于沟槽之间的背面P+区、设置于沟槽内的多晶硅以及形成于背面P+区和多晶硅上的背面金属层。
在其中一个实施例中,所述正面结构和背面结构之间的N型衬底中设有复合中心。
在其中一个实施例中,所述复合中心是采用电子或者质子对所述N型衬底进行辐照形成的。
在其中一个实施例中,所述N型衬底的背面形成的沟槽的形状为长方形。
在其中一个实施例中,所述N型衬底的背面形成的沟槽的深度为1~20μm,宽度为1~30μm,相邻两个沟槽的间距为50~300μm。
在其中一个实施例中,所述N型衬底的背面形成的沟槽中淀积的多晶硅为 N型多晶硅。
在其中一个实施例中,所述N型衬底的背面形成的沟槽中淀积的多晶硅的浓度为1E17~1E21cm-3
在其中一个实施例中,所述背面金属层自N型衬底向外依次为铝、钛、镍、银。
上述反向导通绝缘栅双极型晶体管采用多晶硅来填充反向导通绝缘栅双极型晶体管背面的沟槽。这样只需要精确控制多晶硅的掺杂浓度就可以控制反向导通绝缘栅双极型晶体管背面的反向导通二极管的参数,工艺控制要求较低。该反向导通绝缘栅双极型晶体管对制造工艺控制要求较低,制造难度较小。
附图说明
图1为一个实施例的反向导通绝缘栅双极型晶体管结构示意图;
图2为图1所示反向导通绝缘栅双极型晶体管的制造方法流程图;
图3~18为图2所示的场中止型绝缘栅双极型晶体管制造方法流程中对应的反向导通绝缘栅双极型晶体管的结构示意图。
具体实施方式
请参考图1,本发明的一个实施方式提供一种反向导通绝缘栅双极型晶体管。该反向导通绝缘栅双极型晶体管包括N型衬底110,形成于N型衬底110 正面的正面结构和形成于N型衬底110背面的背面结构。其中,正面结构与常用的反向导通绝缘栅双极型晶体管的正面结构相同。正面结构包括形成于N型衬底110上方的栅氧化层121,形成于栅氧化层121上方的多晶硅栅电极122,形成于栅氧化层121旁的P阱123、N+区124和正面P+区125,形成于多晶硅栅电极122上方的介质层126,形成于N+区124和介质层126上方的正面金属层128,以及形成于正面金属层128上方的钝化层129。背面结构包括形成于N 型衬底110背面的沟槽132、形成于沟槽132之间的背面P+区131、设置于沟槽 132内的多晶硅以及形成于背面P+区131和多晶硅上的背面金属层133。通过调整沟槽132内的多晶硅的电阻率和沟槽132的宽度可以改变该反向导通绝缘栅双极型晶体管的导通特性。例如,沟槽132内的多晶硅的电阻率越大,背面P+ 区131和沟槽132内的多晶硅之间的电位差越容易达到0.7V,越容易使得背面二极管导通,发生大注入效应。同样,沟槽132的宽度越窄,也越容易使得背面二极管导通,发生大注入效应。
该反向导通绝缘栅双极型晶体管的正面结构和背面结构之间的N型衬底 110中设有复合中心112。在该实施例中,复合中心112是采用电子或者质子对 N型衬底110进行辐照形成的。也就是说通过采用局部寿命控制技术在该反向导通绝缘栅双极型晶体管的N型衬底中引入复合中心112。这样可以很多程度的提高空穴的复合速率,明显的降低背面二极管的反向恢复时间和功耗。
另外,在该实施例中,该反向导通绝缘栅双极型晶体管的N型衬底110的背面形成的沟槽132的形状为长方形。N型衬底110的背面形成的沟槽132的深度为1~20μm,宽度为1~30μm,相邻两个沟槽132的间距为50~300μm。N型衬底110的背面形成的沟槽132中淀积的多晶硅为N型多晶硅。N型衬底110 的背面形成的沟槽132中淀积的多晶硅的浓度为1E17~1E21cm-3。背面金属层 133是铝-钛-镍-银结构。
下面将介绍一下该反向导通绝缘栅双极型晶体管制造方法。请参考图2,该反向导通绝缘栅双极型晶体管制造方法包括如下步骤。
步骤S111,制备N型衬底110。如图3所示。在该实施例中,N型衬底110 为N型硅衬底。
步骤S112,在N型衬底110正面生长栅氧化层121。如图4所示。此处栅氧化层121的厚度为600埃~1500埃。
步骤S113,在栅氧化层121上淀积多晶硅栅电极122。如图4所示。
步骤S114,通过光刻、刻蚀和离子注入工艺在N型衬底110上形成P阱123。请参考图5,通过光刻工艺选择性的刻蚀多晶硅栅电极122和栅氧化层121,从而刻蚀出P阱123的注入窗口。请参考图6,通过自对准注入工艺在P阱123 的注入窗口内注入P型杂质,然后通过推阱形成P阱123。
步骤S115,通过光刻和离子注入工艺在P阱123内形成N+区124和正面 P+区125。请参考图7,通过光刻工艺选择性的在P阱123中进行离子注入和推阱形成N+区124。请参考图8,通过光刻工艺选择性的在P阱123中进行离子注入和推阱形成正面P+区125。N+区124主要是用来做为该反向导通绝缘栅双极型晶体管的发射极。
步骤S116,在N型衬底110正面淀积介质层126。如图9所示。其中,此处介质层126的材质为二氧化硅和BPSG(硼磷硅玻璃, boro-phospho-silicate-glass)。
步骤S117,在介质层126上淀积保护层127。如图10所示。其中,保护层 127的材质为氮化硅。
步骤S118,通过背面减薄工艺减薄N型衬底110。该步骤S118主要是将N 型衬底110减薄到所需要到厚度。
步骤S121,在N型衬底110的背面注入P型杂质形成背面P+区域131。如图11所示。
步骤S122,采用光刻、刻蚀工艺在N型衬底110的背面形成沟槽132。如图12所示。在该实施例中,N型衬底110的背面形成的沟槽132的形状为长方形。当然,N型衬底110的背面形成的沟槽132也可以为圆形、椭圆形、梯形等合适的形状。当N型衬底110的背面形成的沟槽132的形状为长方形时,该沟槽132的深度可以为1~20μm,宽度为1~30μm,相邻两个沟槽132的间距为 50~300μm。
步骤S123,在N型衬底110的背面淀积多晶硅,并蚀刻掉沟槽132之外区域的多晶硅。如图13所示。该步骤S123主要是为了在沟槽132中填充多晶硅以形成反向导通二极管。所制造的反向导通绝缘栅双极型晶体管的背面反向导通二极管的参数可以通过调节沟槽132中多晶硅的掺杂浓度进行调节,工艺调节难度低,工艺控制容易。这样就能降低反向导通绝缘栅双极型晶体管的制造难度。当然,反向导通绝缘栅双极型晶体管的背面反向导通二极管的参数也可以通过调整沟槽132的宽度和深度来进行调节,或者同时调节沟槽132中多晶硅的掺杂浓度和沟槽132的宽度和深度进行调节。这样,就能降低反向导通绝缘栅双极型晶体管的工艺调节难度低,从而降低制造难度。在该实施例中,N 型衬底110的背面形成的沟槽132中淀积的多晶硅为N型多晶硅。沟槽132中淀积的N型多晶硅的掺杂浓度范围为1E17~1E21cm-3
步骤S124,去除N型衬底正面的保护层127。如图14所示。
步骤S125,选择性刻蚀介质层126形成短接N+区124和正面P+区125的接触孔,并形成正面金属层128。如图15所示。从上述反向导通绝缘栅双极型晶体管的制造流程可以看到,步骤S122和步骤S122是在步骤S116之后进行的。也就是说,在N型衬底110的背面形成沟槽132和在沟槽132中淀积多晶硅的步骤是在N型衬底110正面淀积介质层126之后进行制作,而不是在将整个反向导通绝缘栅双极型晶体管的正面工艺加工完成以后制作。这样的制造流程具有如下好处。首先,步骤S121中的N型衬底110的背面P型杂质注入之后,后续有孔回流(孔回流是在步骤S125,选择性刻蚀介质层126形成短接N+区124 和正面P+区125的接触孔,并形成正面金属层128中,该步骤S125的温度大概在850摄氏度左右)等正面热过程的存在,N型衬底110的背面P型杂质的激活率很高,不需要进行单独的退火。这样,可以省去N型衬底110的背面P 型杂质热退火的步骤。其次,N型衬底110的背面沟槽123中的多晶硅和正面的多晶硅分开进行工艺,这样多晶硅的掺杂浓度容易控制。
步骤S126,在N型衬底110正面淀积钝化层129。如图16所示。此处还会蚀刻出焊盘区域。
步骤S127,在N型衬底110背面进行背面金属化工艺,形成背面金属层133。如图17所示。在该实施例中,N型衬底110背面的背面金属层133自N型衬底向外依次为铝、钛、镍、银。也就是说最外层为金属银铝-钛-镍-银结构。
步骤S128,通过辐照技术控制N型衬底110中局部区域111的载流子寿命。如图18所示。在该实施例中,辐照技术采用电子或者质子对N型衬底110进行辐照以控制N型衬底110中局部区域111的载流子寿命。这样就完成了反向导通绝缘栅双极型晶体管的制造。
上述反向导通绝缘栅双极型晶体管采用多晶硅来填充反向导通绝缘栅双极型晶体管背面的沟槽。这样,在制造该反向导通绝缘栅双极型晶体管时,只需要精确控制多晶硅的掺杂浓度就可以控制反向导通绝缘栅双极型晶体管背面的反向导通二极管的参数,工艺控制要求较低。因此,该反向导通绝缘栅双极型晶体管对制造工艺控制要求较低,制造难度较小。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (7)

1.一种反向导通绝缘栅双极型晶体管,包括N型衬底,形成于N型衬底正面的正面结构和形成于N型衬底背面的背面结构,其特征在于,所述背面结构包括直接形成于N型衬底背面、且与所述N型衬底直接接触的沟槽、形成于沟槽之间的背面P+区、设置于沟槽内的多晶硅以及形成于背面P+区和多晶硅上的背面金属层,所述多晶硅与所述N型衬底直接接触;所述正面结构和背面结构之间的N型衬底中设有复合中心。
2.根据权利要求1所述的反向导通绝缘栅双极型晶体管,其特征在于,所述复合中心是采用电子或者质子对所述N型衬底进行辐照形成的。
3.根据权利要求1所述的反向导通绝缘栅双极型晶体管,其特征在于,所述N型衬底的背面形成的沟槽的形状为长方形。
4.根据权利要求3所述的反向导通绝缘栅双极型晶体管,其特征在于,所述N型衬底的背面形成的沟槽的深度为1~20μm,宽度为1~30μm,相邻两个沟槽的间距为50~300μm。
5.根据权利要求1所述的反向导通绝缘栅双极型晶体管,其特征在于,所述N型衬底的背面形成的沟槽中淀积的多晶硅为N型多晶硅。
6.根据权利要求5所述的反向导通绝缘栅双极型晶体管,其特征在于,所述N型衬底的背面形成的沟槽中淀积的多晶硅的掺杂浓度为1E17~1E21cm-3
7.根据权利要求1至6中任一权利要求所述的反向导通绝缘栅双极型晶体管,其特征在于,所述背面金属层自N型衬底向外依次为铝、钛、镍、银。
CN201310374500.7A 2013-08-23 2013-08-23 反向导通绝缘栅双极型晶体管 Active CN104425578B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310374500.7A CN104425578B (zh) 2013-08-23 2013-08-23 反向导通绝缘栅双极型晶体管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310374500.7A CN104425578B (zh) 2013-08-23 2013-08-23 反向导通绝缘栅双极型晶体管

Publications (2)

Publication Number Publication Date
CN104425578A CN104425578A (zh) 2015-03-18
CN104425578B true CN104425578B (zh) 2019-03-22

Family

ID=52974075

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310374500.7A Active CN104425578B (zh) 2013-08-23 2013-08-23 反向导通绝缘栅双极型晶体管

Country Status (1)

Country Link
CN (1) CN104425578B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345807B (zh) * 2021-04-19 2022-06-21 株洲中车时代半导体有限公司 一种半导体器件制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318399A (ja) * 2002-04-25 2003-11-07 Fuji Electric Co Ltd 半導体装置およびその製造方法
CN102800697A (zh) * 2012-08-24 2012-11-28 电子科技大学 一种具有高温自保护功能的igbt器件
CN202839616U (zh) * 2012-08-27 2013-03-27 宁波比亚迪半导体有限公司 一种实现局域寿命控制的igbt
CN104253153A (zh) * 2013-06-28 2014-12-31 无锡华润上华半导体有限公司 场截止型反向导通绝缘栅双极型晶体管及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103137472B (zh) * 2011-11-25 2016-06-08 上海华虹宏力半导体制造有限公司 结合快复管的igbt器件制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318399A (ja) * 2002-04-25 2003-11-07 Fuji Electric Co Ltd 半導体装置およびその製造方法
CN102800697A (zh) * 2012-08-24 2012-11-28 电子科技大学 一种具有高温自保护功能的igbt器件
CN202839616U (zh) * 2012-08-27 2013-03-27 宁波比亚迪半导体有限公司 一种实现局域寿命控制的igbt
CN104253153A (zh) * 2013-06-28 2014-12-31 无锡华润上华半导体有限公司 场截止型反向导通绝缘栅双极型晶体管及其制造方法

Also Published As

Publication number Publication date
CN104425578A (zh) 2015-03-18

Similar Documents

Publication Publication Date Title
CN104425245B (zh) 反向导通绝缘栅双极型晶体管制造方法
CN102881679B (zh) 一种集成了温度和电流传感功能的igbt芯片
JP2019096897A (ja) 半導体装置
US9786746B2 (en) Semiconductor device with improved reverse recovery characteristics
CN104425259B (zh) 反向导通绝缘栅双极型晶体管制造方法
CN103337498A (zh) 一种bcd半导体器件及其制造方法
CN102916042B (zh) 逆导igbt器件结构及制造方法
CN105679816A (zh) 一种沟槽栅电荷存储型igbt及其制造方法
CN106098762A (zh) 一种rc‑igbt器件及其制备方法
CN103050523B (zh) 绝缘栅双极型晶体管及其制造方法
CN106129110A (zh) 一种双通道rc‑igbt器件及其制备方法
CN106067481B (zh) 一种双通道rc-igbt器件及其制备方法
KR101041482B1 (ko) 반도체 과도전압 보호소자의 구조 및 그 제조방법
US20160211258A1 (en) Reverse-Conducting Gated-Base Bipolar-Conduction Devices and Methods with Reduced Risk of Warping
KR20150096914A (ko) 저정전용량 tvs 제조방법 및 그 방법으로 제조된 tvs 소자
CN104425578B (zh) 反向导通绝缘栅双极型晶体管
US11430780B2 (en) TVS device and manufacturing method therefor
CN111463270A (zh) 一种igbt结构及其制备方法
CN103441074A (zh) 一种制造集成有二极管的igbt器件的方法
CN103107189B (zh) Igbt背面结构及制备方法
CN104078494A (zh) 功率半导体设备及其制作方法
CN104425260A (zh) 反向导通场截止型绝缘栅双极型晶体管的制备方法
CN105529370A (zh) 一种mos触发负阻二极管及其制造方法
US11264376B2 (en) Bipolar semiconductor device and method for manufacturing such a semiconductor device
CN103022111A (zh) 具有低电阻集电区的双极晶体管及其制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant after: Wuxi Huarun Shanghua Technology Co., Ltd.

Address before: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant before: Wuxi CSMC Semiconductor Co., Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant