CN104424122A - 一种电子设备及内存划分方法 - Google Patents
一种电子设备及内存划分方法 Download PDFInfo
- Publication number
- CN104424122A CN104424122A CN201310407608.1A CN201310407608A CN104424122A CN 104424122 A CN104424122 A CN 104424122A CN 201310407608 A CN201310407608 A CN 201310407608A CN 104424122 A CN104424122 A CN 104424122A
- Authority
- CN
- China
- Prior art keywords
- processor
- storage area
- operating system
- electronic equipment
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明公开了一种电子设备,用于丰富电子设备能够处理的任务类型。所述电子设备包括:第一处理器;与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域。本发明还公开了一种内存划分方法。
Description
技术领域
本发明涉及计算机及嵌入式领域,特别涉及一种电子设备及内存划分方法。
背景技术
随着科学技术的不断发展,电子技术也得到了飞速的发展,电子产品的种类也越来越多,人们也享受到了科技发展带来的各种便利。现在人们可以通过各种类型的电子设备享受随着科技发展带来的舒适生活。比如,PC(个人计算机)等电子设备已经成为人们生活中一个不可或缺的部分,人们可以通过PC等电子设备进行工作、上网等操作,丰富人们的生活。
现有技术中,无论是PC、PAD还是手机,其中都会包括一个处理器,例如可以是CPU(中央处理器)或MCU(微控制单元)等等,处理器是电子设备的核心部件,处理器的性能能够在很大程度上决定整个电子设备的性能。
在实际应用中,随着用户的需求越来越多,用户可能在不同时候需要在一台电子设备中完成不同的任务。例如,如果所述电子设备中的处理器是酷睿i7处理器,而有时用户可能需要使用ARM处理器来完成相应任务,根据现有技术的现状,这种需求是无法满足的,可见,现有技术中电子设备的架构决定了这些电子设备能够完成的任务类型过于单一,能够完成的任务量也明显不足,对于用户来说这些电子设备也无法进一步满足用户需求。
发明内容
本发明实施例提供一种电子设备及内存划分方法,用于解决现有技术中电子设备中只有一个处理器时所述电子设备能够完成的任务单一、能完成的任务量不足的技术问题,实现了丰富电子设备能够处理的任务类型的技术效果。
一种电子设备,所述电子设备包括:
第一处理器;
与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;
易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;
其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域;
其中,所述第一处理器通过所述第三存储区域向所述第二处理器发送所述第一数据或通过所述第三存储区域从所述第二处理器获取所述第二数据,所述第二处理器通过所述第三存储区域向所述第一处理器发送所述第二数据或通过所述第三存储区域从所述第一处理器获取所述第一数据。
较佳的,所述电子设备还包括一处理芯片,所述第一处理器与所述第二处理器封装于所述处理芯片上,所述处理芯片还包括分别与所述第一处理器及所述第二处理器相连的中断控制器,用于将所述第一处理器发送的第一指令传输至所述第二处理器,或将所述第二处理器发送的第二指令传输至所述第一处理器。
较佳的,所述电子设备还包括一处理芯片,所述第一处理器与所述第二处理器封装于所述处理芯片上,所述处理芯片中还包括互联单元;所述第一处理器通过第一总线与所述互联单元相连,所述第二处理器通过第二总线与所述互联单元相连,所述互联单元还与所述易失性存储器相连;其中,所述第一总线与所述第二总线为相同类型的总线,或所述第一总线与所述第二总线为不同类型的总线;
所述第一处理器通过所述互联单元向所述易失性存储器中写入所述第一数据或从所述易失性存储器中读取所述第二数据,所述第二处理器通过所述互联单元向所述易失性存储器中写入所述第二数据或从所述易失性存储器中读取所述第一数据。
较佳的,所述电子设备还包括内存控制器,所述互联单元通过所述内存控制器与所述易失性存储器相连;
所述内存控制器用于保存所述第一处理器与所述第一存储区域之间的第一对应关系、所述第二处理器与所述第二存储区域之间的第二对应关系、和所述第一处理器及所述第二处理器与所述第三存储区域之间的第三对应关系,以使所述第一处理器能够根据所述第一对应关系访问所述第一存储区域和根据所述第三对应关系访问所述第三存储区域,及使所述第二处理器能够根据所述第二对应关系访问所述第二存储区域和根据所述第三对应关系访问所述第三存储区域。
较佳的,所述易失性存储器和所述内存控制器均位于所述处理芯片上。
较佳的,所述易失性存储器和所述内存控制器均位于所述处理芯片外。
较佳的,所述电子设备还包括第一内存管理单元及图形处理器;所述互联单元通过所述第一内存管理单元与所述图像处理器相连。
较佳的,所述电子设备还包括第二内存管理单元、网络互连单元及至少一个外设控制器;所述互联单元通过所述第二内存管理单元与所述网络互连单元相连,所述网络互连单元还与所述至少一个外设控制器相连。
较佳的,所述第一处理器对应于第一操作系统,所述第二处理器对应于第二操作系统;其中,所述第一操作系统与所述第二操作系统相同或不同。
较佳的,所述第一存储区域包括第一动态存储区域和第一静态存储区域,所述第二存储区域包括第二动态存储区域和第二静态存储区域;
所述第一动态存储区域用于存储与所述第一处理器相关的第一操作系统数据;
所述第一静态存储区域用于存储与所述第一处理器相关的第一非操作系统数据;
所述第二动态存储区域用于存储与所述第二处理器相关的第二操作系统数据;
所述第二静态存储区域用于存储与所述第二处理器相关的第二非操作系统数据;
其中,当所述电子设备的操作系统由所述第一操作系统切换到所述第二操作系统,或由所述第二操作系统切换到所述第一操作系统时,所述易失性存储器释放所述第一动态存储区域及所述第二动态存储区域。
一种内存划分方法,应用于电子设备,所述电子设备包括第一处理器、与所述第一处理器相连的第二处理器,及与所述第一处理器及所述第二处理器分别相连的易失性存储器,所述方法包括以下步骤:
获得第一触发信息;
根据所述第一触发信息,将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域。
较佳的,获得第一触发信息,包括:
获得用于开启所述电子设备的开启指令;
通过执行所述开启指令,获得所述第一触发信息。
较佳的,在所述电子设备还包括与所述易失性存储器连接的内存控制器时,在将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域之后,还包括:将获得的所述易失性存储器的分区信息存储到所述内存控制器中。
较佳的,在将获得的所述易失性存储器的分区信息存储到所述内存控制器中之后,还包括:
获得所述第一处理器发送的访问所述易失性存储器中的第一地址的第一访问指令;
根据所述内存控制器存储的所述分区信息判断所述第一地址是否属于所述第一存储区域或所述第三存储区域;
当所述第一地址属于所述第一存储区域或所述第三存储区域时,通过所述内存控制器访问所述第一地址。
较佳的,在将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域之后,所述方法还包括步骤:
将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域;
其中,所述第一动态存储区域用于存储与所述第一处理器相关的第一操作系统数据,所述第一静态存储区域用于存储与所述第一处理器相关的第一非操作系统数据,所述第二动态存储区域用于存储与所述第二处理器相关的第二操作系统数据,所述第二静态存储区域用于存储与所述第二处理器相关的第二非操作系统数据。
较佳的,所述电子设备的当前操作系统为所述第一操作系统时,在将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域之后,所述方法还包括步骤:
获得将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统的第一切换指令;
将所述第一动态存储区域对应的第一动态存储区域信息、所述第二动态存储区域对应的第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据存储至与所述易失性存储器不同的至少一个第一存储器中;
释放所述第一动态存储区域和所述第二动态存储区域;
执行所述第一切换指令,将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统。
较佳的,将所述第一动态存储区域对应的第一动态存储区域信息、所述第二动态存储区域对应的第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据存储至与所述易失性存储器不同的至少一个第一存储器中的步骤包括:
将所述第一动态存储区域信息和所述第二动态存储区域信息存储至所述第三存储区域,及,将所述第一操作系统数据和所述第二操作系统数据存储至所述电子设备中的至少一个非易失性存储器。
较佳的,在执行所述第一切换指令,将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统之后,所述方法还包括步骤:
从所述至少一个第一存储器获取所述第二动态存储区域信息和所述第二操作系统数据;
根据所述第二动态存储区域信息和所述第二操作系统数据,恢复所述第二动态存储区域。
本发明实施例提供一种电子设备,所述电子设备可以包括:第一处理器;与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域;其中,所述第一处理器通过所述第三存储区域向所述第二处理器发送所述第一数据或通过所述第三存储区域从所述第二处理器获取所述第二数据,所述第二处理器通过所述第三存储区域向所述第一处理器发送所述第二数据或通过所述第三存储区域从所述第一处理器获取所述第一数据。
本发明实施例中,所述电子设备中包括有两个不同结构的处理器,每个处理器都能够完成自己能够完成的功能,这样所述电子设备能够完成的任务类型较多,能够完成的任务量也较为丰富。并且,这两个处理器可以共用一个易失性存储器来交换数据,以实现两个处理器之间的数据互通,只用一个易失性存储器即实现了两个处理器之间的数据传输,实现方式简单,且较为节约硬件资源。
附图说明
图1为本发明实施例中电子设备的主要结构图;
图2A为本发明实施例中易失性存储器示意图;
图2B为本发明实施例中处理芯片示意图;
图3本发明实施例中电子设备的详细结构图;
图4为本发明实施例中易失性存储器详细示意图;
图5为本发明实施例中内存划分方法的主要流程图。
具体实施方式
本发明实施例提供一种电子设备,所述电子设备可以包括:第一处理器;与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域;其中,所述第一处理器通过所述第三存储区域向所述第二处理器发送所述第一数据或通过所述第三存储区域从所述第二处理器获取所述第二数据,所述第二处理器通过所述第三存储区域向所述第一处理器发送所述第二数据或通过所述第三存储区域从所述第一处理器获取所述第一数据。
本发明实施例中,所述电子设备中包括有两个不同结构的处理器,每个处理器都能够完成自己能够完成的功能,这样所述电子设备能够完成的任务类型较多,能够完成的任务量也较为丰富。并且,这两个处理器可以共用一个易失性存储器来交换数据,以实现两个处理器之间的数据互通,只用一个易失性存储器即实现了两个处理器之间的数据传输,实现方式简单,且较为节约硬件资源。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例中,所述电子设备可以是PC(个人计算机)、笔记本、PAD(平板电脑)、手机等等不同的电子设备,本发明对此不作限制。
另外,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
下面结合附图对本发明优选的实施方式进行详细说明。
实施例一
请参见图1,本发明实施例提供一种电子设备,所述电子设备可以包括第一处理器101、第二处理器102和易失性存储器103。
所述第二处理器102可以与所述第一处理器101相连,且,所述第二处理器102与所述第一处理器101可以是不同结构的处理器。
其中,所述第一处理器101与所述第二处理器102是不同结构的处理器,可以包括两层含义:
一、所述第一处理器101与所述第二处理器102是完全不同类型的处理器。例如,所述第一处理器101是X86处理器,所述第二处理器102是ARM处理器。
二、所述第一处理器101与所述第二处理器102的类型相同,例如可以是同一架构,但生产商可能不同。例如,所述第一处理器101与所述第二处理器102可能都是INTEL架构的,但生产商不同。或者,所述第一处理器101与所述第二处理器102可能都是同一架构的,生产商也相同,但可能是同一系列中的不同版本,例如所述第一处理器101与所述第二处理器102可能都是ARM架构的,生产商也相同,但版本不同。
这样的两个处理器所能够处理的任务可能是不相同的,而本发明实施例中将这样两个处理器集成到一个电子设备中,所述电子设备能完成的任务就会较为丰富。
所述易失性存储器103可以与所述第一处理器101和所述第二处理器102分别相连,可以用于存储来自所述第一处理器101的第一数据,和/或,来自所述第二处理器102的第二数据。
本发明实施例中,所述易失性存储器103可以包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域。
本发明实施例中,所述第一存储区域、所述第二存储区域和所述第三存储区域三者之间可以均不存在重叠部分,且,所述第一存储区域的存储空间大小、所述第二存储区域的存储空间大小与所述第三存储区域的存储空间大小之和可以正好等于所述易失性存储器103的存储空间大小。
请参见图2A,为所述易失性存储器103示意图。图2A中的1表示所述第一存储区域,图2A中的2表示所述第二存储区域,图2A中的3表示所述第三存储区域。
其中,所述第一存储区域的大小、所述第二存储区域的大小和所述第三存储区域的大小可以由所述电子设备随机分配,或者也可以是所述电子设备在出厂时即行设定好,或者也可以由用户自行设定,图2A只是给出一个示意,并不代表各存储区域的实际大小。
例如,所述第一存储区域可以用于存储属于所述第一处理器101的数据,所述第二存储器可以用于存储属于所述第二处理器102的数据,所述第三存储区域可以是所述第一处理器101和所述第二处理器102所共用的区域。
这样,所述第一处理器101可以将只属于自己的数据存储到所述第一存储区域中,所述第二处理器102可以将只属于自己的数据存储到所述第二存储区域中,所述第一处理器101和所述第二处理器103可以通过所述第三存储区域进行数据交互,两个处理器在所述易失性存储器103中分别有属于自己的存储区域,也有用于进行交互的区域,在存取数据时可以较有条理,避免混乱。
其中,所述第一处理器101可以通过所述易失性存储器103向所述第二处理器102发送所述第一数据,或所述第一处理器101可以通过所述易失性存储器103从所述第二处理器102获取所述第二数据。较佳的,所述第一处理器101可以通过所述第三存储区域向所述第二处理器102发送所述第一数据,或所述第一处理器101可以通过所述第三存储区域从所述第二处理器102获取所述第二数据。
即,所述第一处理器101可以将所述第一数据发送给所述易失性存储器103,如果所述第二处理器102需要获取所述第一数据,可以直接从所述易失性存储器103中进行获取。较佳的,可以是所述第一处理器101可以将所述第一数据发送给所述易失性存储器103的所述第三存储区域,如果所述第二处理器102需要获取所述第一数据,可以直接从所述第三存储区域中进行获取。或者也可以是,当所述第一处理器101需要将所述第一数据发送给所述第二处理器102时,可以首先将所述第一数据发送给所述易失性存储器103的所述第三存储区域,所述第二处理器102可以从所述第三存储区域中进行获取。
且,所述第一处理器101需要获取所述第二数据时,可以直接从所述易失性存储器103中进行获取。较佳的,所述第一处理器101需要获取所述第二数据时,可以直接从所述易失性存储器103的所述第三存储区域中进行获取。或者也可以是,所述第一处理器101需要从所述第二处理器102中获取所述第二数据时,如果所述第二处理器102已经将所述第二数据存储到了所述易失性存储器103的所述第三存储区域中,则所述第一处理器101可以直接从所述第三存储区域中进行获取。
其中,所述第二处理器102可以通过所述易失性存储器103向所述第一处理器101发送所述第二数据,或所述第二处理器102可以通过所述易失性存储器103从所述第一处理器101获取所述第一数据。较佳的,所述第二处理器102可以通过所述第三存储区域向所述第一处理器101发送所述第二数据,或所述第二处理器102可以通过所述第三存储区域从所述第一处理器101获取所述第一数据。
即,所述第二处理器102可以将所述第二数据发送给所述易失性存储器103,如果所述第一处理器101需要获取所述第二数据,可以直接从所述易失性存储器103中进行获取。较佳的,所述第二处理器102可以将所述第二数据发送给所述易失性存储器103的所述第三存储区域,如果所述第一处理器101需要获取所述第二数据,可以直接从所述第三存储区域中进行获取。或者也可以是,当所述第二处理器102需要将所述第二数据发送给所述第一处理器101时,可以首先将所述第二数据发送给所述易失性存储器103的所述第三存储区域,所述第一处理器101可以从所述第三存储区域中进行获取。
且,所述第二处理器102需要获取所述第一数据时,可以直接从所述易失性存储器103中进行获取。较佳的,所述第二处理器102需要获取所述第一数据时,可以直接从所述易失性存储器103的所述第三存储区域中进行获取。或者也可以是,所述第二处理器102需要从所述第一处理器101中获取所述第一数据时,如果所述第一处理器101已经将所述第一数据存储到了所述易失性存储器103的所述第三存储区域中,则所述第二处理器102可以直接从所述第三存储区域中进行获取。
较佳的,本发明实施例中,所述电子设备还可以包括有一处理芯片,所述第一处理器101和所述第二处理器102可以均位于所述处理芯片上,例如,所述第一处理器101和所述第二处理器102可以均封装于所述处理芯片上。这样可以节省外围电路,减少硬件的使用,缩小所述电子设备的内部空间,有利于所述电子设备向轻、薄、小的方向发展。
请参见图2B,为所述处理芯片示意图。所述处理芯片中除包括所述第一处理器101和所述第二处理器102之外,还可以包括一中断控制器201,所述中断控制器201可以与所述第一处理器101及所述第二处理器102均相连,可以用于将所述第一处理器101发送的第一指令传输至所述第二处理器102,或将所述第二处理器102发送的第二指令传输至所述第一处理器101。
即,所述第一处理器101需要向所述第二处理器102发送所述第一指令时,可以将所述第一指令发送给所述中断控制器201,由所述中断控制器201将所述第一指令发送给所述第二处理器102。同样的,所述第二处理器102需要向所述第一处理器101发送所述第一指令时,可以将所述第一指令发送给所述中断控制器201,由所述中断控制器201将所述第一指令发送给所述第一处理器101。
例如,如果所述第一处理器101需要传输所述第一数据给所述第一处理器101,那么所述第一处理器101可以首先判断所述第二处理器102是否正在所述易失性存储器103中进行操作,即可以判断B-done(所述第二处理器102是否准备好的信号)是否有效,如果判断B-done有效,则可以确定所述第二处理器102当前没有在所述易失性存储器103中进行操作,所述第一处理器101可以向所述易失性存储器103中写入所述第一数据,在写入完成后,所述第一处理器101可以通过所述中断控制器201向所述第二处理器102发送第一数据准备完成消息,所述第二处理器102在接收到所述第一数据准备完成消息后,可以从所述易失性存储器103中获取所述第一数据。较佳的,所述第二处理器102在获取所述第一数据完毕后,可以通过所述中断控制器201向所述第一处理器101发送第一数据获取完成消息,以通知所述第一处理器101,所述第一数据已获取完毕。
例如,如果所述第二处理器102需要传输所述第二数据给所述第二处理器102,那么所述第二处理器102可以首先判断所述第一处理器101是否正在所述易失性存储器103中进行操作,即可以判断A-done(所述第一处理器101是否准备好的信号)是否有效,如果判断A-done有效,则可以确定所述第一处理器101当前没有在所述易失性存储器103中进行操作,所述第二处理器102可以向所述易失性存储器103中写入所述第二数据,在写入完成后,所述第二处理器102可以通过所述中断控制器201向所述第一处理器101发送第二数据准备完成消息,所述第一处理器101在接收到所述第二数据准备完成消息后,可以从所述易失性存储器103中获取所述第二数据。较佳的,所述第一处理器101在获取所述第二数据完毕后,可以通过所述中断控制器201向所述第二处理器102发送第二数据获取完成消息,以通知所述第二处理器102,所述第二数据已获取完毕。
请参见图3,较佳的,本发明实施例中,所述电子设备可以包括所述处理芯片,图3中为了便于表示所述处理芯片,可以为其编号为301。所述第一处理器101与所述第二处理器102可以封装于所述处理芯片301上。
所述处理芯片301中还可以包括一互联单元302。所述第一处理器101可以通过第一总线与所述互联单元302相连,所述第二处理器102可以通过第二总线与所述互联单元302相连,所述第一总线的类型与所述第二总线的类型可以为同一类型,或者所述第一总线的类型与所述第二总线的类型也可以为不同类型。所述互联单元302还可以与所述易失性存储器103相连。
具体的,本发明实施例中,所述第一处理器101可以通过所述互联单元302向所述易失性存储器103中写入所述第一数据,或可以从所述易失性存储器103中读取所述第二数据,所述第二处理器102可以通过所述互联单元302向所述易失性存储器103中写入所述第二数据,或可以从所述易失性存储器103中读取所述第一数据。也就是说,所述第一处理器101与所述易失性存储器103具体可以是通过所述互联单元302相连,所述第二处理器102与所述易失性存储器103具体也可以是通过所述互联单元302相连。
较佳的,所述电子设备还包括有内存控制器303,如图3所示,所述内存控制器302一端可以与所述互联单元302相连,另一端可以与所述易失性存储器103相连,即,所述互联单元302可以通过所述内存控制器303与所述易失性存储器103相连。例如,所述内存控制器303具体可以是DMC(动态内存控制器)。
其中,所述内存控制器303可以用于将来自所述第一处理器101的所述第一数据写入所述易失性存储器103,或可以用于将所述易失性存储器103中的所述第二数据发送至所述第一处理器101,及,可以用于用于将来自所述第二处理器102的所述第二数据写入所述易失性存储器103,或可以用于将所述易失性存储器103中的所述第一数据发送至所述第二处理器102。即,无论是所述第一处理器101还是所述第二处理器102,其对所述易失性存储器103进行操作时都可以是通过所述内存控制器303来进行操作。
本发明实施例中,所述易失性存储器103和所述内存控制器303均可以位于所述处理芯片301上,例如,所述易失性存储器103和所述内存控制器303均可以封装于所述处理芯片301上。图3即是以将所述第一处理器101、所述第二处理器102、所述中断控制器201、所述内存控制器303及所述易失性存储器103均封装于所述处理芯片301上为例。
或者,所述易失性存储器103和所述内存控制器303均可以位于所述处理芯片301外,与所述处理芯片301相连。
本发明实施例中,因将所述易失性存储器103划分为了所述第一存储区域、所述第二存储区域和所述第三存储区域,因此,在将所述易失性存储器103进行区域划分完毕后,在所述第一存储区域与所述第一处理器101之间存在第一对应关系,在所述第二存储区域与所述第二处理器102之间存在第二对应关系,在所述第一处理器101和所述第二处理器102与所述第三存储区域之间存在第三对应关系,所述电子设备可以将这些对应关系均保存在所述内存控制器303中。这样,所述第一处理器101能够根据所述第一对应关系访问所述第一存储区域和根据所述第三对应关系访问所述第三存储区域,及所述第二处理器102能够根据所述第二对应关系访问所述第二存储区域和根据所述第三对应关系访问所述第三存储区域。
请继续参见图3,所述电子设备还可以包括第一内存管理单元304和图形处理器305,所述互联单元302可以通过所述第一内存管理单元304与所述图形处理器305相连。例如所述图形处理器305具体可以是GPU(GraphicProcessing Unit,图形处理器),例如所述第一内存管理单元304具体可以是MMU(Memory Management Unit,内存管理单元)。
其中,所述第一内存管理单元304和图形处理器305可以位于所述处理芯片301上,例如所述第一内存管理单元304和图形处理器305可以封装于所述处理芯片301上,或者,所述第一内存管理单元304和图形处理器305也可以位于所述处理芯片301外。
请继续参见图3,所述电子设备还可以包括第二内存管理单元306、网络互连单元307及至少一个外设控制器308。图3中是以3个外设控制器307为例进行说明。
其中,所述第二内存管理单元306例如可以是MMU,所述网络互连单元307例如可以是NIC(Network Interface Card,网络适配器),所述外设控制器308可以用于对外设进行控制,例如,对于不同的外设,可以有不同的所述外设控制器308进行控制。
从图3中可以看出,所述互联单元302可以通过所述第二内存管理单元306与所述网络互连单元307相连,所述网络互连单元307还与所述至少一个外设控制器308相连。
本发明实施例中,所述第一处理器101可以对应于第一操作系统,所述第二处理器102可以对应于第二操作系统。
其中,所述第一操作系统与所述第二操作系统可以相同,例如,所述第一操作系统和所述第二操作系统可以均是X86操作系统,或者所述第一操作系统和所述第二操作系统可以均是ARM操作系统。
或者,所述第一操作系统与所述第二操作系统也可以不同,例如,所述第一操作系统可以是X86操作系统,所述第二操作系统可以是ARM操作系统,等等。
较佳的,本发明实施例中,所述第一存储区域可以包括第一动态存储区域和第一静态存储区域,所述第二存储区域可以包括第二动态存储区域和第二静态存储区域。
请参见图4,为所述易失性存储器103的详细示意图。图4中的10表示所述第一存储区域,11表示所述第一动态存储区域,12表示所述第一静态存储区域,20表示所述第二存储区域,21表示所述第二动态存储区域,22表示所述第二静态存储区域,30表示所述第三存储区域。
本发明实施例中,所述第一动态存储区域可以用于存储与所述第一处理器相关的第一操作系统数据。
所述第一静态存储区域可以用于存储与所述第一处理器相关的第一非操作系统数据。
所述第二动态存储区域可以用于存储与所述第二处理器相关的第二操作系统数据。
所述第二静态存储区域可以用于存储与所述第二处理器相关的第二非操作系统数据。
具体的,本发明实施例中,当所述电子设备的操作系统由所述第一操作系统切换到所述第二操作系统,或由所述第二操作系统切换到所述第一操作系统时,所述易失性存储器103可以释放所述第一动态存储区域及所述第二动态存储区域。
实施例二
请参见图5,本发明实施例提供一种内存划分方法,所述方法可以应用于电子设备,所述电子设备可以包括第一处理器101、与所述第一处理器101相连的第二处理器102、及与所述第一处理器101和所述第二处理器102分别相连的易失性存储器103。所述方法的主要流程如下:
步骤501:获得第一触发信息。
较佳的,本发明实施例中,获得第一触发信息,具体可以是:获得用于开启所述电子设备的开启指令,通过执行所述开启指令,获得所述第一触发信息。也就是,在开启所述电子设备时,所述电子设备可以获得所述第一触发信息。
步骤502:根据所述第一触发信息,将所述易失性存储器103的存储区域划分为对应于所述第一处理器101的第一存储区域、对应于所述第二处理器102的第二存储区域、及为所述第一处理器101和所述第二处理器102所共用的第三存储区域。
本发明实施例中,所述第一处理器101可以对应于第一操作系统,所述第二处理器102可以对应于第二操作系统,所述第一操作系统与所述第二操作系统可以是相同的操作系统,例如可以都是X86操作系统,或者可以都是ARM操作系统,或者所述第一操作系统与所述第二操作系统也可以是不同的操作系统,例如所述第一操作系统是X86操作系统,所述第二操作系统是ARM操作系统,等等。
本发明实施例中,所述电子设备还可以包括与所述易失性存储器103相连的内存控制器303。那么,在步骤502之后,还可以包括:将获得的所述易失性存储器103的分区信息存储到所述内存控制器303中。
本发明实施例中,因将所述易失性存储器103划分为了所述第一存储区域、所述第二存储区域和所述第三存储区域,因此,在将所述易失性存储器103进行区域划分完毕后,在所述第一存储区域与所述第一处理器101之间存在第一对应关系,在所述第二存储区域与所述第二处理器102之间存在第二对应关系,在所述第一处理器101和所述第二处理器102与所述第三存储区域之间存在第三对应关系,所述第一对应关系、所述第二对应关系和所述第三对应关系例如可以称为所述易失性存储器103的分区信息,则所述电子设备可以将所述分区信息均保存在所述内存控制器303中。
这样,所述第一处理器101能够根据所述第一对应关系访问所述第一存储区域和根据所述第三对应关系访问所述第三存储区域,及所述第二处理器102能够根据所述第二对应关系访问所述第二存储区域和根据所述第三对应关系访问所述第三存储区域。
进一步的,本发明一实施例中,在将所述分区信息存储到所述内存控制器303中之后,还可以包括:获得所述第一处理器101发送的访问所述易失性存储器103中的第一地址的第一访问指令,根据所述内存控制器303存储的所述分区信息判断所述第一地址是否属于所述第一存储区域或所述第三存储区域,当所述第一地址属于所述第一存储区域或所述第三存储区域时,通过所述内存控制器303访问所述第一地址。
本发明实施例中,在将所述分区信息进行存储后,所述第一处理器101可能需要访问所述易失性存储器103,则所述第一处理器101可以发送用于访问所述第一地址的所述第一访问指令,所述电子设备可以根据所述内存控制器303存储的所述分区信息来判断所述第一地址是否属于所述第一存储区域或属于所述第三存储区域,也就是判断所述第一地址是否属于允许所述第一处理器101访问的地址,如果确定所述第一地址为允许所述第一处理器101访问的地址,则所述电子设备可以确定所述第一处理器101通过所述内存控制器303访问所述第一地址。
进一步的,本发明实施例中,在步骤502之后还可以包括:将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域。其中,所述第一动态存储区域用于存储与所述第一处理器相关的第一操作系统数据,所述第一静态存储区域用于存储与所述第一处理器相关的第一非操作系统数据,所述第二动态存储区域用于存储与所述第二处理器相关的第二操作系统数据,所述第二静态存储区域用于存储与所述第二处理器相关的第二非操作系统数据。
进一步的,本发明实施例中,例如所述电子设备的当前操作系统为所述第一操作系统,则,在将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域之后,还可以包括:获得将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统的第一切换指令,在获得所述第一切换指令后,将所述第一动态存储区域对应的第一动态存储区域信息、所述第二动态存储区域对应的第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据存储至与所述易失性存储器103不同的至少一个第一存储器中,释放所述第一动态存储区域和所述第二动态存储区域,执行所述第一切换指令,将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统。
本发明实施例中,所述第一动态存储区域信息例如可以是所述第一动态存储区域所占用的存储空间地址信息、存储空间大小信息等等可能的与所述第一动态存储区域相关的信息,所述第二动态存储区域信息例如可以是所述第二动态存储区域所占用的存储空间地址信息、存储空间大小信息等等可能的与所述第二动态存储区域相关的信息,所述第一操作系统数据可以是与所述第一操作系统相关的数据,所述第一非操作系统数据可以是与所述第一操作系统无关的数据,所述第二操作系统数据可以是与所述第二操作系统相关的数据,所述第二非操作系统数据可以是与所述第二操作系统无关的数据。
当所述电子设备的操作系统需要由所述第一操作系统切换至所述第二操作系统时,所述电子设备可以获得所述第一切换指令,则所述电子设备可以将所述第一动态存储区域信息、所述第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据分别存储至与所述易失性存储器103不同的至少一个第一存储器中。较佳的,可以将所述第一动态存储区域信息、所述第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据均存储至所述第三存储区域中,这样在重新进行恢复时因读取速度较快,显然的也会加快恢复速度。
但所述第三存储区域中的存储空间可能有限,因此所述第一动态存储区域信息、所述第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据可能需要分别进行存储。较佳的,可以将所述第一动态存储区域信息和所述第二动态存储区域信息存储至所述第三存储区域,这样在恢复时可以较为快速地重新根据所述第一动态存储区域信息和所述第二动态存储区域信息进行区域划分,及将所述第一操作系统数据和所述第二操作系统数据存储至所述电子设备中的至少一个非易失性存储器。例如,所述第一操作系统数据和所述第二操作系统数据可以分别存储至不同的存储器,或者,所述第一操作系统数据和所述第二操作系统数据也可以存储至一个存储器。这样,将所述第一动态存储区域信息、所述第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据进行分别存储,避免将其进行统一存储时可能遇到的存储空间有限的问题,有效利用存储空间。
在将所述第一动态存储区域信息、所述第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据进行存储后,所述电子设备可以释放所述第一动态存储区域和所述第二动态存储区域,便于进行动态管理。
在释放所述第一动态存储区域和所述第二动态存储区域后,所述电子设备可以控制当前操作系统由所述第一操作系统切换为所述第二操作系统。
进一步的,本发明一实施例中,在将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统之后,还可以包括:从所述至少一个第一存储器获取所述第二动态存储区域信息和所述第二系统数据,根据所述第二动态存储区域信息和所述第二系统数据,恢复所述第二动态存储区域。
在将操作系统切换至所述第二操作系统后,所述电子设备可以分别从存储所述第二动态存储区域信息的所述第一存储器和存储所述第二操作系统数据的所述第一存储器中分别获取所述第二动态存储区域信息和所述第二操作系统数据,以根据所述第二动态存储区域信息和所述第二操作系统数据恢复所述第二动态存储区域。
本发明实施例提供一种电子设备,所述电子设备可以包括:第一处理器;与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域;其中,所述第一处理器通过所述第三存储区域向所述第二处理器发送所述第一数据或通过所述第三存储区域从所述第二处理器获取所述第二数据,所述第二处理器通过所述第三存储区域向所述第一处理器发送所述第二数据或通过所述第三存储区域从所述第一处理器获取所述第一数据。
本发明实施例中,所述电子设备中包括有两个不同结构的处理器,每个处理器都能够完成自己能够完成的功能,这样所述电子设备能够完成的任务类型较多,能够完成的任务量也较为丰富。并且,这两个处理器可以共用一个易失性存储器来交换数据,以实现两个处理器之间的数据互通,只用一个易失性存储器即实现了两个处理器之间的数据传输,实现方式简单,且较为节约硬件资源。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以对本申请的技术方案进行了详细介绍,但以上实施例的说明只是用于帮助理解本发明的方法及其核心思想,不应理解为对本发明的限制。本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。
Claims (18)
1.一种电子设备,其特征在于,所述电子设备包括:
第一处理器;
与所述第一处理器相连的第二处理器;其中,所述第一处理器与所述第二处理器为不同结构的处理器;
易失性存储器,与所述第一处理器及所述第二处理器分别相连,用于存储来自所述第一处理器的第一数据和/或来自所述第二处理器的第二数据;
其中,所述易失性存储器包括对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域;
其中,所述第一处理器通过所述第三存储区域向所述第二处理器发送所述第一数据或通过所述第三存储区域从所述第二处理器获取所述第二数据,所述第二处理器通过所述第三存储区域向所述第一处理器发送所述第二数据或通过所述第三存储区域从所述第一处理器获取所述第一数据。
2.如权利要求1所述的电子设备,其特征在于,所述电子设备还包括一处理芯片,所述第一处理器与所述第二处理器封装于所述处理芯片上,所述处理芯片还包括分别与所述第一处理器及所述第二处理器相连的中断控制器,用于将所述第一处理器发送的第一指令传输至所述第二处理器,或将所述第二处理器发送的第二指令传输至所述第一处理器。
3.如权利要求1或2所述的电子设备,其特征在于,所述电子设备还包括一处理芯片,所述第一处理器与所述第二处理器封装于所述处理芯片上,所述处理芯片中还包括互联单元;所述第一处理器通过第一总线与所述互联单元相连,所述第二处理器通过第二总线与所述互联单元相连,所述互联单元还与所述易失性存储器相连;其中,所述第一总线与所述第二总线为相同类型的总线,或所述第一总线与所述第二总线为不同类型的总线;
所述第一处理器通过所述互联单元向所述易失性存储器中写入所述第一数据或从所述易失性存储器中读取所述第二数据,所述第二处理器通过所述互联单元向所述易失性存储器中写入所述第二数据或从所述易失性存储器中读取所述第一数据。
4.如权利要求3所述的电子设备,其特征在于,所述电子设备还包括内存控制器,所述互联单元通过所述内存控制器与所述易失性存储器相连;
所述内存控制器用于保存所述第一处理器与所述第一存储区域之间的第一对应关系、所述第二处理器与所述第二存储区域之间的第二对应关系、和所述第一处理器及所述第二处理器与所述第三存储区域之间的第三对应关系,以使所述第一处理器能够根据所述第一对应关系访问所述第一存储区域和根据所述第三对应关系访问所述第三存储区域,及使所述第二处理器能够根据所述第二对应关系访问所述第二存储区域和根据所述第三对应关系访问所述第三存储区域。
5.如权利要求3所述的电子设备,其特征在于,所述易失性存储器和所述内存控制器均位于所述处理芯片上。
6.如权利要求3所述的电子设备,其特征在于,所述易失性存储器和所述内存控制器均位于所述处理芯片外。
7.如权利要求1或2所述的电子设备,其特征在于,所述电子设备还包括第一内存管理单元及图形处理器;所述互联单元通过所述第一内存管理单元与所述图像处理器相连。
8.如权利要求1或2所述的电子设备,其特征在于,所述电子设备还包括第二内存管理单元、网络互连单元及至少一个外设控制器;所述互联单元通过所述第二内存管理单元与所述网络互连单元相连,所述网络互连单元还与所述至少一个外设控制器相连。
9.如权利要求1或2所述的电子设备,其特征在于,所述第一处理器对应于第一操作系统,所述第二处理器对应于第二操作系统;其中,所述第一操作系统与所述第二操作系统相同或不同。
10.如权利要求9所述的电子设备,其特征在于,所述第一存储区域包括第一动态存储区域和第一静态存储区域,所述第二存储区域包括第二动态存储区域和第二静态存储区域;
所述第一动态存储区域用于存储与所述第一处理器相关的第一操作系统数据;
所述第一静态存储区域用于存储与所述第一处理器相关的第一非操作系统数据;
所述第二动态存储区域用于存储与所述第二处理器相关的第二操作系统数据;
所述第二静态存储区域用于存储与所述第二处理器相关的第二非操作系统数据;
其中,当所述电子设备的操作系统由所述第一操作系统切换到所述第二操作系统,或由所述第二操作系统切换到所述第一操作系统时,所述易失性存储器释放所述第一动态存储区域及所述第二动态存储区域。
11.一种内存划分方法,应用于电子设备,其特征在于,所述电子设备包括第一处理器、与所述第一处理器相连的第二处理器,及与所述第一处理器及所述第二处理器分别相连的易失性存储器,所述方法包括以下步骤:
获得第一触发信息;
根据所述第一触发信息,将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域。
12.如权利要求11所述的方法,其特征在于,获得第一触发信息,包括:
获得用于开启所述电子设备的开启指令;
通过执行所述开启指令,获得所述第一触发信息。
13.如权利要求11所述的方法,其特征在于,在所述电子设备还包括与所述易失性存储器连接的内存控制器时,在将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域之后,还包括:将获得的所述易失性存储器的分区信息存储到所述内存控制器中。
14.如权利要求13所述的方法,其特征在于,在将获得的所述易失性存储器的分区信息存储到所述内存控制器中之后,还包括:
获得所述第一处理器发送的访问所述易失性存储器中的第一地址的第一访问指令;
根据所述内存控制器存储的所述分区信息判断所述第一地址是否属于所述第一存储区域或所述第三存储区域;
当所述第一地址属于所述第一存储区域或所述第三存储区域时,通过所述内存控制器访问所述第一地址。
15.如权利要求11所述的方法,其特征在于,在将所述易失性存储器的存储区域划分为对应于所述第一处理器的第一存储区域、对应于所述第二处理器的第二存储区域、及为所述第一处理器和所述第二处理器所共用的第三存储区域之后,所述方法还包括步骤:
将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域;
其中,所述第一动态存储区域用于存储与所述第一处理器相关的第一操作系统数据,所述第一静态存储区域用于存储与所述第一处理器相关的第一非操作系统数据,所述第二动态存储区域用于存储与所述第二处理器相关的第二操作系统数据,所述第二静态存储区域用于存储与所述第二处理器相关的第二非操作系统数据。
16.如权利要求15所述的方法,其特征在于,所述电子设备的当前操作系统为所述第一操作系统时,在将所述第一存储区域划分为第一动态存储区域和第一静态存储区域,及将所述第二存储区域划分为第二动态存储区域和第二静态存储区域之后,所述方法还包括步骤:
获得将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统的第一切换指令;
将所述第一动态存储区域对应的第一动态存储区域信息、所述第二动态存储区域对应的第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据存储至与所述易失性存储器不同的至少一个第一存储器中;
释放所述第一动态存储区域和所述第二动态存储区域;
执行所述第一切换指令,将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统。
17.如权利要求16所述的方法,其特征在于,将所述第一动态存储区域对应的第一动态存储区域信息、所述第二动态存储区域对应的第二动态存储区域信息、所述第一操作系统数据和所述第二操作系统数据存储至与所述易失性存储器不同的至少一个第一存储器中的步骤包括:
将所述第一动态存储区域信息和所述第二动态存储区域信息存储至所述第三存储区域,及,将所述第一操作系统数据和所述第二操作系统数据存储至所述电子设备中的至少一个非易失性存储器。
18.如权利要求16所述的方法,其特征在于,在执行所述第一切换指令,将所述电子设备的当前操作系统由所述第一操作系统切换为所述第二操作系统之后,所述方法还包括步骤:
从所述至少一个第一存储器获取所述第二动态存储区域信息和所述第二操作系统数据;
根据所述第二动态存储区域信息和所述第二操作系统数据,恢复所述第二动态存储区域。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310407608.1A CN104424122B (zh) | 2013-09-09 | 2013-09-09 | 一种电子设备及内存划分方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310407608.1A CN104424122B (zh) | 2013-09-09 | 2013-09-09 | 一种电子设备及内存划分方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104424122A true CN104424122A (zh) | 2015-03-18 |
CN104424122B CN104424122B (zh) | 2018-10-12 |
Family
ID=52973156
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310407608.1A Active CN104424122B (zh) | 2013-09-09 | 2013-09-09 | 一种电子设备及内存划分方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104424122B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105959782A (zh) * | 2016-05-05 | 2016-09-21 | 王博 | 无线投屏装置、系统以及方法 |
CN106227683A (zh) * | 2016-07-26 | 2016-12-14 | 联想(北京)有限公司 | 电子设备及信息处理方法 |
CN107577625A (zh) * | 2017-09-22 | 2018-01-12 | 算丰科技(北京)有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN107643991A (zh) * | 2017-09-22 | 2018-01-30 | 算丰科技(北京)有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN109254795A (zh) * | 2017-07-13 | 2019-01-22 | 龙芯中科技术有限公司 | 并行控制方法及电子设备 |
CN111078618A (zh) * | 2019-12-12 | 2020-04-28 | 深圳市杰美康机电有限公司 | 电子设备以及双处理器的通信方法 |
WO2022143019A1 (zh) * | 2020-12-31 | 2022-07-07 | 华为云计算技术有限公司 | 异构计算系统以及相关设备 |
CN115995623A (zh) * | 2023-03-21 | 2023-04-21 | 上海玫克生储能科技有限公司 | 电池管理系统 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1801698A1 (en) * | 2004-08-10 | 2007-06-27 | Microelectronica Española, S.A. | Processing unit and method of managing storage in processing systems with limited resources |
CN102099797A (zh) * | 2008-04-03 | 2011-06-15 | 松下电器产业株式会社 | 多处理器系统以及多处理器系统的中断控制方法 |
CN102654858A (zh) * | 2011-03-04 | 2012-09-05 | 国基电子(上海)有限公司 | 双处理器系统及双处理器系统的通信方法 |
-
2013
- 2013-09-09 CN CN201310407608.1A patent/CN104424122B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1801698A1 (en) * | 2004-08-10 | 2007-06-27 | Microelectronica Española, S.A. | Processing unit and method of managing storage in processing systems with limited resources |
CN102099797A (zh) * | 2008-04-03 | 2011-06-15 | 松下电器产业株式会社 | 多处理器系统以及多处理器系统的中断控制方法 |
CN102654858A (zh) * | 2011-03-04 | 2012-09-05 | 国基电子(上海)有限公司 | 双处理器系统及双处理器系统的通信方法 |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105959782A (zh) * | 2016-05-05 | 2016-09-21 | 王博 | 无线投屏装置、系统以及方法 |
CN106227683A (zh) * | 2016-07-26 | 2016-12-14 | 联想(北京)有限公司 | 电子设备及信息处理方法 |
CN106227683B (zh) * | 2016-07-26 | 2019-08-27 | 联想(北京)有限公司 | 电子设备及信息处理方法 |
CN109254795A (zh) * | 2017-07-13 | 2019-01-22 | 龙芯中科技术有限公司 | 并行控制方法及电子设备 |
CN109254795B (zh) * | 2017-07-13 | 2021-01-26 | 龙芯中科技术股份有限公司 | 并行控制方法及电子设备 |
CN107577625A (zh) * | 2017-09-22 | 2018-01-12 | 算丰科技(北京)有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN107643991A (zh) * | 2017-09-22 | 2018-01-30 | 算丰科技(北京)有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN107577625B (zh) * | 2017-09-22 | 2023-06-13 | 北京算能科技有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN107643991B (zh) * | 2017-09-22 | 2023-09-19 | 北京算能科技有限公司 | 数据处理芯片和系统、数据存储转发处理方法 |
CN111078618A (zh) * | 2019-12-12 | 2020-04-28 | 深圳市杰美康机电有限公司 | 电子设备以及双处理器的通信方法 |
WO2022143019A1 (zh) * | 2020-12-31 | 2022-07-07 | 华为云计算技术有限公司 | 异构计算系统以及相关设备 |
CN115995623A (zh) * | 2023-03-21 | 2023-04-21 | 上海玫克生储能科技有限公司 | 电池管理系统 |
Also Published As
Publication number | Publication date |
---|---|
CN104424122B (zh) | 2018-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104424122A (zh) | 一种电子设备及内存划分方法 | |
CN104424145A (zh) | 一种电子设备及数据传输方法 | |
CN106557340B (zh) | 一种配置方法及装置 | |
CN109522087B (zh) | 基于国产申威处理器的虚拟机构建方法和系统 | |
EP3191959B1 (en) | Scalable data storage pools | |
CN102053857A (zh) | 虚拟机器的管理装置及其相关切换方法 | |
CN105830026A (zh) | 用于调度来自虚拟机的图形处理单元工作负荷的装置和方法 | |
CN101373448B (zh) | 具有远程管理的计算机系统 | |
CN104486234A (zh) | 一种将业务交换机卸载到物理网卡的方法及服务器 | |
CN103838521B (zh) | 一种数据处理方法及装置 | |
CN101424971A (zh) | 信息处理设备和控制方法 | |
CN103955441A (zh) | 一种设备管理系统、方法及一种io扩展接口 | |
CN103034295A (zh) | 输入输出能力增强的可重构微服务器 | |
CN105335309A (zh) | 一种数据传输方法及计算机 | |
CN104216796A (zh) | 一种数据备份、恢复方法及电子设备 | |
CN111984557A (zh) | 数据处理方法、装置和系统 | |
CN103902322A (zh) | 系统切换方法和电子设备 | |
CN104104705A (zh) | 分布式存储系统的接入方法和设备 | |
CN103999044A (zh) | 用于多遍渲染的技术 | |
CN107315449B (zh) | 计算机设备、读取时间的方法和写入时间的方法 | |
CN109542829B (zh) | 多系统中gpu设备的控制方法、装置及电子设备 | |
CN104462010A (zh) | 一种电子设备及状态控制方法 | |
CN102393838A (zh) | 数据处理方法及装置、pci-e总线系统、服务器 | |
CN103164223A (zh) | 一种智能终端关机状态下实现闹钟的方法及智能终端 | |
CN112564924B (zh) | 计算机扩展卡及区块链终端设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |