CN104300940B - 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路 - Google Patents

利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路 Download PDF

Info

Publication number
CN104300940B
CN104300940B CN201410520698.XA CN201410520698A CN104300940B CN 104300940 B CN104300940 B CN 104300940B CN 201410520698 A CN201410520698 A CN 201410520698A CN 104300940 B CN104300940 B CN 104300940B
Authority
CN
China
Prior art keywords
input
follower
value
output
pipe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410520698.XA
Other languages
English (en)
Other versions
CN104300940A (zh
Inventor
方振贤
刘莹
方倩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Heilongjiang University
Original Assignee
Heilongjiang University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Heilongjiang University filed Critical Heilongjiang University
Priority to CN201410520698.XA priority Critical patent/CN104300940B/zh
Publication of CN104300940A publication Critical patent/CN104300940A/zh
Application granted granted Critical
Publication of CN104300940B publication Critical patent/CN104300940B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明公开一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法及其电路;利用电路三要素理论得出一种用数字跟随器和模拟跟随器混合组成的主从跟随器型单边沿K值触发器,采用与众不同的3拍的工作方式,时钟下降沿触发,在8种最佳编码下均得出相同的最简元件级电路结构,因从跟随器是1个NMOS管源级跟随器,随K值增大,K=4,5,6,…,仅主跟随器结构规模变大,其余电路结构不变,主跟随器采用高通变阈型PMOS管构成的数字跟随器,具有输出逻辑电平钳位功能,抗干扰能力强;主从跟随器型单边沿K值触发器电路结构简单,可作为K值SSRAM的K值静态存储单元;可用于FPGA、CPLD、半或全制定ASIC和存储器等VLSI及其它数字IC技术领域。

Description

利用电路三要素理论的主从跟随器型单边沿K值触发器的构 建方法及其电路
(一)技术领域
本发明属于数字集成电路领域,具体地说是一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法及其电路。
(二)背景技术
随着MOS集成电路技术的飞速发展,集成规模越来越大,集成度越来越高,VLSI(超大规模集成电路)出现一些不足:①首先在VLSI基片上,布线却占用70℅以上的硅片面积;在可编程逻辑器件中也需有大量可编程内部连线,将各逻辑功能块或输入/输出连接起来,完成特定功能的电路,布线(包括编程连接开关)占了材料很大的成本。减少布线成本的比重成为十分重要的问题。②从信息传输方面看,采用多值信号可减少连线数;对每根连线传输数字信息,二值信号是携带信息量最低的一种,多值信号携带信息量大于二值信号。③从信息存储方面看,采用多值信号可提高信息存储密度,特别是用MOS管栅极电容存储信息,同一栅极电容存储多值的信息量比存储二值大,多值DRAM比二值DRAM可大大提高信息存储密度。目前多值器件的研制已广泛开展,东芝与美国SanDisk通过采用43nm工艺和2bit/单元多值技术实现16gbitNAND闪存。三星开发8Gbit产品采用63nm的CMOS技术和2bit/单元的多值技术。4值存储器的研制成功和商品化是多值研究的重要的一步,多值器件的研制需要控制或改变管的开关阈值Vtn
MOS型RAM又分为静态随机存取存储器SRAM和动态随机存取存储器DRAM两种。DRAM为了及时补充电容漏掉的电荷以避免存储的信号丢失,必须定时用刷新电路给栅极存储电容补充电荷。SRAM没有刷新电路,速度较高,而同步SRAM比异步SRAM更快,K值同步SRAM的存储单元是记忆一位K进制信息的存储单元,K为大于3的正整数。
单边沿K值触发器是记忆K进制信息的存储器件,也是构成K值时序电路的基本逻辑单元。单边沿K值触发器基本性质:①有K个稳定状态:状态0,状态1,状态2,……,状态L,L=K-1;②在时钟脉冲cp下降沿(或上升沿)作用下,接收外输入K值信号,从K个稳定状态中的一稳定状态转变到另一稳定状态;③cp下降沿(或上升沿)过去后,将接收的新状态保持下来,直到下一个cp下降沿(或上升沿)来到。当K较大时,K值同步SRAM的存储单元和K值单边沿触发器的构成都必须利用变阈技术。现有技术和存在问题:
1.在实现多值电路中(K≥3),已有半导体制造工艺控制MOS管阈值技术有很大缺点:①控制阈值的幅度有限(因离子注入浓度是有限的),而且工艺中控制阈值幅度常会改变MOS管的性能,由此实现的电压型多值电路不大于4值电路,更多值电路应用较困难。②只能控制阈值的幅度,不能改变MOS管开启性质(如高通,低通,带通,带阻4种变阈性质),而多值电路须有4种变阈性质的MOS管,才能使电路结构最简。③需要增加离子注入额外工序,只能在半导体制造工艺中控制阈值,既增加工艺复杂性,又不能由用户来控制阈值。
2.在实现多值电路中,已有神经元MOS管控制阈值技术有很大缺点:①随K值增加,‘单个神经元MOS管的输入栅和控制栅电容占硅片面积’对‘单个MOS管占硅片面积’的比值越来越大,如十倍,百倍或更高;②随K值增加,‘输入栅的阈值模糊区(转折区)宽度ΔV1’对‘浮栅阈值模糊区(转折区)宽度ΔVfg’的比值(ΔV1/ΔVfg=CTOT/C1)越来越大,因ΔVfg是一定的,输入栅的阈值模糊区ΔV1宽度越来越大,使输入栅K值信号分辨能力越来越降低,且对电容精度要求高,不利于或不能可靠的实现K值大的多值电路;③不能改变阈值控制特性(如带通、带阻的控制阈值方式),对简化K值电路不利;④随K值的增加,比值(CTOT/C1)变大,输入栅和控制栅电容增加,使高频性能快速下降;⑤随K值的增加,浮栅电容漏电不能略去,且有多值信息刷新很困难。⑥神经元CMOS反相器仅对二值信号静态功耗为0,对大K值,存在NMOS管和PMOS管同时导通的状态,静态功耗反而更大;神经元CMOS跟随器输出常为电容负载,其输出电压升降轨迹不同,有很大的回差电压,不利于多值电路。
3.K值静态触发器电路有K个稳态,能在外信号作用下,从原稳态过渡到新稳态,一般只少要用2个K值门电路交叉连接组成,形成直流反馈闭合环路,使保持确定的稳态K个之一;类似二值单边沿触发器,静态K值单边沿触发器只少要用6个多值门电路,很难用2个K值门电路实现。K值门电路构成比二值门复杂,尚无2个K值门电路配合其它结构简单电路构成的K值单边沿静态触发器,这是一难题,本发明解决。注:稳定状态简称稳态。
(三)发明内容
本发明目的是公开一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法及其电路;
上述的目的通过以下的技术方案实现:
1.利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法,所述的主从跟随器型单边沿K值触发器有K个稳定状态:状态0,状态1,状态2,……,状态L,L=K-1,其中K=4,5,6,……;K值信号有K个逻辑值:0,1,2,……,L;现在输入D在时钟脉冲cp下降沿时刻的K值信号为逻辑值k,k=0~L,K值触发器在cp下降沿来到时接收外输入D的逻辑值为k的K值信号,并立即按从跟随器的稳定状态k存储信息;该稳定状态k保持在cp下降沿来到后和下一个cp下降沿来到前的期间,该期间K值触发器输出Q的状态始终保持为状态k,不受cp下降沿来到后D再变化的影响;
主从跟随器型单边沿K值触发器的构建方法的具体步骤描述如下:
(Ⅰ)主从跟随器型单边沿K值触发器功能的逻辑描述:该触发器工作分3拍进行,
第1拍:外输入D的K值信号传送到主跟随器DF输入H,DF输入H和输出Z的状态随输入D的K值信号发生变化;与此同时,从跟随器AF输入G被封锁,AF输入G和输出Q保持原状态不变;第1拍称为状态预置阶段;第1拍刚结束前外输入D稳定,使第1拍结束时主跟随器DF输入输出接收的是稳定的D代码;主跟随器DF是具有输出逻辑电平钳位功能的数字跟随器,从跟随器AF是模拟跟随器;
注:当D或H叠加有干扰信号时,如果该干扰信号不超过规定的输入噪声容限,因主跟随器DF具有输出逻辑电平钳位功能,则主跟随器DF输出信号仍保持无干扰信号时上述D代码对应的K值信号,AF是具有输入阻抗高和输出阻抗低的特点的NMOS管源级跟随器;
第2拍:主跟随器DF输入H被封锁,DF输入H和输出Z保持原状态不变,该原状态是输入H和输出Z在第1拍结束时的瞬时值;与此同时,DF输出Z的K值信号传送到从跟随器AF输入G,使AF输出Q跟随Z的信号发生变化;第2拍称为状态更新阶段;K值触发器输出Q就是从跟随器AF的输出Q;
第3拍:主跟随器DF输入H只接收从跟随器AF输出Q的反馈信号,DF输出Z跟随输入H的信号发生变化;继之,DF输出Z的信号又传送到AF输入G,AF输出Q跟随输入G的信号发生变化,此闭合反馈环形成为稳定状态,用来存储信息;第3拍称为状态锁存阶段;
注:因DF具有输出逻辑电平钳位功能和闭合反馈环形成,当电容漏电和温度漂移等原因使DF输入H和AF输入G的信号发生偏移时,偏移不超过规定的输入噪声容限,在第3拍期间输出Z和Q仍各自保持上述D代码对应的K值信号,一直保持到下一个第2拍来到;
(Ⅱ)将上述功能的逻辑描述转化为逻辑表达式描述:因器件有传输延迟时间,现在输入的效果应在下时刻的输出中体现,记H、Z、G、Q为现在时刻值,H+、Z+、G+、Q+为下时刻值,在空间上H+、Z+、G+、Q+和H、Z、G、Q各自是同一点;3个节拍的最佳编码原则是:第1、2拍的编码相邻,且第2、3拍的编码相邻,以使电路最简;为此选取第1、2、3拍的编码依次为L0、00、0L,用编码变量cp0、cp1表示该编码,得出cp0cp1=L0、00、0L,其中cp0=cp;在此最佳编码下进行将逻辑功能描述转化为逻辑表达式,描述如下:
第1拍编码为cp0cp1=L0,按高低位的顺序将编码中L的位取原变量cp0,0的位取反变量于是得出:①第1拍的‘外输入信号D传送到主跟随器DF输入H’表示为H+含有积项②第1拍的‘输入G保持原状态不变’表示为G+含有积项
第2拍编码为cp0cp1=00,按高低位的顺序将编码中0的二位取反变量得出:①第2拍的‘输入H保持原状态不变’表示为H+含有积项②第2拍的‘主跟随器输出Z的K值信号传送到从跟随器AF输入G’表示为G+含有积项
第3拍编码为cp0cp1=0L,按高低位的顺序将0的位取反变量L的位取原变量cp1,于是得出:①第3拍的‘主跟随器DF输入H只接收从跟随器AF输出Q的反馈信号’表示为H+含有积项·②第3拍的‘主跟随器DF输出Z的信号传送到从跟随器输入G’表示为G+含有积项
先将上述3个节拍的①中H+含有积项相加得出H+式(1),再将上述3个节拍的②中G+含有积项相加得出G+式(2),写出如下:
主跟随器DF和从跟随器AF的输出输入关系确定,不随节拍编码而变,但输出输入有时间延迟,即按逻辑值计算现在输入H、G分别等于下时刻输出Z+、Q+,写出如下:
Z+=H (3)
Q+=G (4)
式(1)~(4)是将前述功能的逻辑描述转化形成的逻辑表达式描述;其中式(3)表示主跟随器DF;式(4)表示从跟随器AF;
(Ⅲ)将逻辑表达式描述转化为电路元件级结构表达式描述:
电路三要素理论已有如下将逻辑表达式转化为元件级结构表达式的转换定理:
按‘+’→‘||’,‘·’→‘↑’,‘aδ’→‘<aδ>’等进行变换,则式(5)等式左边的‘逻辑表达式’就转换为等式右边的‘元件级结构表达式’,其中↑和||分别为开关的串联和并联运算,|为并接运算,+为逻辑加,·为逻辑乘,aδ为逻辑变量,<aδ>为受信号aδ控制的开关,x为Fi(<aδ>,<bδ>…||,↑)的源信号,ε为负载参数,用ε表示开关网络输出开路时的输出负载行为;单源信号形式为描述源信号x经开关<F>连接到输出y+,本发明的开关网络输出接下一级MOS管栅极,属于电容负载,电容负载表示为ε=y,当F为高电平时开关<F>接通,源信号x传送到y+,即y+=x;当F为低电平时开关<F>断开,<F>断开时满足y+=y(注:因ε=y,y+=ε=y);上述3个节拍依次反复循环进行,不可能出现cp0和cp1同时为L,满足约束条件:
cp0·cp1=0 (6)
用约束条件cp0·cp1=0和布尔恒等式进行化简和变换: 变式(1)和(2)为如下符合式(5)等式左边的形式:
式(7)和(8)中D、Q、Z为源信号,cp0、cp1为开关控制信号,ε为负载参数,根据式(5),得出由逻辑表达式(1)和(2)转化形成的电路元件级结构表达式如下:
(Ⅳ)根据上述式(9)和式(3)、(4)画出主从跟随器型K值触发器的结构图如下:
参看图1,外输入信号D通过控制信号为cp0的开关<cp0>接到主跟随器DF输入H,同时从跟随器AF输出Q通过控制信号为cp1的开关<cp1>也接到主跟随器DF输入H(即式(9)中H+);DF输出Z通过控制信号为的开关接到从跟随器AF输入G(即式(9)中G+),输入H经过主跟随器DF产生输出Z(即式(3)中Z+),输入G经过从跟随器AF产生输出Q(即式(4)中Q+);主跟随器DF和从跟随器AF都有输入电容;取时钟信号cp为cp0下降沿相对cp0下降沿延迟δtcp,而和cp0上升沿相同,通过cp0下降沿延迟电路δtcp形成cp1,延迟时间δtcp就是第2拍的期间;采用CMOS传输门作为模拟开关,则由图1得出图2。
2.根据上述技术方案1所述的一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法实现的一种主从跟随器型单边沿K值触发器电路,参看图3,所述的主从跟随器型单边沿K值触发器电路由三个CMOS传输门TG1、TG2、TG3,一个NMOS管源级跟随器AF,一个利用高通变阈型PMOS管构成的数字跟随器DF和一个时钟下降沿延迟电路δtcp组成,K=4,5,6,……;
①三个CMOS传输门TG1、TG2、TG3依次作为开关<cp0>、<cp1>;3个CMOS传输门由三个NMOS管NG1、NG2、NG3和三个PMOS管PG1、PG2、PG3组成;管NG1和PG1的漏极相接、源极也相接,由此构成输入传输门TG1;管NG2和PG2的漏极相接、源极也相接,由此构成级间传输门TG2;管NG3和PG3的漏极相接、源极也相接,由此构成反馈传输门TG3;管NG1和PG1的共源极接外输入信号D,管NG1和PG1的共漏极接主跟随器DF输入H,管NG2和PG2的共源极接主跟随器DF输出Z,管NG2和PG2的共漏极接从跟随器AF输入G;管NG3和PG3的共源极接从跟随器AF输出Q,管NG3和PG3的共漏极接主跟随器DF输入H;取cp0=cp,时钟信号cp高电平为VDC,低电平为0;管NG1和PG2的栅极接cp0,cp0接CMOS非门UCT0输入,UCT0输出为接管PG1和NG2的栅极;管NG3的栅极接cp1,cp1接CMOS非门UCT1输入,UCT1输出为接管PG3的栅极;
②从跟随器AF就是NMOS管源极跟随器AF,参看图4,AF由NMOS管Nm1、PMOS管Pm1、源极电阻Rm1和输入电容Cm1组成;管Nm1和Pm1的栅极相接,管Nm1和Pm1的共栅极作为从跟随器AF输入G,AF输入电容为Cm1,Nm1和Pm1的源极共同接电阻Rm1的一端,电阻Rm1的另一端和管Pm1的漏极都接地,管Nm1的漏极接电源VDC,Nm1和Pm1的共源极作为从跟随器AF输出Q,管Pm1的作用是当从跟随器AF输入快速下降时提高AF输出的跟随速度;从跟随器AF为模拟跟随器(AF是具有输入阻抗高和输出阻抗低的特点的NMOS管源级跟随器),当AF输入G是K值信号时,AF输出Q也是K值信号;
③主跟随器DF是一个利用高通变阈型PMOS管构成的数字跟随器DF,参看图7,采用L-1个二极管Dbj,j=2,3,……,L,L=K-1,二极管Dbj的导通电压是VDon,采用L个高通变阈型PMOS管Phk,k=1,2,3,……,L,管Phk的有效输入接DF输入H,管Phk的源极接电源VDC;二极管Dbj的正极和负极分别连接到管Phj-1和Phj的漏极;管PhL的漏极接恒流源I上端,I下端接地,I使二极管的导通电流保持一固定值,导通电流经过I到地,恒流源I上端作为数字跟随器DF的输出Z;管Phk的等效阈值电压为vtk,当输入H电压VH>vtk时管Phk导通,否则,Phk截止;主跟随器DF输入电容为Cm2;△GQ是从跟随器AF输入输出间向下的直流电平偏移,选取电源VDC=LVDon+△GQ;主跟随器DF功能描述如下:
Q、H、D、Z和G的逻辑值为i各自表示为Q=i、H=i、D=i、Z=i和G=i,对应的无噪声逻辑电平各自为VQ(i)、VH(i)、VD(i),VZ(i)和VG(i),满足VQ(i)=VH(i)=VD(i),VZ(i)=VG(i),VZ(i)>VH(i),VQ(i)<VG(i),i=0,1,2,……,L;DF输入H的k层阶梯电压sVH(k)=VH(k)-VH(k-1),VH(k)>VH(k-1),k=1~L;由于电流恒定的导通二极管Dbj有钳位作用,DF输出Z的j层阶梯电压sVZ(j)=VZ(j)-VZ(j-1)=VDon,j=2~L,sVZ(1)=VZ(1)=VDon+△GQ,VZ(0)=0;用V前带s表示阶梯电压,满足sVQ(k)=sVH(k)=sVD(k),sVZ(k)=sVG(k);选取vtk=VH(k)-sVH(k)/2,k>0,即vtk为DF输入H的逻辑电平VH(k)下降半个k层阶梯电压sVH(k)后的电压值;当输入VH满足vtk+1>VH>vtk,则管Phk导通,(L-k)个管Phk+1~PhL截止,(L-k)个二极管Dbk+1~DbL导通,DF输出k电平VZ(k)=VDC-(L-k)VDon=kVDon+△GQ,k=1~L-1;对k=L,当VH>vtL,管PhL导通,VZ(L)=VDC;对k=0,当vt1>VH,L个管Ph1~PhL全都截止,输出Z与VDC断开,DF输出0电平VZ(0)=0;规定VH(k)上噪声容限VHnh(k)=sVH(k+1)/5,k<L;规定VH(k)下噪声容限VHnl(k)=sVH(k)/5,k>0;VH(k)叠加干扰信号后在t时刻的瞬时电压VH=k(t)允许变化的范围是VH(k)+VHnh(k)>VH=k(t)>VH(k)-VHnl(k),满足vtk+1>VH(k)+VHnh(k)>VH=k(t)>VH(k)-VHnl(k)>vtk;若DF输入VH(k)叠加的干扰信号在规定的噪声容限内,则DF输出电压钳定为固定VZ(k)值:当输入H=0时,VZ(0)=0,即输出Z=0、当H=1时,VZ(1)=VDon+△GQ,即Z=1、当H=2时,VZ(2)=2VDon+△GQ,即Z=2、当H=3时,VZ(3)=3VDon+△GQ,即Z=3、……、当H=L时,VZ(L)=VDC,即Z=L;表明主跟随器DF具有数字跟随器输入输出的特点;DF的放大倍数βD>1,AF的放大倍数βA<1,由于二极管Dbj有钳位作用,保持βDβA=1,这是在第三拍闭合的反馈环成为稳定状态的条件;栅极电容漏电和温度漂移产生输入H电压的变化作为VH(k)的干扰电压成份;
注:⑴VH(0)的下噪声容限VHnl(0)=VDb,VH(L)的上噪声容限VHnh(L)=VDb,VDb为常用CMOS反相器保护二极管导通压降,略超出VHnl(0)或VHnh(L)的电压可以被二极管导通抑制;⑵可以推出vtk+1=VH(k+1)-sVH(k+1)/2=VH(k)+sVH(k+1)/2>VH(k)+sVH(k+1)/5=VH(k)+VHnh(k),k<L;vtk=VH(k)-sVH(k)/2<VH(k)-sVH(k)/5=VH(k)-VHnl(k),k>0;输入VH(k)叠加的干扰信号在规定的噪声容限内,即VH(k)+VHnh(k)>VH=k(t)>VH(k)-VHnl(k),当VH=k(t)在允许的范围内变化时,VH=k(t)最大值为VH(k)+VHnh(k)<vtk+1,且距离vtk+1幅值为0.3sVH(k+1);VH=k(t)最小值为VH(k)-VHnl(k)>vtk,且距离vtk幅值为0.3sVH(k);表明任何时刻t满足tk+1>VH=k(t)>vtk,使管Phk导通,(L-k)个管Phk+1~PhL截止,得出VZ(k)=VDC-(L-k)VDon,即DF输入VH(k)叠加的干扰信号在规定的噪声容限内,则DF输出电压钳定为固定VZ(k)值;0.3sVH(k)和0.3sVH(k+1)表明,允许叠加的干扰信号略大点,允许tk+1和tk+1相对规定值略偏离点,电路仍然正常工作。
④时钟下降沿延迟电路δtcp由CMOS非门UCd1和UCd2,NMOS管Nd1,电阻Rd1和电容Cd1组成;参看图8,管Nd1栅极接cp0,Nd1源极接地,Rd1和Cd1的一端共同接管Nd1漏极,Rd1的另一端接电源VDC,Cd1的另一端接地,其中管Nd1和电阻Rd1接成NMOS非门,该非门输出为Nd1漏极,Nd1漏极接非门UCd1输入,UCd1输出接非门UCd2输入,非门UCd2输出为cp1下降沿相对cp0下降沿延迟时间为δtcp和cp0上升沿同时出现;下降沿延迟时间δtcp就是第2拍的时间,用Rd1和Cd1数值改变来调节δtcp(Cd1含UCd1输入电容),要求满足2twcp+δtcp<Tcp,2twcp<tCm,其中Tcp和twcp分别为cp的周期和脉宽,cp0=cp,tAF分别为从跟随器AF和极间传输门TG2的最大传输延迟时间,tCm为在cp脉宽中栅极电容漏电使AF输出电压VQ(k)下降20%阶梯电压sVQ(k)的最小时间,k>0(注:可选第2拍时间δtcp最短,第1拍时间twcp次之,第3拍时间Tcp-twcp-δtcp最长)。
本发明还有以下技术特征
(1)据上述技术方案1所述的一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法,按照所述的三个节拍的最佳编码原则共得出8种不同最佳编码方式,8种最佳编码方式的第1、2、3拍的编码依次为:①L0、00、0L,②LL、0L、00,③00、L0、LL,④0L、LL、L0,⑤0L、00、L0,⑥LL、L0、00,⑦00、0L、LL,⑧L0、LL、0L;其中编码方式①为权利要求1所采用的编码,且选取cp0、cp1为该编码的二个编码变量,即cp0cp1=L0、00、0L;对其余7种最佳编码方式各自按所述的K值触发器的构建方法执行,若上述②~⑧的7种编码各自选取如下编码变量:②选取cp00L、00,③选取cp1,即L0、LL,④选取LL、L0,⑤选取cp1、cp0,即cp1cp0=0L、00、L0,⑥选取cp0,即L0、00,⑦选取cp10L、LL,⑧选取LL、0L;则按②~⑧各自执行所述构建方法得出的电路结构和权利要求1得出的电路结构相同。
(2)根据上述技术方案2得出的一种主从跟随器型单边沿K值触发器电路有如下重要特点:对不同的K值,主从跟随器型K值触发器电路中传输门TG1、TG2、TG3,源级跟随器AF,和时钟下降沿延迟电路δtcp结构都不变,结构改变仅是主跟随器DF;当K=10时,得出主从跟随器型单边沿10值触发器电路,简称10值触发器电路,示如图17,其中主跟随器DF结构描述如下:
主跟随器DF采用8个二极管Dbj,j=2~9,采用9个高通变阈型PMOS管Phk,k=1~9,管Phk的有效输入接DF输入H,管Phk的源极接电源VDC,二极管Dbj的正极和负极分别连接到管Phj-1和Phj的漏极;管Ph9的漏极接恒流源I上端,I下端接地,I使二极管的导通电流保持一固定值,导通电流经过I到地,恒流源I上端作为数字跟随器DF的输出Z;电源电压VDC=9VDon+△GQ,管Phk的等效阈值电压为vtk,当输入H电压VH>vtk时,管Phk导通,否则,Phk截止;主跟随器DF输入电容为Cm2;选取vtk=VH(k)-sVH(k)/2,k>0,当输入VH满足vtk+1>VH>vtk,则管Phk导通,(9-k)个管Phk+1~Ph9截止,(9-k)个二极管Dbk+1~Db9导通,DF输出Z电压为VZ(k)=kVDon+△GQ,k=1~8;对k=9,当VH>vt9,管Ph9导通,VZ(9)=VDC;对k=0,当vt1>VH,所有9个管Ph1~Ph9和8个二极管Db2~Db9都截止,输出Z与电源VDC断开,DF输出电压VZ(0)=0;若DF输入H电压VH(k)的干扰电压在规定的噪声容限内,则DF输出Z电压钳定为VZ(k):输入H=0,则VZ(0)=0,即输出Z=0、输入H=1,则VZ(1)=VDon+△GQ,即输出Z=1、输入H=2,则VZ(2)=2VDon+△GQ,即输出Z=2、输入H=3,则VZ(3)=3VDon+△GQ,即输出Z=3,……、输入H=9,则VZ(9)=VDC=9VDon+△GQ,即输出Z=9;表明主跟随器DF具有数字跟随器输入输出的特点;结构改变仅是上述主跟随器DF。
(3)根据上述技术方案2所述的一种主从跟随器型单边沿K值触发器电路,该主从跟随器型单边沿K值触发器电路为K值同步静态随机存取存储器SSRAM的K值静态存储单元。
本发明的优点:①用2个K值门电路实现单边沿K值触发器.参照二值单边沿触发器,则静态K值单边沿触发器只少要用6个多值门电路,很难用2个K值门电路实现,尚无2个K值门电路配合其它结构简单电路构成的单边沿K值静态触发器;②用数字和模拟2个主从跟随器混合组成单边沿K值触发器.目前单边沿K值触发器全用数字器件组成,尚无数字和模拟跟随器混合组成K值触发器的先例,混合组成使电路结构大大简化;主跟随器是数字跟随器DF,从跟随器AF是模拟跟随器,该模拟跟随器就是NMOS管源极跟随器AF,电路结构比数字跟随器简单很多,且速度高;特别是,随K值增多,从跟随器AF结构不变,而数字跟随器结构越来越复杂,K值门电路构成也比二值门和模拟跟随器复杂很多,为了简化电路,混合组成是一个新颖的方法;③采用3拍的工作方式.目前主从触发器全是2拍的工作方式,为了实现用数字和模拟2个主从跟随器混合组成主从跟随器型单边沿K值触发器,3拍的工作方式起着关键作用,由第3拍形成闭合反馈环,并达到确定的稳定状态,用此稳定状态存储K值信息,可存储任意长时间,这也是一个新颖的有效的工作方式。
(四)附图说明
图1.为本发明的一种主从跟随器型单边沿K值触发器的结构图;
图2.为本发明的一种采用CMOS传输门的主从跟随器型单边沿K值触发器的结构图;
图3.为本发明的一种主从跟随器型单边沿K值触发器电路图;
图4.为本发明主从跟随器型单边沿K值触发器电路中从跟随器AF电路图;
图5.为NMOS管源极跟随器电路图;
图6.为CMOS管源极跟随器电路图;
图7.为本发明主从跟随器型单边沿K值触发器电路中主跟随器DF电路图;
图8.为本发明主从跟随器型单边沿K值触发器电路中时钟下降沿延迟电路δtcp电路图;
图9.为本发明相关的第一种PMOS管高通变阈电路图和高通变阈型PMOS管符号图;
图10.为本发明相关的第二种PMOS管高通变阈电路图和高通变阈型PMOS管符号图;
图11.为已有的一种多输出精密镜像恒流源电路图和符号图;
图12.为本发明主从跟随器型单边沿10值触发器电路在时钟脉冲作用下的cp0、cp1、Cd1、D、H、Z、G、Z和Q的先后上下分立的工作波形图;
图13.为图12中部分放大的cp0、cp1、Cd1、D、H、Z、G、Z和Q的先后上下分立的工作波形图;
图14.为本发明主从跟随器型单边沿10值触发器电路当输入D叠加噪声时在时钟脉冲作用下的cp0、cp1、Cd1、D、H、Z、G、Z和Q的先后上下分立的工作波形图;
图15.为图12中D、H、Q的不分立的工作波形图;
图16.为图12中Z、G的不分立的工作波形图;
图17.为本发明的一种主从跟随器型单边沿10值触发器电路图;
(五)具体实施方式
下面具体对本发明作进一步的说明:
实施例1:利用电路三要素理论电路三要素理论已有公式(5a)和(5b);
二值与多值电路和模拟电路类似,主要特征是电路三要素:信号,网络和负载;多值信号是对确定范围内模拟信号的取整,当取整的个数为充分大时(相当于尺刻度数为充分大),其极限就是模拟信号,数字电路研究重点应该基于三要素的“电路行为”,而非“逻辑实现”;习惯上将“逻辑电路”视为“逻辑思维”的“逻辑实现”,本来“电路”和“逻辑”两者是互不等价的,“电路”并非“逻辑”的电路实现,“逻辑”也不是“电路”的抽象化,即两者不等价,如不完全描述问题,按传统方法依据‘真值表’所设计的‘逻辑电路图’不可能反推出原‘真值表’,表明‘逻辑电路图’和‘真值表’不等价,1999年11月《电子科学学刊》发表的论文“电路三要素理论和布尔代数失效原因分析”中已阐述有关问题;事实上‘信号,网络和负载’为二值、多值和绝热数字电路的共性,重‘电路特征’,轻‘逻辑行为’;《电子学报》2003年第3期发表的论文“二值、多值和绝热电路通用的电路理论”就是本发明的理论依据,主要依据下述式(5a)和(5b)(删去F中与本发明无关的N',0和*等参数);
<F(aδ,bδ,L,+,·)>=F(<aδ>,<bδ>,…,||,↑) (5a)
式(5b)为网络转换定理,按‘+’→‘||’,‘·’→‘↑’,‘aδ’→‘<aδ>’等进行变换,则等式左边的‘逻辑表达式’转换为等式右边的‘元件级结构表达式’,其中↑和||分别为开关的串联和并联运算,|为并接运算,+为逻辑加,·为逻辑乘,aδ为逻辑变量,<aδ>为受控制信号aδ控制的开关,x为第i支路网络Fi(<aδ>,<bδ>…||,↑)的源信号,ε为负载参数,用ε表示开关网络输出开路时的输出行为;若略去|ε=负载参数不写,则表示输出空载或负载为无穷大,ε=i表示输出i电平负载;电容负载的输出行为是开路时保持原存储信息不变,即下时刻输出信息=现在输出信息(保持原状态不变,如y+=y);单源信号形式为描述源信号x经开关<F>传输到输出y+,本发明的开关网络输出接下一级MOS管栅极,属于电容负载,电容负载表示为ε=y;当F为高电平时,开关<F>接通,源信号x传送到输出y+,即y+=x,当F为低电平时,开关<F>断开,代入ε=y,得出y+=y(输出保持原状态不变);
对式(9)和H+D<cp0>|Q<cp1>|ε=H,①当时,开关断开,得出G+=G,②当时,开关<cp0>和<cp1>都断开,得出H+=H,表示因栅极电容存储效应下时刻值G+和H+各自等于现时刻值G和H(保持原状态不变,现时刻值和下时刻值体现传输延迟时间);上述等式成立是按逻辑值计算的,式(3)Z+=H代表主跟随器输入输出逻辑值相等,式(4)Q+=G代表从跟随器输入输出逻辑值相等;实际上当K=3时,上述‘利用电路三要素理论形成的主从跟随器型单边沿K值触发器的构建方法及其电路’仍适用,但主跟随器DF可用更简单方法构成(可不用高通变阈型PMOS管构成)。
实施例2:时钟下降沿延迟电路δtcp工作过程。
时钟下降沿延迟电路δtcp示如图8,该电路工作过程如下:cp0上升沿前,NMOS管Nd1截止,非门UCd2输出cp1为高电平;当cp0上升沿来时,管Nd1迅速导通(∵管Nd1栅极接cp0),管Nd1漏极(即电容Cd1电位和非门UCd1输入)迅速下降到低电平,非门UCd1输出变为高电平并送到非门UCd2输入,使cp1迅速由高电平VDC变为低电平,迅速由0变为VDC,表明cp1下降沿(即上升沿)和cp0上升沿同时来到。
当cp0下降沿来时,管Nd1迅速截止,因管Nd1漏极接有电容Cd1,于是VDC经电阻Rd1对电容Cd1充电,充电过程电容Cd1电压从0开始较慢上升,上升到非门UCd1电压传输特性曲线转折区需要一定时间,此期间非门UCd2输出cp1保持低电平,cp0下降沿后cp1保持低电平的期间为δtcp;此后,Cd1电压上升并越过上述转折区,于是UCd1输出(即UCd2输入)由VDC降到0,UCd2输出cp1由0升到VDC,经UCd2后cp1上升沿很陡,表明cp1上升沿(即下降沿)相对cp0下降沿延迟δtcp,改变Rd1和Cd1数值可调节δtcp
注:反馈传输门TG3需要有cp1二个控制信号,为此将cp1接到CMOS非门UCT1输入,再由UCT1输出产生(因转折区内UCd1输出下降沿不陡,故不选取它作为)。
cp0下降沿前DF输出Q经TG1接收D的稳定K值信号,cp0下降沿来到,TG1截止和TG2导通,接收的稳定K值信号‘由DF输出Q经过TG2传输到AF输入G’需要时间而‘由AF输入G到输出Q’需要时间tAF,即经过输出Q才建立接收的新K值信号(此前Q为原信号),这时AF输出Q和DF输入H电压相同,接着(经过后)cp1上升沿来到,打开反馈传输门TG3,因TG3输入输出电压相同,于是形成状态稳定的闭合反馈环,用此稳定状态存储信息;为了提高可靠性,选取tCm为在cp脉宽twcp期间栅极电容漏电使AF输出电压VQ(k)下降20%阶梯电压sVQ(k)的最小时间(k不同,k>0,下降sVQ(k)的20%时间也不同,取其中最小值);当twcp<tCm时,在twcp期间VQ(k)下降幅度必小于AF下一级输入规定的噪声容限;为了提高可靠性,选取twcp<0.5tCm(VQ(k)下降幅度更小);DF和AF输入电容各自在δtcp和twcp内发生漏电,选取δtcp<twcp/4,DF输入和AF输入各自有K-1个和2个MOS管栅极电容,则DF栅极电容不比AF栅极电容小,所以DF输入比AF输入漏电幅度小,只考虑AF输入漏电幅度在噪声容限内就可;选取cp1的休止期(第3拍时间)Tcp-twcp-δtcp>twcp,得出cp的周期Tcp>2twcp+δtcp;tAF分别为AF和TG2的最大传输延迟时间(因k不同,传输延迟时间不同,应取其中最大值);总之满足下式:2twcp+δtcp<Tcp,2twcp<tCm;其中第2拍时间δtcp最短,第1拍时间twcp次之,第3拍时间Tcp-twcp-δtcp最长。注:DRAM必须周期性的刷新表明MOS管栅极电容漏电不可避免,所以考虑上述漏电时间,因栅极电容漏电很小,一般很容易满足。
注:K值信号中逻辑值为i的无噪声逻辑电平都简称为i电平,Q、H、D、Z和G的i电平各自记为VQ(i)、VH(i)、VD(i),VZ(i)和VG(i);各点的i电平具体数值不一定相同,因CMOS传输门导通后将满足输入输出电压相等,满足VQ(i)=VH(i)=VD(i),VZ(i)=VG(i);主跟随器放大倍数βD>1,即VZ(i)>VH(i),从跟随器放大倍数βA<1,即VQ(i)<VG(i),i=0,1,2,……,L,闭合反馈环中保持βDβA=1;K值信号是序列阶跃电压,每一阶跃电压跃变幅度含有一个或多个阶梯电压幅度,阶跃电压包含上升和下降的阶跃电压,阶跃电压结束前那个的阶梯电压称为跃变尾部阶梯电压,例如,由VH(2)→VH(6)的跃变为上升的阶跃电压,该阶跃电压含有4个阶梯电压sVH(3)、sVH(4)、sVH(5)和sVH(6),其中sVH(6)为跃变尾部阶梯电压;反之,由VH(6)→VH(2)的跃变为下降的阶跃电压,其中sVH(3)为跃变尾部的阶梯电压;
K值信号的阶跃电压的传输延迟时间是电路输入电压跃变尾部的阶梯电压的50%到器件输出电压跃变的尾部阶梯电压的50%之间的时间间隔;K值信号中有多种阶跃电压,所有各种可能的阶跃电压传输延迟时间的最大值称为K值信号的最大传输延迟时间;若输入输出仅在0电平和1电平之间跃变,则上述传输延迟时间和常用二值电路传输延迟时间定义一致;传输延迟时间中包含输入输出电容等的影响,电路负载应包含在其中作为整体考虑。
实施例3:从跟随器AF。
从跟随器AF(模拟跟随器)示如图4,将图4中PMOS管Pm1删去,就得到图5所示的常用NMOS管源极跟随器(由NMOS管Nm1和源极电阻Rm1组成),或将图4中源极电阻Rm1删去,得到图6所示的CMOS管源极跟随器(由NMOS管Nm1和PMOS管Pm1组成)。因为从跟随器输出接下一级MOS管栅极,MOS管栅极电容对AF输出属于电容负载,使得图6所示的CMOS管源极跟随器有类似施密特电路的回差现象,输入电压升降产生的输出电压升降轨迹不一致,回差电压Δ=VTN+|VTP|(∵电容负载有存储效应,随输入电压升降,存在管Nm1和Pm1同时截止一段期间,此期间输出电压等于电容电压,该电容电压为此期间前管Nm1和Pm1中之一导通所形成的电压;输入电压上升时管Nm1导通,输入输出电压差为VTN,输入电压下降时管Pm1导通,输入输出电压差为-|VTP|,输入电压升降时就形成回差电压Δ=VTN+|VTP|);将CMOS管源极跟随器的管Pm1的源极和漏极连接一源极电阻Rm1,形成示如图4的从跟随器AF,由此消去回差现象(Δ=0,电阻Rm1可用恒流源代替),使图4输入输出电压升降轨迹一致,即AF有确定的输入输出关系;不能按通常交流小信号负反馈放大器去分析图5所示的NMOS管源极跟随器,现在改为输入K值信号(非交流小信号),K值信号是序列阶跃信号,对负阶跃信号,需要用PMOS管Pm1提高从跟随器AF输出的跟随速度;图5也可作为从跟随器AF使用,但负阶跃信号跟随速度慢。本发明用模拟跟随器AF(仅用2管)和数字跟随器DF组建K值触发器,结构大大简化;且AF中没有管Pm1仍适用。K值触发器稳定状态k就是从跟随器AF输入(输出)状态k;设K值触发器原状态为k1,当时钟脉冲cp上升沿来到时,主跟随器DF输入输出状态随输入D的K值信号发生变化(变化为k),但从跟随器AF输出仍保持原状态k1不变(因AF输入电容存储信息保持k1不变),即K值触发器输出仍保持原状态k1;当cp下降沿来到后,从跟随器AF输入随DF输出状态变化为k(有很短的状态过渡过程),随即AF输出状态也变化为k,该状态k从cp下降沿开始一直保持到下一个cp下降沿来到前(注:从跟随器AF有输入电容Cm1,主跟随器DF有输入电容Cm2,电容Cm1和Cm2有信息存储作用,还有减少寄生电容干扰的作用)。
实施例4:主跟随器DF。
主跟随器DF示如图7,DF是一个利用高通变阈型PMOS管构成的数字跟随器DF,数字跟随器描述为:当DF输入H依次等于0,1,2,3,…,L时,DF输出Z依次等于0,1,2,3,…,L(参看专利200710072226.2‘T形网络扩阈型任意值通用门电路的构建方法及七值电路’),换言之,DF输入H=k,则DF输出Z=k(k=0~L),即Z+=H(按逻辑值);DF输入无干扰信号的k电平为VH(k),若DF输入VH(k)叠加的干扰信号在规定的噪声容限内,则DF输出Z电压钳定为固定的k电平VZ(k)=kVDon+△GQ(k=1~L)和VZ(0)=0:①k=0,输入H=0,VZ(0)=0,输出Z=0、②k=1,输入H=1,VZ(1)=VDon+△GQ,输出Z=1、③k=2,输入H=2,VZ(2)=2VDon+△GQ,输出Z=2、④k=3,输入H=3,VZ(3)=3VDon+△GQ,输出Z=3、……、⑤k=L,输入H=L,VZ(L)=LVDon+△GQ,输出Z=L,L=K-1,表明DF具有数字跟随器输出输入的特点;选取电源VDC=LVDon+△GQ;实现等效阈值电压从高到低可首选实施例6的第一种PMOS管高通变阈电路,对不能用第一种变阈电路实现的低等效阈值电压,改用第二种PMOS管高通变阈电路;本发明中PMOS管衬底全接VDC(最高电位),NMOS管衬底全接地(最低电位);如果有负电源VSS,则NMOS管衬底全都改接最低电位VSS(当希望全用第一种PMOS管高通变阈电路时);输入G=0或输出Z=0时从跟随器AF无放大作用;当G由1,2,3…依次升到L时,AF输入电压VG(k)从1电平开始按阶梯电压VDon等阶梯上升,而AF输出电压VQ(k)近等阶梯上升(阶梯电压<VDon),AF放大倍数βA<1,从跟随器AF输出无干扰信号的k电平VQ(k)是确定的,但AF输出比输入幅度偏小;△GQ为AF有放大作用时输入输出间向下的直流电平偏移;按实测决定△GQ,以实现AF输出Q从0开始近等阶梯上升;无论是外输入D信号经过TG1送到H,还是反馈输入Q信号经过TG3送到H,只要H中干扰信号在规定的噪声容限内,主跟随器DF输出Z电压必然钳定为确定的k电平VZ(k)=VDC-(L-k)VDon=VDC-LVDon+kVDon=kVDon+△GQ,所以主跟随器DF的放大倍数βD>1,并在规定容限的干扰下能自动调整并保持βDβA=1,这是第三拍闭合反馈环成为稳定状态的充要条件。DF中的恒流源I见图11(已有一种多输出精密镜像恒流源电路图和符号图),二极管Dbj采用硅二极管。对10值触发器取VDC=6.5V,VDon=0.7V。D代码(一位)就是输入D的一位K值信号的逻辑值。
实施例5:8种最佳编码方式
按照最佳编码原则编第一、二、三拍有如下8种方式:①L0、00、0L,②LL、0L、00,③00、L0、LL,④0L、LL、L0,⑤0L、00、L0,⑥LL、L0、00,⑦00、0L、LL,⑧L0、LL、0L;选取如下2个编码变量表示①~⑧中3个节拍,并由不出现的代码得出约束条件:
①取cp0、cp1,则cp0cp1=L0、00、0L,约束条件cp0·cp1=0;
②取cp00L、00,约束条件低位取反即得①;
③取cp1,则L0、LL,约束条件高位取反即得①;
④取LL、L0,约束条件二位均取反得①;
⑤取cp1、cp0,则cp1cp0=0L、00、L0,约束条件cp1·cp0=0,高低位对换得①;
⑥取L0、00,约束条件高低位对换得②;
⑦取cp10L、LL,约束条件高低位对换得③;
⑧取LL、0L,约束条件高低位对换得④;
上述②~⑧都可转化为①,即②~⑧按所述构建方法各自执行,得出的电路结构和①得出的图1相同或等价;如果②~⑧的编码变量全用cp0、cp1表示,可得出和①简化程度相同的电路结构。式(5a)和(5b)是紧密相关的公式,转化和化简常用式(5b);
采用非最佳编码形成的电路仍能实现上述(Ⅰ)规定的功能,但电路非最简;如非最佳编码cp0cp1=00、0L,L0,约束条件为cp0cp1=0,按前述构建方法得出逻辑表达式如下:
取反,为cp1+cp0取反,由式(5)得出如下结构表达式:
G+Z(<cp1>||<cp0>)|ε=G (13)
式(12)中源信号D接组成串联开关的一端,源信号Q接开关<cp0>的一端,它们的另一端并接到输出H+;式(13)中源信号Z接<cp1>与<cp0>组成并联开关的一端,另一端接到输出G+,共用5个开关;且实现3拍的电路也比较复杂;表明式(12)和式(13)能实现上述(Ⅰ)规定的功能,但K值触发器电路较复杂,成本高。
实施例6:PMOS高通变阈电路功能和高通变阈型PMOS管的说明:
本发明需利用下述二专利有关内容:[1]专利号为201110291038.5的专利‘PMOS管带通-带阻和高通-低通变阈电路’(发明内容,附图和实施例1等),[2]专利号为201110280921.4的专利‘嵌入DRAM存储矩阵的8值存储单元的8值信息刷新方法及相关电路’(附图和实施例4等),有二种类型PMOS管高通变阈电路描述如下:
①第一种PMOS管高通变阈电路:根据本发明专利只用高通变阈电路的特点,首先把专利[1]或[2]图7的第一种高通-低通变阈电路重画到本发明专利图9左侧,删去图中管Q5,QL0和电阻R0,得出图9中部的第一种PMOS管高通变阈电路,其中PMOS管Q2、QH1和NMOS管Q1分别改写为PMOS管P2、Ph1和NMOS管N1;管N1的栅极接输入电压Vx,管P2的栅极接参考电压Vref;因K值电路逻辑电平为正值,记vtA=Vex1+VDC=Vref1+Vtn1+∣Vtp2∣(Vex1见专利[1]或[2]),当Vx>vtA时,管N1、P2支路导通(∵管N1和P2的栅极电压差Vx-Vref1>Vtn1+∣Vtp2∣),电阻R1产生电压使受控管Ph1导通,否则,不满足Vx>vtA时,管Ph1截止;vtA称为高通阈值电压,通过改变参考电压Vref1来调整vtA,接有第一种高通变阈电路的PMOS管Ph1称为高通变阈型PMOS管示如图9右侧,接输入电压Vx的管N1栅极称为高通变阈型PMOS管Ph1有效输入(图9右侧有效输入用小方形表示,普通PMOS管栅极用小圆形表示),管Ph1有效输入旁记有vtA,vtA表示经过高通变阈电路后管Ph1的等效阈值电压;
②第二种PMOS管高通变阈电路:按同样方法,首先把专利[1]或[2]图8的第二种高通-低通变阈电路重画到本发明专利图10左侧,删去图中只与低通相关的管QL0,将电阻R0用NMOS管N3代替(R0不用N3代替也可以),代替后N3和P3连接成CMOS反相器,得出图10中部的第二种PMOS管高通变阈电路,其中PMOS管Q4、QH1和NMOS管Q3分别改写为PMOS管P2、Ph1和NMOS管N1;管P2的栅极接输入电压Vx,管N1的栅极接参考电压Vref0;原来NMOS管和PMOS管都用字母Q表示,现在分别改用字母N和P表示,容易区分;为适应K值电路逻辑电平相对地位为正的特点,记vtB=Vex0+VDC=Vref0-Vtn1-∣Vtp2∣(Vex0见专利[1]或[2],注意适应管N1和P2,阈值下标应改变),当Vx>vtB时,管N1、P2支路截止(∵管N1和P2的栅极电压差Vref0-Vx<Vtn1+∣Vtp2∣),电阻R1电压为0,经过反相器产生电压使受控管Ph1导通;否则,不满足Vx>vtB时,管Ph1截止;vtB称为高通阈值电压,通过改变参考电压Vref0来调整vtB,接有第二种高通变阈电路的PMOS管Ph1称为高通变阈型PMOS管,示如图10右侧,接输入电压Vx的管P2栅极称为高通变阈型PMOS管Ph1有效输入(图10右侧有效输入用方形表示),管Ph1有效输入旁记有vtB,vtB表示经过高通变阈电路后管Ph1的等效阈值电压;
注:Vex1=Vref1-VDC+Vtn1+∣Vtp2∣,Vex0=Vref0-VDC-Vtn1-∣Vtp2∣,其中Vtn1和Vtp2分别为NMOS管N1和PMOS管P2的阈值电压,通过改变参考电压Vref1和Vref0分别调整Vex1和Vex0(即分别调整vtA和vtB)。关于N3和P3连接成CMOS反相器:前述2专利201110291038.5和201110280921.4已注明:‘图中电阻R0也可用NMOS管Q0代替(Q0栅极接Q5栅极,Q0漏极接Q5漏极,Q0源极接VD,即管Q0代替电阻R0后,管Q0和Q5构成CMOS反相器)’。阈值电压取为管导通和截止间的转折区的中点值,当Vx=vtA和Vx=vtB时,实际上不能区分管导通和截止,故转折区可视为阈值模糊区,模糊区小,则输入噪声容限就大。
参考电压在0和VDC间选取,图9中部所示第一种PMOS管高通变阈电路不能实现小于Vtn1+∣Vtp2∣的阈值vtA(vtA=Vref1+Vtn1+∣Vtp2∣);图10中部所示第二种PMOS管高通变阈电路不能实现大于VDC-Vtn3-∣Vtp4∣的阈值vtB(vtB=Vex0+VDC=Vref0-Vtn1-∣Vtp2∣);对高阈值常采用vtA,而vtA不满足需求的低阈值时,改用vtB。电阻R1可用恒流源代替。
实施例7:主从跟随器型单边沿10值触发器电路在在时钟脉冲作用下的工作波形图。
在时钟脉冲cp的作用下(取cp0=cp),对10值触发器电路图17进行Pspice计算机模拟,得出cp0、cp1、Cd1、D、H、Z、G、Z和Q的先后上下分立的工作波形图,示如图12、13和14;①由图12和13的最上边二图看出,cp1、Cd1下降沿和cp0上升沿同时来到,而cp0下降沿后电容Cd1电压从0开始较慢上升,经二级非门UCd1和UCd2,使UCd2输出cp1上升沿变陡,cp1相对cp0下降沿延迟δtcp,由该时钟下降沿延迟电路δtcp产生的cp1满足所述最佳编码cp0cp1=L0、00、0L,即cp0cp1由L0→00→0L→L0→00→0L→…反复周期性循环;②cp0上升沿开始进入第1拍cp0cp1=L0:外输入D的K值信号传送到主跟随器DF输入H,DF输入H和输出Z的状态随输入D的K值信号发生变化;与此同时,从跟随器AF输入G被封锁,AF输入G和输出Q保持原状态不变;③cp0下降沿开始进入第2拍cp0cp1=00:主跟随器DF输入H被封锁,DF输入H和输出Z保持原状态不变,该原状态是输入H和输出Z在第一拍刚结束前的瞬时值;与此同时,DF输出Z的10值信号传送到从跟随器AF输入G,且AF输出Q跟随Z的信号发生变化;④cp1上升沿开始进入第3拍cp0cp1=0L:主跟随器DF输入H只接收从跟随器AF输出Q的反馈信号,DF输出Z跟随输入H的信号发生变化;继之,DF输出Z的信号又传送到AF输入G,AF输出Q跟随输入G的信号发生变化,用此闭合反馈环形成的稳定状态存储信息;⑤对于输入D=0、1、2、3、4、5、6、7、8、9共10个逻辑电平,图12和13的输入D没有叠加噪声,而图14的输入D叠加了噪声(在规定的噪声容限内),上述②,③和④描述3拍的过程都完全满足,也即完全满足主从跟随器型单边沿K值触发器的逻辑功能;图15和16各自为图12中D、H、Q和Z、G的不分立的工作波形图,曲线部分重迭在一起,依次观查图15和16中10个逻辑电平看出:D、H和Q的每个逻辑电平相等,Z和G的每个逻辑电平相等,也即满足VD(i)=VH(i)=VQ(i)和VZ(i)=VG(i),i=0~9。传输延迟时间包含输入输出电容等的影响,电路负载应包含在其中考虑;若图14除输入D叠加了噪声外,还加重输出电容负载,这时从跟随器AF传输延迟时间将增大,原来选取的第2拍的期间δtcp相对现在需要的就比较窄,会出现10个逻辑电平不全部满足上述要求的情形,此时通过适当加宽δtcp,就可使10个逻辑电平全满足上述要求;实施例2中有关参数(如δtcp等)应以实测为准,考虑电容负载,可适当加大δtcp。注:图中cp0、cp1、Cd1、D、H、Z、G、Z和Q共9个电压波形在图横坐标下边各自写为V(cp0),V(cp1),V(Cd1),V(D),V(H),V(Z),V(G),V(Q),每个电压波形都带有V,用V表示括号内相关信号的电压,相关的信号为:cp0、cp1、Cd1、D、H、Z、G、Z和Q,其中cp0、cp1、Cd1的下标在Pspice模拟图下边写为非下标字体cp0、cp1、Cd1,为观看方便,cp0、cp1、Cd1的纵向按图下边所示的比例缩小。
实施例8:PMOS管高通变阈电路和神经元MOS管控制阈值技术。
阈值电压取为管导通和截止间的转折区的中点,实际上转折区内不能区分MOS管导通和截止,故转折区可视为阈值模糊区;显然,⑴PMOS管高通变阈电路的等效阈值模糊区不随K值增大而变化,它对K值信号输入分辨能力比神经元MOS管高(前述管Phk的等效阈值电压标准值vtk=VH(k)-sVH(k)/2,因为分辨能力高,即Phk的等效阈值模糊区宽度较小,实用中允许vtk相对标准值有一定的偏离,表明本发明容易实现);⑵PMOS管高通变阈电路尽管用了2(或4)个MOS管和1个电阻R1,但几个MOS管占硅片面积比神经元MOS管电容小很多,R1(可用恒流源代替)是形成受控PMOS管导通的驱动信号,R1精度要求极低;而神经元MOS管利用电容偶合改变阈值电压,对电容精度要求很高,增加实现的难度;⑶PMOS管高通变阈电路输入电容比神经元MOS管输入电容小很多,高频性能较好。在实现K值电路中,神经元MOS管控制阈值技术有很大的缺点,神经元MOS管已有如下公式:
其中Vfg为浮栅电压,取V1为信号输入栅电压,取Vj为控制栅电压,根据需改变的阈值选定Vj的直流电压(j=2,3,4…,n),式(14)只有Vfg和V1二个变量,微分得出,dVfg=(C1/CTOT)dV1;浮栅阈值模糊区宽度△Vfg和输入栅的阈值模糊区宽度△V1显然满足,
△Vfg=(C1/CTOT)△V1,△V1=(CTOT/C1)△Vfg (15)
随K值增加,需要改变输入栅阈值的个数增多,要求的比值CTOT/C1增大,而式(15)中△V1是△Vfg的CTOT/C1倍,宽度△Vfg是确定的,于是△V1增大,由此表明:随K值增加,①输入栅的阈值模糊区宽度△V1增大,使输入栅K值信号分辨能力降低,不利于大K值时使用;②比值CTOT/C1增大,C1不能减小,则所有控制栅电容占硅片面积增大;例如10值电路,K=10,C0=Cfg=30fF,C1=0.8pF,计算得出输入控制栅总电容为9.37pF(CTOT=11.33C1);浮栅NMOS管控制栅和浮栅间SiO2厚度为35nm,对应的单位电容为1fF/μm2,9.37pF电容占用硅片面积9370μm2,一个NMOS管约占30μm2,一个神经元MOS管的9.37pF的电容占用约312个NMOS管的面积,即控制栅电容占硅片面积很大。随半导体集成电路技术的发展,MOS管尺寸越来越小,神经元MOS管控制栅电容面积对NMOS管的面积比必然越来越大。③神经元MOS管栅极回路加入过多的电容对高频性能是有害的,特征尺寸减小和金属连线高宽比增加导致互连电容增大,引起多栅极间串扰问题,而且寄生电容加大,产生额外的互连延时和功耗,表明加入过多的电容对高频性能是有害的。④神经元MOS管浮栅电容漏电不能略去。普通的非易失性存储器在漏电流为2.85x10-22A的情况下,阈值电压降低3V总共需要10年。随K值增加,要求阈值电压降低幅度很小,显然不允许降低3V,表明‘神经元MOS管基于浮栅电容漏电为0’是理想的和不现实的。⑤神经元CMOS反相器对二值信号静态功耗为0,随K值增加,K值信号中存在NMOS管和PMOS管同时导通的状态(仅当K值信号的最大值和最小值时不同时导通,静态功耗为0),结果静态功耗更大;⑥神经元CMOS跟随器输出常为电容负载,输出电压升降轨迹不同,有很大的回差电压(参看实施例3中有关描述),不利于K值电路中使用。
注:VH(k)下噪声容限VHnl(k)=sVH(k)/5,VH(k-1)上噪声容限VHnh(k-1)=sVH(k)/5,等效阈值vtk模糊区宽度△vtk与噪声容限不交叠应满足sVH(k)≥△vtk+VHnl(k)+VHnh(k-1)=△vtk+2sVH(k)/5,即0.3sVH(k)≥△vtk;如△vtk小,则VHnl(k)和VHnh(k-1)可大于sVH(k)/5,允许vtk相对标准值有一定的偏离。神经元MOS管阈值模糊区宽度为△V1,也应满足sVH(k)≥△V1+VHnl(k)+VHnh(k-1),由于K值大时△V1按式(15)增大CTOT/C1倍,可使△V1接近sVH(k),甚至超过sVH(k),此时神经元MOS管不能使用。

Claims (5)

1.一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法,其特征在于:所述的主从跟随器型单边沿K值触发器有K个稳定状态:状态0,状态1,状态2,……,状态L,L=K-1,其中K=4,5,6,……;K值信号有K个逻辑值:0,1,2,……,L;现在外输入D在时钟脉冲cp下降沿时刻的K值信号为逻辑值k,k=0~L,K值触发器在cp下降沿来到时接收外输入D的逻辑值为k的K值信号,并立即按从跟随器的稳定状态k存储信息;该稳定状态k保持在cp下降沿来到后和下一个cp下降沿来到前的期间,该期间K值触发器输出Q始终保持为状态k,不受cp下降沿来到后D再变化的影响;
主从跟随器型单边沿K值触发器的构建方法的具体步骤描述如下:
(Ⅰ)主从跟随器型单边沿K值触发器功能的逻辑描述:该触发器工作分3拍进行,
第1拍:外输入D的K值信号传送到主跟随器DF输入H,DF输入H和输出Z的状态随输入H的K值信号发生变化;与此同时,从跟随器AF输入G被封锁,AF输入G和输出Q保持原状态不变;第1拍称为状态预置阶段;第1拍刚结束前外输入信号D稳定,使第1拍结束时主跟随器DF输入输出接收的是稳定的D代码;主跟随器DF是具有输出逻辑电平钳位功能的数字跟随器,从跟随器AF是模拟跟随器;
第2拍:主跟随器DF输入H被封锁,DF输入H和输出Z保持原状态不变,该原状态是输入H和输出Z在第1拍结束时的瞬时值;与此同时,DF输出Z的K值信号传送到从跟随器AF输入G,使AF输出Q跟随Z的信号发生变化;第2拍称为状态更新阶段;K值触发器的输出Q就是从跟随器AF输出Q;
第3拍:主跟随器DF输入H只接收从跟随器AF输出Q的反馈信号,DF输出Z跟随输入H的信号发生变化;继之,DF输出Z的信号又传送到AF输入G,AF输出Q跟随输入G的信号发生变化,此闭合反馈环形成为稳定状态,用来存储信息;第3拍称为状态锁存阶段;
(II)将上述功能的逻辑描述转化为逻辑表达式描述:因器件有传输延迟时间,现在输入的效果应在下时刻的输出中体现,记H、Z、G、Q为现在时刻值,H+、Z+、G+、Q+为下时刻值,在空间上H+、Z+、G+、Q+和H、Z、G、Q各自是同一点;3个节拍的最佳编码原则是:第1、2拍的编码相邻,且第2、3拍的编码相邻,以使电路最简;为此选取第1、2、3拍的编码依次为L0、00、0L,用编码变量cp0、cp1表示该编码,得出cp0 cp1=L0、00、0L,其中cp0=cp,时钟信号cp高电平为VDC,低电平为0;在此最佳编码下进行将逻辑功能描述转化为逻辑表达式,描述如下:
第1拍编码为cp0 cp1=L0,按高低位的顺序将编码中L的位取原变量cp0,0的位取反变量于是得出:①第1拍的‘外输入信号D传送到主跟随器DF输入H’表示为H+含有积项②第1拍的‘输入G保持原状态不变’表示为G+含有积项
第2拍编码为cp0 cp1=00,按高低位的顺序将编码中0的二位取反变量得出:①第2拍的‘输入H保持原状态不变’表示为H+含有积项②第2拍的‘主跟随器输出Z的K值信号传送到从跟随器AF输入G’表示为G+含有积项
第3拍编码为cp0 cp1=0L,按高低位的顺序将0的位取反变量L的位取原变量cp1,于是得出:①第3拍的‘主跟随器DF输入H只接收从跟随器AF输出Q的反馈信号’表示为 ②第3拍的‘主跟随器DF输出Z的信号传送到从跟随器输入G’表示为G+含有积项
先将上述3个节拍的①中H+含有积项相加得出H+式(1),再将上述3个节拍的②中G+含有积项相加得出G+式(2),写出如下:
主跟随器DF和从跟随器AF的输出输入关系确定,不随节拍编码而变,但输出输入有时间延迟,即按逻辑值计算现在输入H、G分别等于下时刻输出Z+、Q+,写出如下:
Z+=H (3)
Q+=G (4)
式(1)~(4)是将前述功能的逻辑描述转化形成的逻辑表达式描述;其中式(3)表示主跟随器DF,式(4)表示从跟随器AF;
(Ⅲ)将逻辑表达式描述转化为电路元件级结构表达式描述:
电路三要素理论已有如下将逻辑表达式转化为元件级结构表达式的转换定理:
按‘+’→‘||’,‘·’→‘↑’,‘aδ’→‘<aδ>’等进行变换,则式(5)等式左边的‘逻辑表达式’就转换为等式右边的‘元件级结构表达式’,其中↑和||分别为开关的串联和并联运算,┃为并接运算,+为逻辑加,·为逻辑乘,aδ为逻辑变量,<aδ>为受信号aδ控制的开关,x为Fi(<aδ>,<bδ>…||,↑)的源信号,ε为负载参数,用ε表示开关网络输出开路时的输出负载行为;单源信号形式为描述源信号x经开关<F>连接到输出y+,本发明的开关网络输出接下一级MOS管栅极,属于电容负载,电容负载表示为ε=y,当F为高电平时开关<F>接通,源信号x传送到y+,即y+=x;当F为低电平时开关<F>断开,<F>断开时满足y+=y;上述3个节拍依次反复循环进行,不可能出现cp0和cp1同时为L,满足约束条件:
cp0·cp1=0 (6)
用约束条件cp0·cp1=0和布尔恒等式进行化简和变换: 变式(1)和(2)为如下符合式(5)等式左边的形式:
式(7)和(8)中D、Q、Z为源信号,cp0、cp1为开关控制信号,ε为负载参数,根据式(5),得出由逻辑表达式(1)和(2)转化形成的电路元件级结构表达式如下:
(Ⅳ)根据上述式(9)和式(3)、(4)画出主从跟随器型K值触发器的结构图如下:
外输入信号D通过控制信号为cp0的开关<cp0>接到主跟随器DF输入H,同时从跟随器AF输出Q通过控制信号为cp1的开关<cp1>也接到主跟随器DF输入H;DF输出Z通过控制信号为的开关接到从跟随器AF输入G,输入H经过主跟随器DF产生输出Z,输入G经过从跟随器AF产生输出Q;主跟随器DF和从跟随器AF都有输入电容;取时钟信号cp为cp0下降沿相对cp0下降沿延迟δtcp,而和cp0上升沿相同,通过cp0下降沿延迟电路δtcp形成cp1,延迟时间δtcp就是第2拍的期间。
2.根据权利 要求1所述的一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法实现的一种主从跟随器型单边沿K值触发器电路,其特征在于:所述的主从跟随器型单边沿K值触发器电路由三个CMOS传输门TG1、TG2、TG3,一个NMOS管源级跟随器AF,一个利用高通变阈型PMOS管构成的数字跟随器DF和一个时钟下降沿延迟电路δtcp组成,K=4,5,6,……;主从跟随器型单边沿K值触发器电路简称K值触发器电路;
①三个CMOS传输门TG1、TG2、TG3依次作为开关<cp0>、<cp1>;3个CMOS传输门由三个NMOS管NG1、NG2、NG3和三个PMOS管PG1、PG2、PG3组成;管NG1和PG1的漏极相接、源极也相接,由此构成输入传输门TG1;管NG2和PG2的漏极相接、源极也相接,由此构成级间传输门TG2;管NG3和PG3的漏极相接、源极也相接,由此构成反馈传输门TG3;管NG1和PG1的共源极接外输入信号D,管NG1和PG1的共漏极接主跟随器DF输入H,管NG2和PG2的共源极接主跟随器DF输出Z,管NG2和PG2的共漏极接从跟随器AF输入G;管NG3和PG3的共源极接从跟随器AF输出Q,管NG3和PG3的共漏极接主跟随器DF输入H;取cp0=cp,时钟信号cp高电平为VDC,低电平为0;管NG1和PG2的栅极接cp0,cp0接CMOS非门UCT0输入,UCT0输出为接管PG1和NG2的栅极;管NG3的栅极接cp1,cp1接CMOS非门UCT1输入,UCT1输出为接管PG3的栅极;
②从跟随器AF就是NMOS管源极跟随器AF,AF由NMOS管Nm1、PMOS管Pm1、源极电阻Rm1和输入电容Cm1组成;管Nm1和Pm1的栅极相接,管Nm1和Pm1的共栅极作为从跟随器AF输入G,AF输入电容为Cm1,Nm1和Pm1的源极共同接电阻Rm1的一端,电阻Rm1的另一端和管Pm1的漏极都接地,管Nm1的漏极接电源VDC,Nm1和Pm1的共源极作为从跟随器AF输出Q,管Pm1的作用是当从跟随器AF输入快速下降时提高AF输出的跟随速度;从跟随器AF为模拟跟随器,当AF输入G是K值信号时,AF输出Q也是K值信号;
③主跟随器DF是一个利用高通变阈型PMOS管构成的数字跟随器DF,采用L-1个二极管Dbj,j=2,3,……,L,L=K-1,二极管Dbj的导通电压是VDon,采用L个高通变阈型PMOS管Phk,k=1,2,3,……,L,管Phk的有效输入接DF输入H,管Phk的源极接电源VDC;二极管Dbj的正极和负极分别连接到管Phj-1和Phj的漏极;管PhL的漏极接恒流源I上端,I下端接地,I使二极管的导通电流保持一固定值,导通电流经过I到地,恒流源I上端作为数字跟随器DF的输出Z;管Phk的等效阈值电压为vtk,当输入H电压VH>vtk时管Phk导通,否则,Phk截止;主跟随器DF输入电容为Cm2;△GQ是从跟随器AF输入输出间向下的直流电平偏移,选取电源电压VDC=LVDon+△GQ;主跟随器DF功能描述如下:
Q、H、D、Z和G的逻辑值为i各自表示为Q=i、H=i、D=i、Z=i和G=i,对应的无噪声逻辑电平各自为VQ(i)、VH(i)、VD(i),VZ(i)和VG(i),满足VQ(i)=VH(i)=VD(i),VZ(i)=VG(i),VZ(i)>VH(i),VQ(i)<VG(i),i=0,1,2,……,L;DF输入H的k层阶梯电压sVH(k)=VH(k)-VH(k-1),VH(k)>VH(k-1),k=1~L;由于电流恒定的导通二极管Dbj有钳位作用,DF输出Z的j层阶梯电压sVZ(j)=VZ(j)-VZ(j-1)=VDon,j=2~L,sVZ(1)=VZ(1)=VDon+△GQ,VZ(0)=0;用V前带s表示阶梯电压,满足sVQ(k)=sVH(k)=sVD(k),sVZ(k)=sVG(k);选取vtk=VH(k)-sVH(k)/2,k>0,即vtk为DF输入H的逻辑电平VH(k)下降半个k层阶梯电压sVH(k)后的电压值;当输入VH满足vtk+1>VH>vtk,则管Phk导通,(L-k)个管Phk+1~PhL截止,(L-k)个二极管Dbk+1~DbL导通,DF输出k电平VZ(k)=VDC-(L-k)VDon=kVDon+△GQ,k=1~L-1;对k=L,当VH>vtL,管PhL导通,VZ(L)=VDC;对k=0,当vt1>VH,L个管Ph1~PhL全都截止,输出Z与VDC断开,DF输出0电平VZ(0)=0;规定VH(k)上噪声容限VHnh(k)=sVH(k+1)/5,k<L;规定VH(k)下噪声容限VHnl(k)=sVH(k)/5,k>0;VH(k)叠加干扰信号后在t时刻的瞬时电压VH=k(t)允许变化的范围是VH(k)+VHnh(k)>VH=k(t)>VH(k)-VHnl(k),满足vtk+1>VH(k)+VHnh(k)>VH=k(t)>VH(k)-VHnl(k)>vtk;若DF输入VH(k)叠加的干扰信号在规定的噪声容限内,则DF输出电压钳定为固定VZ(k)值:当输入H=0时,VZ(0)=0,即输出Z=0、当H=1时,VZ(1)=VDon+△GQ,即Z=1、当H=2时,VZ(2)=2VDon+△GQ,即Z=2、当H=3时,VZ(3)=3VDon+△GQ,即Z=3、……、当H=L时,VZ(L)=VDC,即Z=L;表明主跟随器DF具有数字跟随器输入输出的特点;DF的放大倍数βD>1,AF的放大倍数βA<1,由于二极管Dbj有钳位作用,保持βDβA=1,这是在第三拍闭合的反馈环成为稳定状态的条件;栅极电容漏电和温度漂移产生输入H电压的变化作为VH(k)的干扰电压成份;
④时钟下降沿延迟电路δtcp由CMOS非门UCd1和UCd2,NMOS管Nd1,电阻Rd1和电容Cd1组成;管Nd1栅极接cp0,Nd1源极接地,Rd1和Cd1的一端共同接管Nd1漏极,Rd1的另一端接电源VDC,Cd1的另一端接地,其中管Nd1和电阻Rd1接成NMOS非门,该非门输出为Nd1漏极,Nd1漏极接非门UCd1输入,UCd1输出接非门UCd2输入,非门UCd2输出为cp1下降沿相对cp0下降沿延迟时间为δtcp和cp0上升沿同时出现;下降沿延迟时间δtcp就是第2拍的时间,用Rd1和Cd1数值改变来调节δtcp,要求满足2twcp+δtcp<Tcp,2twcp<tCm,其中Tcp和twcp分别为cp的周期和脉宽,cp0=cp,tAF分别为从跟随器AF和极间传输门TG2的最大传输延迟时间,tCm为在cp脉宽中栅极电容漏电使AF输出电压VQ(k)下降20%阶梯电压sVQ(k)的最小时间,k>0。
3.根据权利要求1所述的一种利用电路三要素理论的主从跟随器型单边沿K值触发器的构建方法,其特征在于:按照所述的三个节拍的最佳编码原则共得出8种不同最佳编码方式,8种最佳编码方式的第1、2、3拍的编码依次为:①L0、00、0L,②LL、0L、00,③00、L0、LL,④0L、LL、L0,⑤0L、00、L0,⑥LL、L0、00,⑦00、0L、LL,⑧L0、LL、0L;其中编码方式①为权利要求1所采用的编码,且选取cp0、cp1为该编码的二个编码变量,即cp0 cp1=L0、00、0L;对其余7种最佳编码方式各自按所述的K值触发器的构建方法执行,若上述②~⑧的7种编码各自选取如下编码变量:②选取cp0③选取cp1,即④选取⑤选取cp1、cp0,即cp1cp0=0L、00、L0,⑥选取⑦选取cp1⑧选取则按②~⑧各自执行所述构建方法得出的电路结构和权利要求1得出的电路结构相同。
4.根据权利要求2所述的一种主从跟随器型单边沿K值触发器电路,其特征在于:对不同的K值,主从跟随器型K值触发器电路中传输门TG1、TG2、TG3,源级跟随器AF,和时钟下降沿延迟电路δtcp结构都不变,结构改变仅是主跟随器DF;当K=10时,得出主从跟随器型单边沿10值触发器电路,简称10值触发器电路,其中主跟随器DF结构描述如下:
主跟随器DF采用8个二极管Dbj,j=2~9,采用9个高通变阈型PMOS管Phk,k=1~9,管Phk的有效输入接DF输入H,管Phk的源极接电源VDC,二极管Dbj的正极和负极分别连接到管Phj-1和Phj的漏极;管Ph9的漏极接恒流源I上端,I下端接地,I使二极管的导通电流保持一固定值,导通电流经过I到地,恒流源I上端作为数字跟随器DF的输出Z;电源电压VDC=9VDon+△GQ,管Phk的等效阈值电压为vtk,当输入H电压VH>vtk时,管Phk导通,否则,Phk截止;主跟随器DF输入电容为Cm2;选取vtk=VH(k)-sVH(k)/2,k>0,当输入VH满足vtk+1>VH>vtk,则管Phk导通,(9-k)个管Phk+1~Ph9截止,(9-k)个二极管Dbk+1~Db9导通,DF输出Z电压为VZ(k)=kVDon+△GQ,k=1~8;对k=9,当VH>vt9,管Ph9导通,VZ(9)=VDC;对k=0,当vt1>VH,所有9个管Ph1~Ph9和8个二极管Db2~Db9都截止,输出Z与电源VDC断开,DF输出电压VZ(0)=0;若DF输入H电压VH(k)的干扰电压在规定的噪声容限内,则DF输出Z电压钳定为VZ(k):输入H=0,则VZ(0)=0,即输出Z=0、输入H=1,则VZ(1)=VDon+△GQ,即输出Z=1、输入H=2,则VZ(2)=2VDon+△GQ,即输出Z=2、输入H=3,则VZ(3)=3VDon+△GQ,即输出Z=3,……、输入H=9,则VZ(9)=VDC=9VDon+△GQ,即输出Z=9;表明主跟随器DF具有数字跟随器输入输出的特点;结构改变仅是上述主跟随器DF。
5.根据权利要求2所述的一种主从跟随器型单边沿K值触发器电路,其特征在于:所述的主从跟随器型单边沿K值触发器电路为K值同步静态随机存取存储器SSRAM的K值静态存储单元。
CN201410520698.XA 2014-10-01 2014-10-01 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路 Expired - Fee Related CN104300940B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410520698.XA CN104300940B (zh) 2014-10-01 2014-10-01 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410520698.XA CN104300940B (zh) 2014-10-01 2014-10-01 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路

Publications (2)

Publication Number Publication Date
CN104300940A CN104300940A (zh) 2015-01-21
CN104300940B true CN104300940B (zh) 2017-05-03

Family

ID=52320544

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410520698.XA Expired - Fee Related CN104300940B (zh) 2014-10-01 2014-10-01 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路

Country Status (1)

Country Link
CN (1) CN104300940B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114006605B (zh) * 2021-12-31 2022-05-10 峰岹科技(深圳)股份有限公司 单边沿延时电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0416576A2 (en) * 1989-09-05 1991-03-13 Kabushiki Kaisha Toshiba Flip-flop circuit
US5155382A (en) * 1992-02-07 1992-10-13 Digital Equipment Corporation Two-stage CMOS latch with single-wire clock
CN1898865A (zh) * 2004-08-10 2007-01-17 日本电信电话株式会社 主从触发器,触发式触发器,和计数器
CN103825582A (zh) * 2013-12-11 2014-05-28 中国人民解放军国防科学技术大学 抗单粒子翻转和单粒子瞬态的d触发器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0416576A2 (en) * 1989-09-05 1991-03-13 Kabushiki Kaisha Toshiba Flip-flop circuit
US5155382A (en) * 1992-02-07 1992-10-13 Digital Equipment Corporation Two-stage CMOS latch with single-wire clock
CN1898865A (zh) * 2004-08-10 2007-01-17 日本电信电话株式会社 主从触发器,触发式触发器,和计数器
CN103825582A (zh) * 2013-12-11 2014-05-28 中国人民解放军国防科学技术大学 抗单粒子翻转和单粒子瞬态的d触发器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
反馈式ECL记忆门的记忆性能和移位计数器;刘莹;《半导体学报》;20070110;第27卷(第12期);第2184至2189页 *

Also Published As

Publication number Publication date
CN104300940A (zh) 2015-01-21

Similar Documents

Publication Publication Date Title
CN104050305B (zh) 一种tc‑bc转换的电路单元
CN103905030B (zh) 用于低功率应用的mcml保留触发器/锁存器
CN104052434B (zh) 一种时钟变换电路
CN105763172B (zh) 高速低功耗触发器
TW201505372A (zh) 低功率主從正反器
CN107545305A (zh) 一种基于cmos工艺的、数模混合的、电荷域的神经元电路
CN108806742A (zh) 随机存取存储器并且具有与其相关的电路、方法以及系统
CN104300940B (zh) 利用电路三要素理论的主从跟随器型单边沿k值触发器的构建方法及其电路
CN102426855B (zh) 嵌入dram存储矩阵的8值存储单元的8值信息刷新方法及相关电路
CN104037940B (zh) 数字电源闸控的集成电路及方法
CN102638248A (zh) 一种基于神经元mos管的电压型四值施密特触发器电路
CN109756207A (zh) 一种具有自动反馈门控时钟的tspc边沿触发器
US20110158378A1 (en) Neuron MOS Transistor based Multi-Valued Counter Unit and Multi-Digit Multi-Valued Counter
CN105720948B (zh) 一种基于FinFET器件的时钟控制触发器
CN103986242B (zh) 数字电源闸控的集成电路及方法
CN104300965B (zh) 采用带通阈加载技术的k值和十值半加器和半减器的构建方法及其电路
CN102624378A (zh) 一种低功耗多米诺三值文字运算电路
WO2014184752A1 (en) Cmos compatible non-volatile latch and d-flip flop using resistive switching materials
CN102436847B (zh) Pmos管带通-带阻和高通-低通变阈电路
CN104333367B (zh) K值和十值信号控制的数据分配器和数据选择器
CN103281063B (zh) Set/mos混合电路构成的选通逻辑电路
CN101582023A (zh) 一种真随机序列产生器
CN104617920B (zh) 由两种dff构成的qc生成器
CN109088618A (zh) C2mos触发器
CN207302050U (zh) 用于闪存的电荷泵仿真电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170503

Termination date: 20211001